本申请公开了阵列基板及液晶显示屏,该阵列基板包括阵列排布的多个像素单元;多个所述像素单元所在的区域划分为第一像素区域和第二像素区域,所述第一像素区域围绕所述第二像素区域四周设置;在所述第二像素区域内,相邻的两个所述像素单元之间均设置有屏蔽电极,所有所述屏蔽电极串联连接;在所述第一像素区域内,至少有位于所述第二像素区域一侧的所有所述像素单元的像素电极串联连接,且与所述屏蔽电极串联连接。基于上述方式,能够有效提高阵列基板所对应显示画面的对比度,改善显示效果。果。果。
【技术实现步骤摘要】
阵列基板及液晶显示屏
[0001]本申请涉及显示
,特别是涉及阵列基板及液晶显示屏。
技术介绍
[0002]现有技术中,通常会在阵列基板中的彩膜基板上设置有网状的黑色矩阵层(BM,Black Matrix),黑色矩阵层由遮光材料构成,以通过黑色矩阵层分隔彩膜基板中的不同色阻层所对应的色光,进而提高阵列基板所对应显示画面的对比度。然而,基于上述黑色矩阵的做法,在阵列基板受到碰撞后或对阵列基板进行一定程度的弯曲时,均易使得黑色矩阵层的位置发生偏移,从而导致阵列基板中需要进行遮光的位置漏光。
[0003]为避免上述状况的发生,技术人员提出了一种屏蔽电极的技术,通过在阵列基板中需要进行遮光的位置设置屏蔽电极,并通过对屏蔽电极发送相应的屏蔽信号,以使得相应的液晶层部分的液晶分子处于不透光状态,进而使得阵列基板中需要进行遮光的位置能够通过液晶层进行遮光,从而降低传统黑色矩阵层存在的漏光风险。
[0004]现有技术的缺陷在于,由于阵列基板通常尺寸较大,导致阵列基板中处于相距较远的不同位置的屏蔽电极所接收到的屏蔽信号的电压存在较大压差,进而使得阵列基板中的部分遮光位置出现漏光现象,使得现有的阵列基板所对应显示画面的对比度较差,显示效果较差。
技术实现思路
[0005]本申请主要解决的技术问题是如何提高阵列基板所对应显示画面的对比度,改善显示效果。
[0006]为了解决上述技术问题,本申请采用的第一个技术方案是:一种阵列基板,其特征在于,包括阵列排布的多个像素单元;多个像素单元所在的区域划分为第一像素区域和第二像素区域,第一像素区域围绕第二像素区域四周设置;在第二像素区域内,相邻的两个像素单元之间均设置有屏蔽电极,所有屏蔽电极串联连接;在第一像素区域内,至少有位于第二像素区域一侧的所有像素单元的像素电极串联连接,且与屏蔽电极串联连接。
[0007]其中,在第一像素区域内,位于第二像素区域四周的所有像素单元的像素电极串联连接,且与屏蔽电极串联连接。
[0008]其中,所有屏蔽电极串联连接形成阵列排布的若干行和若干列屏蔽电极,每一行屏蔽电极和每一列屏蔽电极分别与像素电极串联连接。
[0009]其中,像素电极包括像素电极主干和像素电极分支;在串联连接的相邻的两个像素电极之间,一像素电极的像素电极主干与另一像素电极的像素电极主干串联连接,一像素电极的像素电极分支与另一像素电极的像素电极分支串联连接。
[0010]其中,阵列基板包括多条信号传输线,且多条信号传输线包括与位于第一像素区域内的像素单元的像素电极电性连接的第一信号传输线,和与屏蔽电极电性连接的第二信号传输线。
[0011]其中,多条信号传输线包括近端信号传输线和远端信号传输线,信号传输线包括第一端和第二端,第一端用于连接驱动单元,近端信号传输线为第二端连接全部屏蔽电极中最靠近驱动单元的一侧的屏蔽电极的信号传输线,远端信号传输线为第二端连接全部屏蔽电极中最远离驱动单元的一侧的屏蔽电极的信号传输线。
[0012]其中,远端信号传输线的第二端通过所连接的屏蔽电极,连接像素电极。
[0013]其中,第一像素区域内位于第二像素区域一侧的所有像素单元为一行或一列像素单元。
[0014]其中,第一像素区域中的像素单元为虚拟像素单元,第二像素区域中的像素单元为显示像素单元。
[0015]为了解决上述技术问题,本申请采用的第二个技术方案是:一种液晶显示屏,包括背光模组和上述阵列基板。
[0016]本申请的有益效果在于:区别于现有技术,在本申请的技术方案中,将阵列排布的多个像素单元所在的区域划分为第二像素区域,和围绕第二像素区域四周设置的第一像素区域,第二像素区域中每两个相邻像素单元之间均设有屏蔽电极,所有屏蔽电极串联连接,而第一像素区域中的至少有位于第二像素区域一侧的所有像素单元的像素电极串联连接,像素电极与屏蔽电极串联连接。基于上述方式,使得阵列基板能够通过对第一像素区域中的至少有位于第二像素区域的一侧的所有像素单元发送相应的屏蔽信号,以达到能够通过串联连接的第一像素区域内的像素电极向各屏蔽电极分别发送幅值较为一致的屏蔽信号,以使各屏蔽电极位置处的液晶层的液晶分子保持不透光状态,避免处于相距较远的不同位置的屏蔽电极所接收到的屏蔽信号的电压存在较大压差的状况发生,进而避免阵列基板出现漏光,提高了阵列基板所对应显示画面的对比度,改善了显示效果。
附图说明
[0017]为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0018]图1是本申请阵列基板的一实施例结构示意图;
[0019]图2是本申请相邻的两个像素电极的一实施例结构示意图;
[0020]图3是本申请阵列基板的一实施例剖面示意图;
[0021]图4是本申请液晶显示屏的一实施例的结构示意图。
[0022]附图标记:像素单元11,第一像素单元111,像素电极主干1111,像素电极分支1112,第二像素单元112,屏蔽电极113,液晶层114,像素电极115,公共电极116,数据线117,彩膜基板118,驱动单元12,信号传输线13,第一信号传输线131,第二信号传输线132,第三信号传输线133,液晶显示屏20,阵列基板21,背光模组22。
具体实施方式
[0023]下面结合附图和实施例,对本申请作进一步的详细描述。特别指出的是,以下实施例仅用于说明本申请,但不对本申请的范围进行限定。同样的,以下实施例仅为本申请的部
分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
[0024]在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其他实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其他实施例相结合。
[0025]本申请的描述中,需要说明书的是,除非另外明确的规定和限定,术语“安装”、“设置”、“相连”、“连接”应做广义理解,例如,可以是固定连接,可以是可拆卸连接,或一体地连接;可以是机械来能接,也可以是电连接;可以是直接相连,也可以通过中间媒介间隔相连。对于本领域的普通技术人员而言,可以具体情况连接上述属于在本申请的具体含义。
[0026]本申请首先提出一种阵列基板,参见图1,图1是本申请阵列基板的一实施例结构示意图,如图1所示,阵列基板包括阵列排布的多个像素单元11,多个像素单元所在的区域划分为第一像素区域和第二像素区域,第一像素区域围绕第二像素区域四周设置。
[0027]其中,如图1所示,多个像素单元11可包括位于第一像素区域中的本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种阵列基板,其特征在于,包括阵列排布的多个像素单元;多个所述像素单元所在的区域划分为第一像素区域和第二像素区域,所述第一像素区域围绕所述第二像素区域四周设置;在所述第二像素区域内,相邻的两个所述像素单元之间均设置有屏蔽电极,所有所述屏蔽电极串联连接;在所述第一像素区域内,至少有位于所述第二像素区域一侧的所有所述像素单元的像素电极串联连接,且与所述屏蔽电极串联连接。2.根据权利要求1所述的阵列基板,其特征在于,在所述第一像素区域内,位于所述第二像素区域四周的所有所述像素单元的像素电极串联连接,且与所述屏蔽电极串联连接。3.根据权利要求2所述的阵列基板,其特征在于,所有所述屏蔽电极串联连接形成阵列排布的若干行和若干列所述屏蔽电极,每一行所述屏蔽电极和每一列所述屏蔽电极分别与所述像素电极串联连接。4.根据权利要求1至3任一项所述的阵列基板,其特征在于,所述像素电极包括像素电极主干和像素电极分支;在串联连接的相邻的两个所述像素电极之间,一所述像素电极的所述像素电极主干与另一所述像素电极的所述像素电极主干串联连接,一所述像素电极的所述像素电极分支与另一所述像素电极的所述像素电极分支串联连接。5.根据权利要求1至3任一项所述的阵列基板,其特...
【专利技术属性】
技术研发人员:杨远界,郑浩旋,
申请(专利权)人:惠科股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。