一种降低芯片功耗的方法及装置制造方法及图纸

技术编号:36101760 阅读:52 留言:0更新日期:2022-12-28 14:00
本发明专利技术提供一种降低芯片功耗的方法及装置,该方法包括:在接收到休眠指示后,获取休眠时长和休眠时需要保存的目标数据的数据量;根据所述休眠时长、休眠时需要保存的数据量和至少两个存储器的数据处理能力数据,预估各个所述存储器保存所述目标数据所需的功耗;选择保存所述目标数据所需的功耗最小的所述存储器,执行所述芯片休眠时保存所述目标数据的操作。本发明专利技术中,通过针对场景设计方法策略,根据待机时长以及数据存储设备的耗电特点,选择不同的数据存储方案,实现了更加科学合理的选择休眠过程中数据的存储方法,降低芯片的功耗。降低芯片的功耗。降低芯片的功耗。

【技术实现步骤摘要】
一种降低芯片功耗的方法及装置


[0001]本专利技术涉及芯片设计领域,尤其涉及一种降低芯片功耗的方法及装置。

技术介绍

[0002]随着电子设备的不断发展与应用,对于芯片性能的要求也在不断提高,因此,对于芯片低功耗的要求也在不断提高。
[0003]而在现有技术中,在对于降低芯片功耗的处理方案上,大多是根据使用情况相应降低模块供电电压或者时钟频率,而没有针对具体应用场景设计降低功耗的方法策略。

技术实现思路

[0004]本专利技术实施例提供一种降低芯片功耗的方法及装置,用于解决现有技术中,没有针对具体应用场景设计降低功耗的方法策略的问题。
[0005]为了解决上述技术问题,本专利技术是这样实现的:
[0006]第一方面,本专利技术提供了一种降低芯片功耗的方法,包括:
[0007]在接收到休眠指示后,获取休眠时长和休眠时需要保存的目标数据的数据量;
[0008]根据所述休眠时长、休眠时需要保存的数据量和至少两个存储器的数据处理能力数据,预估各个所述存储器保存所述目标数据所需的功耗;
[0009]选择保存所述目标数据所需的功耗最小的所述存储器,执行所述芯片休眠时保存所述目标数据的操作。
[0010]可选的,所述至少两个存储器包括第一存储器和第二存储器,选择保存所述目标数据所需的功耗最小的所述存储器之后还包括:
[0011]在所述第一存储器中设置标志位,用于指示是否由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作。
[0012]可选的,在所述至少两个存储器中的第一存储器中设置标志位之后还包括:
[0013]在所述休眠时长结束后,读取所述第一存储器中的标志位;
[0014]若所述标志位指示由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作,则直接使用所述第一存储器中存储的所述目标数据运行;
[0015]若所述标志位指示为不是由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作,则将所述第二存储器存储的所述目标数据恢复到所述第一存储器中,并使用恢复到所述第一存储器中的所述目标数据运行。
[0016]可选的,所述第一存储器为RAM存储器。
[0017]可选的,所述第二存储器为FLASH存储器。
[0018]可选的,所述RAM存储器数据处理能力数据包括以下至少一项:保存所述目标数据时的静态电流和保存所述目标数据时的静态电压。
[0019]可选的,所述FLASH存储器数据处理能力数据包括以下至少一项:读取所述目标数据时的电流值、写入所述目标数据时的电流值、读取所述目标数据时的电压值、写入所述目
标数据时的电压值、读取所述目标数据需要的时间、写入所述目标数据需要的时间。
[0020]第二方面,本专利技术提供了一种降低芯片功耗的装置,包括:
[0021]获取模块,用于在接收到休眠指示后,获取休眠时长和休眠时需要保存的目标数据的数据量;
[0022]计算模块,用于根据所述休眠时长、休眠时需要保存的数据量和至少两个存储器的数据处理能力数据,预估各个所述存储器保存所述目标数据所需的功耗;
[0023]执行模块,用于选择保存所述目标数据所需的功耗最小的所述存储器,执行所述芯片休眠时保存所述目标数据的操作。
[0024]可选的,所述至少两个存储器包括第一存储器和第二存储器,还包括:标志位指示模块,用于在所述第一存储器中设置标志位,用于指示是否由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作。
[0025]可选的,读取模块,用于在所述休眠时长结束后,读取所述第一存储器中的标志位;
[0026]第一处理模块,用于若所述标志位指示由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作,则直接使用所述第一存储器中存储的所述目标数据运行;
[0027]第二处理模块,用于若所述标志位指示为不是由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作,则将所述第二存储器存储的所述目标数据恢复到所述第一存储器中,并使用恢复到所述第一存储器中的所述目标数据运行。
[0028]可选的,所述第一存储器为RAM存储器。
[0029]可选的,所述第二存储器为FLASH存储器。
[0030]可选的,所述RAM存储器数据处理能力数据包括以下至少一项:保存所述目标数据时的静态电流和保存所述目标数据时的静态电压。
[0031]可选的,所述FLASH存储器数据处理能力数据包括以下至少一项:读取所述目标数据时的电流值、写入所述目标数据时的电流值、读取所述目标数据时的电压值、写入所述目标数据时的电压值、读取所述目标数据需要的时间、写入所述目标数据需要的时间。
[0032]第三方面,本专利技术提供了一种芯片,包括:处理器、存储器及存储在所述存储器上并可在所述处理器上运行的程序,所述程序被所述处理器执行时实现如第一方面中任一项所述的降低芯片功耗的方法的步骤。
[0033]第四方面,本专利技术提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如第一方面中任一项所述的降低芯片功耗的方法的步骤。
[0034]本专利技术中,通过根据待机时长以及数据存储设备的耗电特点,选择不同的数据存储方案,更加科学合理的选择休眠过程中数据的存储方法,降低芯片的功耗,解决了现有技术中没有针对具体应用场景设计降低功耗的方法策略的问题。
附图说明
[0035]通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本专利技术的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
[0036]图1为本专利技术实施例提供的一种降低芯片功耗的方法流程图;
[0037]图2为本专利技术实施例提供的一种芯片结构示意图;
[0038]图3为本专利技术实施例提供的一种降低芯片功耗的方法休眠准备的流程图;
[0039]图4为本专利技术实施例提供的一种降低芯片功耗的方法休眠后的流程图;
[0040]图5为本专利技术实施例提供的一种降低芯片功耗的装置的结构示意图;
[0041]图6为本专利技术实施例提供的另一种芯片结构示意图。
具体实施方式
[0042]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0043]请参考图1,本专利技术实施例提供了一种降低芯片功耗的方法,包括:
[0044]步骤11:在接收到休眠指示后,获取休眠时长和休眠时需要保存的目标数据的数据量;
[0045]步骤12:根据所述休眠时长、休眠时需要保存的数据量和至少两个存储器的数据处理能力数据,预估各个所述存储器本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种降低芯片功耗的方法,其特征在于,包括:在接收到休眠指示后,获取休眠时长和休眠时需要保存的目标数据的数据量;根据所述休眠时长、休眠时需要保存的数据量和至少两个存储器的数据处理能力数据,预估各个所述存储器保存所述目标数据所需的功耗;选择保存所述目标数据所需的功耗最小的所述存储器,执行所述芯片休眠时保存所述目标数据的操作。2.根据权利要求1所述的降低芯片功耗的方法,其特征在于,所述至少两个存储器包括第一存储器和第二存储器,选择保存所述目标数据所需的功耗最小的所述存储器之后还包括:在所述第一存储器中设置标志位,用于指示是否由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作。3.根据权利要求2所述的降低芯片功耗的方法,其特征在于,在所述至少两个存储器中的第一存储器中设置标志位之后还包括:在所述休眠时长结束后,读取所述第一存储器中的标志位;若所述标志位指示由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作,则直接使用所述第一存储器中存储的所述目标数据运行;若所述标志位指示为不是由所述第一存储器执行所述芯片休眠时保存所述目标数据的操作,则将所述第二存储器存储的所述目标数据恢复到所述第一存储器中,并使用恢复到所述第一存储器中的所述目标数据运行。4.根据权利要求2所述的降低芯片功耗的方法,其特征在于,所述第一存储器为RAM存储器。5.根据权利要求2所述的降低芯片功耗的方法,其特征在于,所述第二存...

【专利技术属性】
技术研发人员:刘飞
申请(专利权)人:中国移动通信集团有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1