本实用新型专利技术公开了一种220V起爆器总成电路,其包括:CPU;存储器模块,与所述CPU连接;预设模式输入信号源单元,所述预设模式输入信号源单元与CPU连接;输出放电控制单元,所述输出放电控制单元与所述CPU连接;按键输入信号单元,所述按键输入信号单元与所述CPU连接;液晶显示单元,所述液晶显示单元与所述CPU连接;下载程序模块,所述下载程序模块与所述CPU连接;以及电源模块,所述电源模块分别为CPU、存储器模块、预设模式输入信号源单元、输出放电控制单元、下载程序模块和液晶显示单元供电;所述输出放电控制单元包括多个输出放电控制支路,所述输出放电控制支路与220V的电源连接,由220V的电压直接给放电线路供电;所述输出放电控制单元中的继电器并联有压敏电阻,所述压敏电阻还与串联后的第一保护电阻与保护电容并联。联。联。
【技术实现步骤摘要】
一种220V起爆器总成电路
[0001]本技术涉及用于爆破的起爆器领域,尤其是一种220V起爆器总成电路。
技术介绍
[0002]随着时代的发展,越来越多地方需要使用爆破技术进行拆迁或者采矿等等场景,但是现有的起爆器控制模式单一,但是需要爆破的环境越来越复杂,所以这怒地不同的爆破场地,所需要的爆破模式也是不同的。因此,现有使用220V电压的起爆器的爆破模式单一,需要更加复杂施工方式,且增加了施工难度,爆破控制器在启动前无法检测引爆的电压和引爆支路的安全性。
[0003]因此,还有待于对现有技术进行改进和发展。
技术实现思路
[0004]本技术的目的是提供一种220V起爆器总成电路,旨在于解决现有爆破控制器控制模式单一,导致爆破施工方法复杂,以及操作安全性较低的技术问题。
[0005]为实现上述的目的,本技术的技术方案为:一种220V起爆器总成电路,其包括:
[0006]用于输出控制信号和处理数据的CPU,
[0007]存储器模块,所述存储器模块用于存储数据,且与所述CPU连接;
[0008]预设模式输入信号源单元,用于输入预设爆破模式,所述预设模式输入信号源单元与所述CPU连接;
[0009]输出放电控制单元,用于输出控制信号以及控制放电,所述输出放电控制单元与所述CPU连接;
[0010]按键输入信号单元,用于用户输入信号给所述CPU,所述按键输入信号单元与所述CPU连接;
[0011]液晶显示单元,用于显示输出信号,且所述液晶显示单元与所述CPU连接;
[0012]下载程序模块,用于输入程序给所述CPU,所述下载程序模块与所述CPU连接;
[0013]以及电源模块,所述电源模块分别为CPU、存储器模块、预设模式输入信号源单元、输出放电控制单元、下载程序模块和液晶显示单元供电;
[0014]所述输出放电控制单元包括多个输出放电控制支路,所述输出放电控制支路与220V的电源连接,由220V的电压直接给放电线路供电;所述输出放电控制单元中的继电器并联有压敏电阻,所述压敏电阻还与串联后的第一保护电阻与保护电容并联。
[0015]在其中一个实施例中,还包括用于控制时间精度的晶振单元,所述晶振单元与所述CPU连接。
[0016]在其中一个实施例中,还包括用于复位归零的复位单元,所述复位单元与所述CPU连接。
[0017]在其中一个实施例中,还包括用于滤波的滤波单元,所述滤波单元与所述CPU连
接。
[0018]在其中一个实施例中,所述预设模式输入信号源单元包括多路预设信号输入支路,所述预设信号输入支路的信号输出端与所述CPU连接,所述预设信号输入支路通过接线端口P2与多档开关连接。
[0019]在其中一个实施例中,所述预设信号输入支路包括用于显示预设模式通断的指示灯、光电耦合器、用于调节光电耦合器供电电压的调节电阻组件和用于保护光电耦合器输出信号端的第二保护电阻;
[0020]所述光电耦合器的信号输入端与调节电阻组件串联连接,调节电阻组件与接线端口P2连接;
[0021]所述电源模块通过第二保护电阻与光电耦合器的输出信号端连接;
[0022]所述调节电阻组件包括第一调节电阻和第二调节电阻;所述第一调节电阻与指示灯串联后再与所述第二调节电阻并联连接。
[0023]在其中一个实施例中,所述输出放电控制支路的信号输入端与所述CPU的信号输出端脚连接,所述输出及传控支路的输出端通过输出接线端口与放电电线连接。
[0024]在其中一个实施例中,所述输出放电控制支路包括光电耦合器、用于保护光耦的保护电阻组件、用于信号通断的三极管、继电器和防止反流第一高压二极管;
[0025]所述光电耦合器的信号输入端与所述CPU的信号输出端脚连接,且通过一个限流电阻与电源模块连接;
[0026]所述光电耦合器的输出端分别与保护电阻组件和三极管的集电极连接;
[0027]所述继电器的一端与电源模块连接,所述继电器的另一端与三极管的基极连接;
[0028]所述继电器通过开关与放电总成连接;所述三极管的发射极接地;
[0029]所述第一高压二极管并联在继电器的两端。
[0030]在其中一个实施例中,所述保护电阻组件包括第三保护电阻和第四保护电阻,所述第三保护电阻和所述第四保护电阻并联后再与光电耦合器的输出端连接。
[0031]有益效果:本技术通过CPU用于接收控制信号和输出控制信号,而所述预设模式输入信号源单元,用于输入预设爆破模式并传输给所述CPU,再由CPU将控制指令输出给输出放电控制单元,用于输出信号以及控制放电电路放电,从而实现放电,通过输出放电控制单元能够有效的隔绝放电电路对CPU控制指令的干扰,并且能够实现输出传控;所述液晶显示单元用于显示输出信号,以便于操作人员能够了解输出控制信号,了解控制指令;所以本技术能够实现控制模式的选择和预设,并且能够根据需求输出控制信号,达到精准控制。通过按键输入信号单元能够实现手动输入月预设模式以及控制指令;通过所述下载程序模块能够对所述CPU内部的控制程序进行更新和修改,从而使得适用不同的爆破控制场景使用。此外,而本技术的输出放电控制单元采用220V的电源作为起爆器的电源,所以供电电源简单,所以起爆器能无需升压电路和高压电容,将锂电池的电能升压输送给高压电容,再由高压电容与放电总成连接,进行放电,所以整体电路更加简单,并且用于爆破的电源方便,只要接通220V的电压即可。
附图说明
[0032]图1是本技术的第一种实施例的结构框图。
[0033]图2是本技术的第二种实施例的结构框图。
[0034]图3是本技术的第三种实施例的结构框图。
[0035]图4是本技术的第四种实施例的结构框图。
[0036]图5是本技术的CPU、下载程序模块、晶振单元和滤波单元的连接电路图。
[0037]图6是本技术中复位单元的电路图。
[0038]图7是本技术中存储器模块的电路图。
[0039]图8是本技术中液晶显示单元的电路图。
[0040]图9是本技术中预设模式输入信号源单元的电路图。
[0041]图10是本技术中电源模块的电路图。
[0042]图11是本技术中输出放电控制单元的部分一电路图。
[0043]图12是本技术中输出放电控制单元的部分二电路图。
[0044]图13是本技术中输出放电控制支路的电路图。
[0045]图14是本技术中预设信号输入支路的电路图。
[0046]图15是本技术中按键输入信号单元的电路图。
[0047]图中:1、CPU;2、存储器模块;3、预设模式输入信号源单元;4、输出放电控制单元;5、按键输入信号单元;6、液晶显示单元;7、下载程序模块;8、电源模块;9、压敏电阻;10本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种220V起爆器总成电路,其特征在于,包括:用于输出控制信号和处理数据的CPU,存储器模块,所述存储器模块用于存储数据,且与所述CPU连接;预设模式输入信号源单元,用于输入预设爆破模式,所述预设模式输入信号源单元与所述CPU连接;输出放电控制单元,用于输出控制信号以及控制放电,所述输出放电控制单元与所述CPU连接;按键输入信号单元,用于用户输入信号给所述CPU,所述按键输入信号单元与所述CPU连接;液晶显示单元,用于显示输出信号,且所述液晶显示单元与所述CPU连接;下载程序模块,用于输入程序给所述CPU,所述下载程序模块与所述CPU连接;以及电源模块,所述电源模块分别为CPU、存储器模块、预设模式输入信号源单元、输出放电控制单元、下载程序模块和液晶显示单元供电;所述输出放电控制单元包括多个输出放电控制支路,所述输出放电控制支路与220V的电源连接,由220V的电压直接给放电线路供电;所述输出放电控制单元中的继电器并联有压敏电阻,所述压敏电阻还与串联后的第一保护电阻与保护电容并联。2.根据权利要求1所述的220V起爆器总成电路,其特征在于,还包括用于控制时间精度的晶振单元,所述晶振单元与所述CPU连接。3.根据权利要求2所述的220V起爆器总成电路,其特征在于,还包括用于复位归零的复位单元,所述复位单元与所述CPU连接。4.根据权利要求3所述的220V起爆器总成电路,其特征在于,还包括用于滤波的滤波单元,所述滤波单元与所述CPU连接。5.根据权利要求1所述的220V起爆器总成电路,其特征在于,所述预设模式输入信号源单元包括多路预设信号输入支路,所述预设信号输入支路的信号输出端与所述...
【专利技术属性】
技术研发人员:丘庆安,张远韬,肖婷,董闯,骆雄晏,刘东尧,
申请(专利权)人:广东中人工程集团有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。