计算设备上故障芯片的定位方法、设备及存储介质技术

技术编号:35509779 阅读:17 留言:0更新日期:2022-11-09 14:23
本申请涉及计算机领域,具体公开了一种计算设备上故障芯片的定位方法、设备及存储介质,该方法包括:在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息;根据第一响应信息确定芯片的数量,若芯片的数量等于预设数量,向芯片发送定位信息,以使芯片写入定位信息;通过配置命令将芯片的工作波特率更改为第二波特率,第二波特率大于第一波特率;在第二波特率下向芯片发送第二广播命令,以使芯片响应第二广播命令并返回第二响应信息,第二响应信息包括定位信息;根据第二响应信息定位故障的芯片。这样,能够快速定位计算设备中存在PLL电路损坏的芯片。路损坏的芯片。路损坏的芯片。

【技术实现步骤摘要】
计算设备上故障芯片的定位方法、设备及存储介质


[0001]本申请涉及计算机领域,尤其涉及一种计算设备上故障芯片的定位方法、设备及存储介质。

技术介绍

[0002]目前,计算设备上的各个芯片之间通过串联的方式组成芯片阵列,芯片通过串口输出算力。芯片在输出算力时,通过内部PLL(Phase Locked Loop,锁相环)电路在极短的时间内传输大量的数据信息。在计算设备生产或存储期间,由于各种原因产生的静电ESD对芯片的PLL电路产生损害,导致芯片的算力下降。为了保证计算设备的算力,需要快速定位PLL电路故障的芯片,并对其进行更换维修。
[0003]在传统的故障芯片定位方法中,需要使用示波器分别测量各个芯片的串口波特率来定位故障芯片,一方面需要引入测试设备,并且需要测试设备的操作者满足较高的操作要求;另一方面在故障率较高的情况下,定位故障芯片效率低、成本高、费时费力,无法满足产能的需求。

技术实现思路

[0004]本申请提供一种计算设备上故障芯片的定位方法、设备及存储介质,用于在计算设备组装完成后快速定位计算设备中存在PLL电路损坏的芯片,以降低检测成本和检测时间,提高计算设备的产能。
[0005]第一方面,本申请提供一种计算设备上故障芯片的定位方法,该方法包括:
[0006]在第一波特率下向所述计算设备上的芯片发送第一广播命令,以使所述芯片响应所述第一广播命令并返回第一响应信息;
[0007]根据所述第一响应信息确定所述芯片的数量,若所述芯片的数量等于预设数量,向所述芯片发送定位信息,以使所述芯片写入所述定位信息;
[0008]向所述芯片发送配置命令,将所述芯片的工作波特率更改为第二波特率,所述第二波特率大于所述第一波特率;
[0009]在所述第二波特率下向所述芯片发送第二广播命令,以使所述芯片响应所述第二广播命令并返回第二响应信息,所述第二响应信息包括所述定位信息;
[0010]根据所述第二响应信息定位故障的所述芯片。
[0011]第二方面,本申请提供一种计算机设备,所述计算机设备包括存储器和处理器;
[0012]所述存储器用于存储计算机程序;
[0013]所述处理器,用于执行所述计算机程序并在执行所述计算机程序时实现本申请实施例中提供的任一种计算设备上故障芯片的定位方法。
[0014]第四方面,本申请提供一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时使所述处理器实现如本申请实施例中提供的任一种计算设备上故障芯片的定位方法。
[0015]本申请公开了一种计算设备上故障芯片的定位方法、设备及存储介质,该方法包括:在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息;根据第一响应信息确定芯片的数量,若芯片的数量等于预设数量,向芯片发送定位信息,以使芯片写入定位信息;向芯片发送配置命令,芯片的工作波特率更改为第二波特率,第二波特率大于第一波特率;在第二波特率下向芯片发送第二广播命令,以使芯片响应第二广播命令并返回第二响应信息,第二响应信息包括定位信息;根据第二响应信息定位故障的芯片。基于此,能够在计算设备组装完成后快速定位计算设备中存在PLL电路损坏的芯片,以降低检测成本和检测时间,提高计算设备的产能。
附图说明
[0016]为了更清楚地说明本申请实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1是本申请实施例提供的一种计算系统的示意图;
[0018]图2是本申请实施例提供的一种计算设备上故障芯片的定位方法的示意流程图;
[0019]图3是本申请实施例提供的一种计算设备上故障芯片的定位方法的应用流程图;
[0020]图4是本申请实施例提供的一种计算机设备的结构示意性框图。
具体实施方式
[0021]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0022]附图中所示的流程图仅是示例说明,不是必须包括所有的内容和操作/步骤,也不是必须按所描述的顺序执行。例如,有的操作/步骤还可以分解、组合或部分合并,因此实际执行的顺序有可能根据实际情况改变。
[0023]应当理解,在此本申请说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本申请。如在本申请说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
[0024]还应当理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
[0025]下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
[0026]请参阅图1,图1示出了本申请实施例提供的一种计算系统的示意图。如图1所示,计算系统包括服务器、控制板和计算设备,计算设备包括多个芯片,计算设备和控制板通过串行接口通信进行信息交互。控制板是服务器与计算设备的通信中继,控制板能够控制计算设备的工作状态,以及能够向计算设备中转服务器的数据信息。
[0027]芯片中包括PLL(Phase Locked Loop)电路,也称锁相环电路,PLL电路用于整合时钟信号,以使高频器件正常工作,如内存的存取资料等。芯片要实现正常工作,通常需要外
部的输入信号与内部的振荡信号同步。芯片的晶振由于工艺与成本原因,做不到很高的频率,因此在需要高频应用时,利用PLL电路实现稳定且高频的时钟信号。
[0028]请参阅图2,图2示出了本申请实施例提供的一种计算设备上故障芯片的定位方法的示意流程图。如图2所示,本申请实施例中的计算设备上故障芯片的定位方法包括如下具体步骤:S101

S105。
[0029]S101、在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息。
[0030]芯片通过串行接口实现算力输出,因此与计算设备连接的设备需要与芯片提前协议好串行接口的通信波特率,才能实现与芯片的信息交互,以及获取芯片的算力输出。芯片具有默认(Default)波特率,默认波特率用于启动芯片,还用于芯片与其他设备完成初次通信握手。
[0031]示例性的,计算设备上的A类芯片的默认波特率为115200bps,控制板与计算设备连接,那么控制板能够在115200bps的波特率下发送握手信息与A类芯片完本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种计算设备上故障芯片的定位方法,其特征在于,所述方法包括:在第一波特率下向所述计算设备上的芯片发送第一广播命令,以使所述芯片响应所述第一广播命令并返回第一响应信息;根据所述第一响应信息确定所述芯片的数量,若所述芯片的数量等于预设数量,向所述芯片发送定位信息,以使所述芯片写入所述定位信息;向所述芯片发送配置命令,将所述芯片的工作波特率更改为第二波特率,所述第二波特率大于所述第一波特率;在所述第二波特率下向所述芯片发送第二广播命令,以使所述芯片响应所述第二广播命令并返回第二响应信息,所述第二响应信息包括所述定位信息;根据所述第二响应信息定位故障的所述芯片。2.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,所述芯片包括锁相环电路,所述芯片响应所述第二广播命令并返回第二响应信息包括:通过所述锁相环电路接收所述第二广播命令;响应所述第二广播命令根据所述定位信息生成所述第二响应信息,并通过所述锁相环电路返回所述第二响应信息。3.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,所述根据所述第一响应信息确定所述芯片的数量,包括:统计所述第一响应信息的数量,将所述第一响应信息的数量设置为所述芯片的数量。4.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,在所述向所述芯片发送定位信息之前,所述方法还包括:根据所述芯片的数量生成多条具有唯一地址的所述定位信息;根据所述定位信息和所述芯片在所述计算设备上的元件序号生成定位信息查找表。5.如权利要求4所述的计算...

【专利技术属性】
技术研发人员:杨涛王文海
申请(专利权)人:北京比特大陆科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1