像素电路及其驱动方法和显示面板技术

技术编号:35496506 阅读:18 留言:0更新日期:2022-11-05 16:54
本发明专利技术公开了一种像素电路及其驱动方法和显示面板,该像素电路包括驱动模块、数据写入模块、第一初始化模块、存储模块、补偿控制模块和发光模块;驱动模块包括双栅晶体管,双栅晶体管和发光模块连接于第一电源线和第二电源线连接;数据写入模块连接于双栅晶体管的第一栅极和数据线之间,存储模块分别与双栅晶体管的第一栅极、第二栅极和第二极连接,补偿控制模块连接于双栅晶体管的第一极和第二栅极之间,第一初始化模块用于将第一初始化信号线上的第一初始化电压传输至双栅晶体管的第一栅极和发光模块的第一端。本发明专利技术实施例提供的技术方案能够补偿较大范围内的阈值电压波动,有利于改善显示效果。有利于改善显示效果。有利于改善显示效果。

【技术实现步骤摘要】
像素电路及其驱动方法和显示面板


[0001]本专利技术涉及显示
,尤其涉及一种像素电路及其驱动方法和显示面板。

技术介绍

[0002]有机电致发光二极管(Organic Light Emitting Diode,OLED)显示面板具有低功耗、生产成本低和自发光等特点,成为当前领域研究热点。
[0003]显示面板中包括像素电路,像素电路中包括用于驱动发光器件进行发光的驱动晶体管。由于驱动晶体管产生的驱动电流容易受到阈值电压等因素的影响,且现有像素电路对于驱动晶体管的阈值电压补偿效果较差,使得显示面板存在亮度均一性较差的问题,降低显示效果。

技术实现思路

[0004]本专利技术提供了一种像素电路及其驱动方法和显示面板,以提升显示亮度均一性,从而提升显示效果。
[0005]根据本专利技术的一方面,提供了一种像素电路,包括:驱动模块、数据写入模块、第一初始化模块、存储模块、补偿控制模块和发光模块;
[0006]所述驱动模块包括双栅晶体管,所述双栅晶体管连接于第一电源线和所述发光模块的第一端之间,所述发光模块的第二端与第二电源线连接;
[0007]所述数据写入模块连接于所述双栅晶体管的第一栅极和数据线之间,用于向所述双栅晶体管的第一栅极传输所述数据线输出的数据电压;
[0008]所述存储模块分别与所述双栅晶体管的第一栅极、第二栅极和第二极连接;
[0009]所述补偿控制模块连接于所述双栅晶体管的第一极和第二栅极之间,用于控制所述双栅晶体管的第二栅极的电压,以对所述双栅晶体管的阈值电压进行补偿,并控制所述存储模块存储所述双栅晶体管的阈值电压的关联信息;
[0010]所述第一初始化模块用于将第一初始化信号线上的第一初始化电压传输至所述双栅晶体管的第一栅极和所述发光模块的第一端,其中,所述第一初始化模块包括第一初始化单元和第二初始化单元,所述第一初始化单元的第一端与所述第一初始化信号线连接,所述第一初始化单元的第二端与所述第一栅极连接,所述第二初始化单元的第一端与所述第一初始化单元的第二端连接,所述第二初始化单元的第二端与所述发光模块的第一端连接。
[0011]可选地,所述第一初始化单元包括第一晶体管,所述第二初始化单元包括第二晶体管;
[0012]所述第一晶体管的栅极和所述第二晶体管的栅极均连接第一扫描线,所述第一晶体管的第一极与所述第一初始化信号线连接,所述第一晶体管的第二极与所述第二晶体管的第一极连接,所述第二晶体管的第二极与所述发光模块的第一端连接,所述发光模块的第二端与所述第二电源线连接;
[0013]所述第一晶体管的第二极与所述双栅晶体管的第一栅极连接;
[0014]优选地,所述第一初始化信号线上传输的第一初始化电压小于所述发光模块的起亮电压。
[0015]可选地,所述存储模块包括第一存储单元和第二存储单元,所述第一存储单元的第一端与所述双栅晶体管的第一栅极连接,所述第一存储单元的第二端与所述双栅晶体管的第二极连接,所述第二存储单元的第一端与所述双栅晶体管的第二栅极连接,所述第二存储单元的第二端与所述双栅晶体管的第二极连接;
[0016]优选地,所述第一存储单元包括第一电容,所述第二存储单元包括第二电容,所述第一电容的第一极与所述双栅晶体管的第一栅极连接,所述第一电容的第二极与所述双栅晶体管的第二极连接,所述第二电容的第一极与所述双栅晶体管的第二栅极连接,所述第二电容的第二极与所述双栅晶体管的第二极连接。
[0017]可选地,还包括发光控制模块,所述发光控制模块连接于所述第一电源线和所述双栅晶体管的第一极之间;
[0018]优选地,所述发光控制模块包括第三晶体管,所述第三晶体管的栅极与发光控制信号线连接,所述第三晶体管的第一极与所述第一电源线连接,所述第三晶体管的第二极与所述双栅晶体管的第一极连接。
[0019]可选地,所述双栅晶体管的第一栅极为顶栅,所述第二栅极为底栅,所述数据写入模块包括第四晶体管,所述补偿控制模块包括第五晶体管,所述发光模块包括发光二极管;
[0020]所述第四晶体管的栅极与第二扫描线连接,所述第四晶体管的第一极与所述数据线连接,所述第四晶体管的第二极与所述第一栅极连接,所述第五晶体管的栅极与第一扫描线连接,所述第五晶体管的第一极与所述双栅晶体管的第一极连接,所述第五晶体管的第二极与所述第二栅极连接;
[0021]所述发光二极管的第一极与所述双栅晶体管的第二极连接,所述发光二极管的第二极与所述第二电源线连接。
[0022]可选地,还包括第二初始化模块,所述第二初始化模块与第二初始化信号线连接,用于在数据写入阶段将所述第二初始化信号线上的第二初始化电压传输至所述双栅晶体管的第二极;
[0023]优选地,所述第二初始化模块包括第六晶体管,所述第六晶体管的栅极连接第三扫描线,所述第六晶体管的第一极与所述第二初始化信号线连接,所述第六晶体管的第二极与所述双栅晶体管的第二极连接;
[0024]优选地,所述第二初始化模块与所述数据写入模块的导通时长相同;
[0025]优选地,所述第一初始化信号线复用为所述第二初始化信号线。
[0026]根据本专利技术的另一方面,提供了一种像素电路的驱动方法,用于驱动本专利技术任意实施例所提供的像素电路。
[0027]所述像素电路的驱动方法包括:
[0028]在初始化阶段,控制所述第一初始化模块将所述第一初始化信号线上的第一初始化电压传输至所述双栅晶体管的第一栅极和所述发光模块的第一端;
[0029]在补偿阶段,控制所述补偿控制模块对所述双栅晶体管的第二栅极的电压进行控制,以对所述双栅晶体管的阈值电压进行补偿,并控制所述存储模块存储所述双栅晶体管
的阈值电压的关联信息;
[0030]在数据写入阶段,控制所述数据写入模块将数据线输出的数据电压传输至所述双栅晶体管的第一栅极;
[0031]在发光阶段,控制所述驱动模块驱动所述发光模块发光。
[0032]可选地,所述像素电路还包括第二初始化模块,所述第二初始化模块连接于第二初始化信号线和所述双栅晶体管的第二极之间;在所述数据写入阶段,所述像素电路的驱动方法还包括:
[0033]控制所述第二初始化模块将所述第二初始化信号线上的第二初始化电压传输至所述双栅晶体管的第二极。
[0034]所述像素电路还包括发光控制模块,所述发光控制模块连接于所述第一电源线和所述双栅晶体管的第一极之间;
[0035]在所述初始化阶段,控制所述第一初始化模块、所述发光控制模块和所述补偿控制模块导通;
[0036]在所述补偿阶段,控制所述第一初始化模块、所述驱动模块和所述补偿控制模块导通;
[0037]在所述数据写入阶段,控制所述数据写入模块导通;
[0038]在所述发光阶段,控制所述发光控制模块和所述驱动模块导通。
[0039]根据本专利技术的另一方面,提供了一种显示面板,包括本专利技术任意实施例所提供的像素电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动模块、数据写入模块、第一初始化模块、存储模块、补偿控制模块和发光模块;所述驱动模块包括双栅晶体管,所述双栅晶体管连接于第一电源线和所述发光模块的第一端之间,所述发光模块的第二端与第二电源线连接;所述数据写入模块连接于所述双栅晶体管的第一栅极和数据线之间,用于向所述双栅晶体管的第一栅极传输所述数据线输出的数据电压;所述存储模块分别与所述双栅晶体管的第一栅极、第二栅极和第二极连接;所述补偿控制模块连接于所述双栅晶体管的第一极和第二栅极之间,用于控制所述双栅晶体管的第二栅极的电压,以对所述双栅晶体管的阈值电压进行补偿,并控制所述存储模块存储所述双栅晶体管的阈值电压的关联信息;所述第一初始化模块用于将第一初始化信号线上的第一初始化电压传输至所述双栅晶体管的第一栅极和所述发光模块的第一端,其中,所述第一初始化模块包括第一初始化单元和第二初始化单元,所述第一初始化单元的第一端与所述第一初始化信号线连接,所述第一初始化单元的第二端与所述第一栅极连接,所述第二初始化单元的第一端与所述第一初始化单元的第二端连接,所述第二初始化单元的第二端与所述发光模块的第一端连接。2.根据权利要求1所述的像素电路,其特征在于,所述第一初始化单元包括第一晶体管,所述第二初始化单元包括第二晶体管;所述第一晶体管的栅极和所述第二晶体管的栅极均连接第一扫描线,所述第一晶体管的第一极与所述第一初始化信号线连接,所述第一晶体管的第二极与所述第二晶体管的第一极连接,所述第二晶体管的第二极与所述发光模块的第一端连接,所述发光模块的第二端与所述第二电源线连接;所述第一晶体管的第二极与所述双栅晶体管的第一栅极连接;优选地,所述第一初始化信号线上传输的第一初始化电压小于所述发光模块的起亮电压。3.根据权利要求1所述的像素电路,其特征在于,所述存储模块包括第一存储单元和第二存储单元,所述第一存储单元的第一端与所述双栅晶体管的第一栅极连接,所述第一存储单元的第二端与所述双栅晶体管的第二极连接,所述第二存储单元的第一端与所述双栅晶体管的第二栅极连接,所述第二存储单元的第二端与所述双栅晶体管的第二极连接;优选地,所述第一存储单元包括第一电容,所述第二存储单元包括第二电容,所述第一电容的第一极与所述双栅晶体管的第一栅极连接,所述第一电容的第二极与所述双栅晶体管的第二极连接,所述第二电容的第一极与所述双栅晶体管的第二栅极连接,所述第二电容的第二极与所述双栅晶体管的第二极连接。4.根据权利要求1所述的像素电路,其特征在于,还包括发光控制模块,所述发光控制模块连接于所述第一电源线和所述双栅晶体管的第一极之间;优选地,所述发光控制模块包括第三晶体管,所述第三晶体管的栅极与发光控制信号线连接,所述第三晶体管的第一极与所述第一电源线连接,所述第三晶体管的第二极与所述双栅晶体管的第一极连接。5.根据权利要求1所述的像素电路,其特征在于,所述双栅晶体...

【专利技术属性】
技术研发人员:潘康观盖翠丽李俊峰郭恩卿陈发祥
申请(专利权)人:云谷固安科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1