改善存储器装置与控制器之间的通信的设备、系统和方法制造方法及图纸

技术编号:35432861 阅读:34 留言:0更新日期:2022-11-03 11:38
提供一种改善存储器装置与控制器之间的通信的设备、系统和方法。一种数据通信设备包括:收发机,该收发机联接到数据路径并且被配置为通过数据路径发送或接收数据;以及中断电路,该中断电路联接到对应于数据路径的中断路径并且被配置为确定是否允许任何设备占用数据路径。中断电路响应于用于通过收发机发送或接收数据的激活信号而产生用于防止另一设备接入数据路径的中断信号。接入数据路径的中断信号。接入数据路径的中断信号。

【技术实现步骤摘要】
改善存储器装置与控制器之间的通信的设备、系统和方法


[0001]所公开技术的实施方式涉及一种存储器系统或用于执行数据通信的系统。

技术介绍

[0002]近来,计算环境范式正在向普适计算转变,其使得计算能够随时随地出现。最近对普适计算的使用的增加导致了便携式电子装置(例如,移动电话、数码相机、笔记本电脑等)的使用的增加。这种便携式电子装置可以使用或包括具有至少一个存储器装置作为其数据存储介质的存储器系统。存储器系统可以是数据存储装置,其能够用作便携式电子装置的主存储装置或辅助存储装置。
[0003]这种基于半导体的数据存储装置提供了优于传统硬盘驱动器的优点,因为半导体存储器装置没有机械移动部件(例如,机械臂),并且因此提供了优异的稳定性和耐用性、高数据速率和低功耗。基于半导体的数据存储装置的示例包括通用串行总线(USB)存储器装置、具有各种接口的存储卡以及固态驱动器(SSD)。

技术实现思路

[0004]所公开技术可以在一些实施方式中实现,以提供用于改进存储器系统的数据输入/输出操作的数据通信设备、存储器系统和方法。
[0005]在一个实施方式中,一种数据通信设备可以包括收发机和中断电路。收发机联接到数据路径并且被配置为发送或接收数据,并且中断电路联接到对应于数据路径的中断路径并且被配置为确定是否允许任何设备占用数据路径。中断电路可以响应于用于通过收发机发送或接收数据的激活信号而产生用于防止另一设备接入数据路径的中断信号。
[0006]中断电路还可以被配置为在经由中断路径接收到中断信号时禁用收发机。
[0007]数据通信设备还可以包括联接到数据路径的存储器组。在一个示例中,存储器组包括被构造成存储数据的多个易失性存储器单元或多个非易失性存储器单元。
[0008]在响应于激活信号而产生中断信号之后,中断电路可以产生用于激活收发机的控制信号。
[0009]收发机可以包括被配置为基于控制信号而发送或接收数据的三态缓冲器。
[0010]数据路径和中断路径可以由包括数据通信设备和所述另一设备的多个设备共享。中断信号可以由多个设备中的任何设备产生。
[0011]在一个实施方式中,一种系统可以包括:数据路径,该数据路径由多个收发机共享,并且被构造成传送从多个收发机中的一个收发机传输到另一个收发机的数据。在一些实现方式,系统还可以包括共享数据路径的多个收发机。系统可以包括中断路径,该中断路径由多个中断电路共享,并且被构造成传送用于中断对与中断路径相对应的数据路径的接入的中断信号。在一些实现方式中,系统还可以包括共享中断路径的多个中断电路。多个中断电路中的第一中断电路产生中断信号,该中断信号在对应于第一中断电路的第一收发机经由数据路径发送数据之前通过中断路径发送,以中断所述多个收发机的接入。
[0012]系统可以包括多个存储器芯片每个存储器芯片可以包括易失性存储器单元阵列或非易失性存储器单元阵列中的至少一者。系统还可以包括控制器,该控制器被配置为控制在多个存储器芯片中执行的数据输入/输出操作。多个存储器芯片中的每一个可以包括多个收发机中的一个收发机和多个中断电路中的一个中断电路。数据路径可以包括被构造成将控制器联接到多个存储器芯片的至少一个信道。
[0013]第一中断电路可以被配置为在经由中断路径接收到中断信号时禁用第一收发机。
[0014]第一中断电路可以在响应于输入到第一收发机以用于发送数据的第一信号而产生中断信号之后,产生用于激活第一收发机的控制信号。
[0015]第一收发机可以包括被配置为基于由中断电路提供的控制信号而发送或接收数据的三态缓冲器。
[0016]中断路径可以包括用于传输中断信号的第一线路,并且第一线路联接到被配置为响应于由多个中断电路提供的设定信号而激活或禁用第一线路的开关电路。
[0017]开关电路可以包括串联连接在用于提供电压的电源端子与第一线路之间的多个晶体管。
[0018]第一中断电路可以包括:第一组件,该第一组件被配置为响应于第一信号而产生激活中断路径的设定信号;第二组件,该第二组件被配置为响应于第一信号而产生用于激活第一收发机的控制信号;第三组件,该第三组件被配置为在激活中断路径时禁用控制信号;以及第四组件,该第四组件被配置为基于状态复位信号而复位控制信号。
[0019]第一组件可以包括被配置为将第一信号延迟预设时间的延迟单元。
[0020]在另一实施方式中,一种数据通信方法可以包括以下步骤:通过多个装置中的第一装置接收用于经由由多个装置共享的数据路径发送或接收数据的激活信号;基于激活信号而产生用于中断多个装置的接入的第一中断信号;基于第一中断信号和激活信号而激活将要施加到第一装置的控制信号;以及基于控制信号通过第一装置而发送或接收数据。
[0021]该方法还可以包括以下步骤:当激活信号未输入时,保持用于禁用控制信号的第一状态;以及基于第一状态和第二中断信号而禁用控制信号。
[0022]第二中断信号可以由多个装置中的不同于第一装置的第二装置输出。
[0023]该方法还可以包括以下步骤:在禁用激活信号时禁用控制信号。
[0024]该方法还可以包括以下步骤:在禁用控制信号时施加状态复位信号。
[0025]在所公开的技术的一些实施方式中,一种数据通信设备包括:收发机,该收发机联接到数据路径并且被配置为发送或接收数据;以及中断电路,该中断电路联接到对应于数据路径的中断路径并且被配置为确定另一设备是否使用或占用数据路径,其中,中断电路被配置为接收用于发送或接收数据的激活信号并且产生用于防止所述另一设备使用或占用数据路径的中断信号。
[0026]在所公开技术的一些实施方式中,一种系统包括:数据路径,该数据路径传输数据;多个收发机,该多个收发机共享数据路径;中断路径,该中断路径传输中断信号并且对应于数据路径;以及多个中断电路,该多个中断电路共享中断路径,其中,多个中断电路中的第一中断电路基于激活多个收发机中的第一收发机的第一信号而产生中断信号到中断路径,该中断信号使得多个收发机中的另一个收发机停止使用数据路径,第一收发机对应于第一中断电路。
[0027]在所公开技术的一些实施方式中,一种在多个装置中的第一装置中执行数据通信的方法包括以下步骤:接收用于经由由多个装置共享的数据路径发送或接收数据的激活信号;基于激活信号而产生第一中断信号;基于第一中断信号和激活信号而激活施加到收发机的控制信号;以及基于控制信号而通过收发机发送或接收数据。
附图说明
[0028]图1示出基于所公开技术的一些实施方式的存储器系统的示例。
[0029]图2示出基于所公开技术的一些实施方式的数据处理系统的示例。
[0030]图3示出联接到多个装置的数据路径的示例。
[0031]图4示出经由图3所示的数据路径执行的示例数据通信。
[0032]图5示出基于所公开技术的一些实施方式的数据通信设备、数据路径和中断路径的示例。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数据通信设备,所述数据通信设备包括:收发机,所述收发机联接到数据路径,并且通过所述数据路径发送或接收数据;以及中断电路,所述中断电路联接到对应于所述数据路径的中断路径,并且确定是否允许任何设备占用所述数据路径,其中,所述中断电路响应于用于通过所述收发机发送或接收所述数据的激活信号而产生用于防止另一设备接入所述数据路径的中断信号。2.根据权利要求1所述的数据通信设备,其中,所述中断电路在经由所述中断路径接收到另一中断信号时禁用所述收发机。3.根据权利要求2所述的数据通信设备,所述数据通信设备还包括:存储器组,所述存储器组联接到所述数据路径,所述存储器组包括存储所述数据的多个易失性存储器单元或多个非易失性存储器单元。4.根据权利要求1所述的数据通信设备,其中,在响应于所述激活信号而产生所述中断信号之后,所述中断电路产生用于激活所述收发机的控制信号。5.根据权利要求4所述的数据通信设备,其中,所述收发机包括基于所述控制信号而发送或接收所述数据的三态缓冲器。6.根据权利要求2所述的数据通信设备,其中,所述数据路径和所述中断路径由包括所述数据通信设备和所述另一设备的多个设备共享,并且其中,所述另一中断信号由所述多个设备中的除所述数据通信设备外的任何设备产生。7.一种系统,所述系统包括:数据路径,所述数据路径由多个收发机共享,并且传送从所述多个收发机中的一个收发机传输到另一个收发机的数据;以及中断路径,所述中断路径由多个中断电路共享,并且传送用于中断对与所述中断路径相对应的所述数据路径的接入的中断信号,其中,所述多个中断电路中的第一中断电路产生中断信号,该中断信号在对应于所述第一中断电路的第一收发机经由所述数据路径发送数据之前通过所述中断路径发送以中断所述多个收发机的接入。8.根据权利要求7所述的系统,所述系统还包括:多个存储器芯片,每个存储器芯片包括易失性存储器单元阵列或非易失性存储器单元阵列中的至少一者;以及控制器,所述控制器控制在所述多个存储器芯片中执行的数据输入/输出操作,其中,所述多个存储器芯片中的每一个包括所述多个收发机中的一个和所述多个中断电路中的一个,并且其中,所述数据路径包括将所述控制器联接到所述多个存储器芯片的至少一个信道。9.根据权利要求7所述的系统,其中,所述第一中断电路在经由所述中断路径接收...

【专利技术属性】
技术研发人员:朴圭泰
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1