一种光网络终端制造技术

技术编号:35368202 阅读:29 留言:0更新日期:2022-10-29 18:09
本申请公开了一种光网络终端,包括:MAC芯片和PHY芯片。其中,PHY芯片包括:下联端口和寄存器,寄存器存储所述PHY芯片的输出速率。MAC芯片设有上联端口,与光线路终端连接。接口配置模块,用于获取所述PHY芯片的输出速率和所述PHY芯片的输入速率,所述PHY芯片的输入速率大于PHY芯片的输出速率时,配置所述PHY芯片的输入速率等于PHY芯片的输出速率。QOS功能模块对接收的数据包进行队列排序,将排序在先的一部分数据包发送至所述PHY芯片,排序在后的一部分数据包发送至所述数据缓存模块,将高优先级数据流传送给PHY芯片,将低优先级数据流丢弃,有效避免数据包的无序丢失。有效避免数据包的无序丢失。有效避免数据包的无序丢失。

【技术实现步骤摘要】
一种光网络终端


[0001]本申请涉及通信
,尤其涉及一种光网络终端。

技术介绍

[0002]光网络终端,是指通过光纤介质进行传输,将光信号调制解调为其他协议信号的网络设备。光网络终端是大型局域网、城域网和广域网的中继传输设备。
[0003]单端口光网络终端具有一个下联端口和一个上联端口,其中下联端口与用户终端连接,上联端口与光线路终端连接,通常,上联端口的速率大于下联端口的速率时,来自光线路终端的下行数据流超过下联端口的速率会产生拥塞,造成数据包无序丢失。

技术实现思路

[0004]本申请提供了一种光网络终端,以解决来自OLT的下行数据流拥塞造成的数据包无序丢失的问题。
[0005]为了解决上述技术问题,本申请实施例公开了如下技术方案:
[0006]本申请实施例公开了一种光网络终端,包括:MAC芯片和PHY芯片;
[0007]所述PHY芯片包括:
[0008]下联端口,与用户终端连接;
[0009]寄存器,用于存储所述PHY芯片的输出速率;
[0010]所述MAC芯片包括:
[0011]上联端口,与光线路终端连接;
[0012]MAC协议端口,与所述PHY芯片连接;所述PHY芯片的输入速率等于所述MAC芯片的输出速率;
[0013]接口配置模块,用于获取所述PHY芯片的输出速率和所述PHY芯片的输入速率,所述PHY芯片的输入速率大于PHY芯片的输出速率时,配置所述PHY芯片的输入速率等于PHY芯片的输出速率;/>[0014]数据缓存模块;
[0015]QOS功能模块,用于对接收的数据包进行队列排序,将排序在先的一部分数据包发送至所述PHY芯片,排序在后的一部分数据包发送至所述数据缓存模块。
[0016]本申请的有益效果:
[0017]本申请公开了一种光网络终端,包括:MAC芯片和PHY芯片。其中,PHY芯片包括:下联端口和寄存器,寄存器存储所述PHY芯片的输出速率。MAC芯片设有上联端口,与光线路终端连接。接口配置模块,用于获取所述PHY芯片的输出速率和所述PHY芯片的输入速率,所述PHY芯片的输入速率大于PHY芯片的输出速率时,配置所述PHY芯片的输入速率等于PHY芯片的输出速率。QOS功能模块对接收的数据包进行队列排序,将排序在先的一部分数据包发送至所述PHY芯片,排序在后的一部分数据包发送至所述数据缓存模块,将高优先级数据流传送给PHY芯片,将低优先级数据流丢弃,有效避免数据包的无序丢失。
附图说明
[0018]为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
[0019]图1为根据一些实施例的一种光网络终端的连接关系图;
[0020]图2为根据一些实施例的一种光网络终端的连接关系图二;
[0021]图3为根据一些实施例的一种光网络终端的结构示意图;
[0022]图4为根据一些实施例的一种光网络终端的通信示意图;
[0023]图5为根据一些实施例的一种PHY芯片结构示意图;
[0024]图6为根据一些实施例的一种PHY芯片通信示意图;
[0025]图7为根据一些实施例的一种MAC芯片结构示意图;
[0026]图8为根据一些实施例的一种MAC芯片通信示意图;
[0027]图9为根据一些实施例的一种光网络终端的结构示意图;
[0028]图10为根据一些实施例的一种光网络终端的通信示意图。
具体实施方式
[0029]下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
[0030]宽带光纤接入的主要应用类型包括:FTTH、FTTO和FTTB,不同应用类型下用户侧设备的形态也不同。FTTH、FTTO的用户侧设备由单个用户使用,称为ONT(Optical network terminal,光网络终端),ONT就是我们俗称的光猫。
[0031]图1为根据一些实施例的一种光通信系统的连接关系图。如图1所示,远端服务器1000通过光纤101、光模块200、光网络终端100及网线103,与本地信息处理设备2000之间建立了双向光通信系统。
[0032]光纤101的一端连接远端服务器1000,另一端通过光模块200与光网络终端100连接。网线103的一端连接本地信息处理设备2000,另一端连接光网络终端100。
[0033]本地信息处理设备2000与远端服务器1000的连接由光纤101与网线103完成;而光纤101与网线103之间的连接由光模块200和光网络终端100完成。
[0034]光模块200中,光口被配置为与光纤101连接,从而使得光模块200与光纤101建立双向的光信号连接;电口被配置为接入光网络终端100中,从而使得光模块200与光网络终端100建立双向的电信号连接。光模块200实现光信号与电信号的相互转换,从而使得光纤101与光网络终端100之间建立连接。
[0035]光网络终端100上设置光模块接口102和网线接口104。光模块接口102被配置为接入光模块200,从而使得光网络终端100与光模块200建立双向的电信号连接;网线接口104被配置为接入网线103,从而使得光网络终端100与网线103建立双向的电信号连接。光模块200与网线103之间通过光网络终端100建立连接。光模块200的上位机除光网络终端100之
外还可以包括光线路终端(Optical Line Terminal,OLT)等。
[0036]图2为根据一些实施例的一种光网络终端的连接关系图二。如图2中所示,本申请的光网络终端具有一个下联端口和一个上联端口,其中下联端口与用户终端连接,一个上联端口与OLT(optical line terminal,光线路终端)连接。
[0037]数据在光线路终端与光网络终端之间的传输为双向的,数据在用户终端与光网络终端之间的传输为双向的。
[0038]用户终端包括但不限于电脑、Pad等终端产品。
[0039]光网络终端与用户终端之间通过协商确定速率,通常称为协商速率。光线路终端与光网络终端之间的传输速率大于用户终端与光网络终端之间的传输速率。为方便表述,以下将光线路终端与光网络终端之间的传输速率称为第一传输速率;用户终端与光网络终端之间的传输速率称为第二传输速率,也称为第二传输速率。
[0040]通常,第一传输速率为2.5G,第二传输速率为10M、100M、10本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种光网络终端,其特征在于,包括:MAC芯片和PHY芯片;所述PHY芯片包括:下联端口,与用户终端连接;寄存器,用于存储所述PHY芯片的输出速率;所述MAC芯片包括:上联端口,与光线路终端连接;MAC协议端口,与所述PHY芯片连接;所述PHY芯片的输入速率等于所述MAC芯片的输出速率;接口配置模块,用于获取所述PHY芯片的输出速率和所述PHY芯片的输入速率,所述PHY芯片的输入速率大于PHY芯片的输出速率时,配置所述PHY芯片的输入速率等于PHY芯片的输出速率;数据缓存模块;QOS功能模块,用于对接收的数据包进行队列排序,将排序在先的一部分数据包发送至所述PHY芯片,排序在后的一部分数据包发送至所述数据缓存模块。2.根据权利要求1所述的光网络终端,其特征在于,所述QOS功能模块还用于获取所述PHY芯片的输出速率对应的数据长度阈值;发送至所述PHY芯片的数据包长度的总和小于或等于所述数据长度阈值。3.根据权利要求1所述的光网络终端,其特征在于,所述PHY芯片还包括:网速协商模块,与所述下联端口连接,获取所述用户终端的最高输入速率阈值和所述PHY芯片的最高输出速率阈值;所述用户终端的最高输入速率阈值大于或等于所述PHY芯片的最高输出速率阈值,配置所述PHY芯片的输出速率为所述PHY芯片的最高输出速率阈值;所述用户终端的最高输入速率阈值小于所述PHY芯片的最高输出速率阈值,配置...

【专利技术属性】
技术研发人员:王成纪震徐清华
申请(专利权)人:青岛海信宽带多媒体技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1