基于DSP芯片的实时时钟信息读取电路及变频控制器制造技术

技术编号:35268133 阅读:30 留言:0更新日期:2022-10-19 10:34
本实用新型专利技术公开了一种基于DSP芯片的实时时钟信息读取电路及变频控制器,其中,该实时时钟信息读取电路包括:DSP芯片和I2C总线实时时钟芯片;其中,所述I2C总线实时时钟芯片与所述DSP芯片连接,用于向DSP芯片提供实时时钟信息。本实用新型专利技术能够在CPU启动初始化过程中实现实时时钟信息的读取。现实时时钟信息的读取。现实时时钟信息的读取。

【技术实现步骤摘要】
基于DSP芯片的实时时钟信息读取电路及变频控制器


[0001]本技术涉及电子电路领域,尤其涉及一种基于DSP芯片的实时时钟信息读取电路及变频控制器。

技术介绍

[0002]本部分旨在为权利要求书中陈述的本技术实施例提供背景或上下文。此处的描述不因为包括在本部分中就承认是现有技术。
[0003]DSP芯片作为变频器的主控制芯片,能够利用集成程序包实现各种复杂算法,具有开发周期短的优点。现有技术中在读取时钟信息时需要利用DSP芯片内置的SPI总线或者LocalBus总线、专用存储总线对时钟信息进行获取。但是,这一方法需要耗费大量的数据、地址信号线,占用了DSP芯片宝贵的外部管脚,同时,在电路板布线过程中需要对信号线的长度、排列位置进行细致处理,容易出现信号干扰,导致读取信息的错误。
[0004]因而,亟需一种可以克服上述问题的实时时钟信息读取方案。

技术实现思路

[0005]本技术实施例中提供了一种基于DSP芯片的实时时钟信息读取电路,用以在CPU启动初始化过程中实现实时时钟信息的读取,该基于DSP芯片的实时时钟信息读取电路包括:DSP芯片和I2C总线实时时钟芯片;其中,所述I2C总线实时时钟芯片与所述DSP芯片连接,用于向DSP芯片提供实时时钟信息。
[0006]进一步地,所述I2C总线实时时钟芯片为PCF8563TS\5芯片;所述DSP芯片为TMS320F28232芯片。
[0007]进一步地,所述TMS320F28232芯片包括:SDAA数据信号管脚和SCLA时钟信号管脚;所述PCF8563TS\5芯片包括:SDA数据信号管脚和SCL时钟信号管脚;其中,所述TMS320F28232芯片的SDAA数据信号管脚与所述PCF8563TS\5芯片的SDA数据信号管脚连接;所述TMS320F28232芯片的SCLA时钟信号管脚与所述PCF8563TS\5芯片的SCL时钟信号管脚连接。
[0008]进一步地,基于DSP芯片的实时时钟信息读取电路还包括:石英晶体谐振器,与所述PCF8563TS\5芯片连接,用于提供时间日期时钟校正信息。
[0009]进一步地,基于DSP芯片的实时时钟信息读取电路还包括:纽扣电池,与所述PCF8563TS\5芯片连接,用于在外部供电中断时为PCF8563TS\5芯片供电。
[0010]本技术实施例中还提供了一种变频控制器,用以在CPU启动初始化过程中实现实时时钟信息的读取,该变频控制器包括:上述的基于DSP芯片的实时时钟信息读取电路。
[0011]进一步地,变频控制器还包括:FPGA芯片,与DSP芯片连接,用于将DSP芯片输出的控制信号并行传输到多个外部变频设备。
[0012]进一步地,变频控制器还包括:外部扩展板,与FPGA芯片连接,用于扩展出各种现
场总线或以太网总线。
[0013]进一步地,变频控制器还包括:中断信号传输接口,与FPGA芯片连接,用于传输中断信号。
[0014]进一步地,FPGA芯片用于扩展出如下任意一种接口:RS485总线接口、CAN总线接口、RS232总线接口、SSI编码器信号接口、增量编码器信号接口、数字量输入信号接口、数字量输出信号接口、模拟量输入信号接口和模拟量输出信号接口。
[0015]进一步地,变频控制器还包括:USB接口,与DSP芯片连接,用于与外部USB设备通信;USB

TTL,与DSP芯片连接,用于将USB数据转换为TTL数据。
[0016]进一步地,变频控制器还包括:CF卡接口,与DSP芯片连接,用于将数据存储至外部CF卡中或读取外部CF卡中的数据。
[0017]进一步地,变频控制器还包括:数码管驱动芯片和数码管;其中,数码管驱动芯片与DSP芯片连接,用于驱动数码管点亮或熄灭;数码管用于显示变频控制器的状态信息。
[0018]进一步地,变频控制器还包括:RTC时钟芯片,与DSP芯片连接,用于提供时钟信号。
[0019]进一步地,变频控制器还包括:DDR内存和MMC存储器;其中,DDR内存,与DSP芯片连接,用于存储内存数据;MMC存储器,与DSP芯片连接,用于存储数据。
[0020]本技术实施例中提供的基于DSP芯片的实时时钟信息读取电路及变频控制器,通过I2C总线实时时钟芯片与DSP芯片连接从而向DSP芯片提供实时时钟信息,从而在CPU启动初始化过程中实现实时时钟信息的读取,来对CPU时钟进行校准。
附图说明
[0021]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
[0022]图1为本技术实施例中一种基于DSP芯片的实时时钟信息读取电路示意图;
[0023]图2为本技术实施例中一种TMS320F28232芯片信号管脚示意图;
[0024]图3为本技术实施例中一种PCF8563TS\5芯片信号管脚示意图;
[0025]图4为本技术实施例中一种变频控制器示意图。
具体实施方式
[0026]为使本技术实施例的目的、技术方案和优点更加清楚明白,下面结合附图对本技术实施例做进一步详细说明。在此,本技术的示意性实施例及其说明用于解释本技术,但并不作为对本技术的限定。
[0027]本技术实施例中提供了一种基于DSP芯片的实时时钟信息读取电路,图1为本技术实施例中一种基于DSP芯片的实时时钟信息读取电路示意图,如图1所示,该实时时钟信息读取电路包括:DSP芯片10和I2C总线实时时钟芯片11;
[0028]其中,所述I2C总线实时时钟芯片11与所述DSP芯片10连接,用于向DSP芯片10提供实时时钟信息。
[0029]在一个实施例中,本技术实施例中提供的实时时钟信息读取电路中,I2C总线
实时时钟芯片11采用PCF8563TS\5芯片;所述DSP芯片10采用TMS320F28232芯片。TMS320F28232芯片一款高端DSP芯片,可以运行实时操作系统。PCF8563TS\5芯片为I2C总线实时时钟芯片,可以将实时时钟信息传输到DSP芯片中。
[0030]图2示出了本技术实施例中提供的一种DSP芯片的信号管脚,TMS320F28232芯片的部分信号管脚定义如表1所示。图3示出了本技术实施例中提供的一种PCF8563TS\5芯片的信号管脚,PCF8563TS\5芯片的部分信号管脚定义如表2所示。
[0031]表1
[0032]序号管脚号名称含义174SDAA数据信号275SCLA时钟信号
[0033]表2
[0034]序号管脚号名称含义11OSCI无源晶振输入22OSCO无源晶振输出本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于DSP芯片的实时时钟信息读取电路,其特征在于,包括:DSP芯片(10)和I2C总线实时时钟芯片(11);其中,所述I2C总线实时时钟芯片(11)与所述DSP芯片(10)连接,用于向DSP芯片(10)提供实时时钟信息。2.如权利要求1所述的基于DSP芯片的实时时钟信息读取电路,其特征在于,所述I2C总线实时时钟芯片(11)为PCF8563TS\5芯片;所述DSP芯片(10)为TMS320F28232芯片。3.如权利要求2所述的基于DSP芯片的实时时钟信息读取电路,其特征在于,所述TMS320F28232芯片包括:SDAA数据信号管脚和SCLA时钟信号管脚;所述PCF8563TS\5芯片包括:SDA数据信号管脚和SCL时钟信号管脚;其中,所述TMS320F28232芯片的SDAA数据信号管脚与所述PCF8563TS\5芯片的SDA数据信号管脚连接;所述TMS320F28232芯片的SCLA时钟信号管脚与所述PCF8563TS\5芯片的SCL时钟信号管脚连接。4.如权利要求2所述的基于DSP芯片的实时时钟信息读取电路,其特征在于,还包括:石英晶体谐振器(12),与所述PCF8563TS\5芯片连接,用于提供时间日期时钟校正信息。5.如权利要求2所述的基于DSP芯片的实时时钟信息读取电路,其特征在于,还包括:纽扣电池(13),与所述PCF8563TS\5芯片连接,用于在外部供电中断时为PCF8563TS\5芯片供电。6.一种变频控制器,其特征在于,包括:权利要求1至5任一项所述的基于DSP芯片的实时时钟信息读取电路。7.如权利要求6所述的变频控制器,其特征在于,所述变频控制器还包括:FPGA芯片(20),与所述DSP芯片(10)连接,用于将所述DSP芯片(10)输出的控制信号并行传输到多个外部变频设备。8.如权利要求7所述的变频控制器,其特征在于,所述变频控...

【专利技术属性】
技术研发人员:刘东王玉冰田召广于洋王云波田淑杭
申请(专利权)人:北京京诚瑞达电气工程技术有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1