波形均衡器制造技术

技术编号:3523087 阅读:190 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种波形均衡器。本发明专利技术的目的在于:实现波形均衡器的低耗电化。波形均衡器,包括:进行将输入信号延迟所规定的时间而得到的多个接头值、和与这些接头值相对应的多个接头系数的卷积运算,产生输出信号的数字滤波部分(10);检测来自数字滤波部分(10)的输出信号的误差的误差检测部分(20);根据误差检测部分(20)检测的误差更新所述多个接头系数的接头系数更新部分(30);以及算出与数字滤波部分(10)中的各个接头相对应的运算精度控制值的运算精度控制部分(40)。并且,数字滤波部分(10),根据运算精度控制部分(40)算出的运算精度控制值,改变卷积运算的精度。

【技术实现步骤摘要】

本专利技术涉及一种适当地进行数字调制信号的波形均衡的波形均衡器的技术。
技术介绍
近年来,随着数字通信技术和半导体技术的进步,电视放送的数字化正在不断地发展。其中,应用在数字放送中的传送频道种类多样,伴随着此现象,传送频道传送的信号也变得不同、质量各异。因此,为了将传送频道中的低质量传送抑制在最小范围内,使用被恰当控制的波形均衡器来使传送频道的特性更佳。一般,波形均衡器包括多个进行较高精度的乘法运算的乘法器。所以,电路规模及耗电量的增大成为问题。为了解决该问题,以往,将波形均衡器输出的信号的预测误差的位长减少,且将减少了位长的该预测误差提供给算出接头系数的乘法器。这样一来,降低了电路规模及耗电量(例如,参照专利文献1)。《专利文献1》日本公开专利公报9-97477号公报(第4页、第1图)在所述以往波形均衡器中,由于所有的接头系数运算用的乘法器一直在工作,因此耗电量仍然很大。并且,由于运算精度被固定,因此有必要装配与该固定运算精度相对应,也就是较大规模的运算器。所以,作为波形均衡器全体的电路规模仍然很大。
技术实现思路
如前述问题所鉴,本专利技术的课题在于降低波形均衡器的耗电量,且降低电路面积。为了解决所述课题,本专利技术所提出的方法是,作为波形均衡器,其包括进行将输入信号延迟所规定的时间而获得的多个接头值、和与这些接头值相对应的多个接头系数的卷积运算,产生输出信号的数字滤波部分;检测来自所述数字滤波部分的输出信号的误差的误差检测部分;按照由所述误差检测部分检测出的误差,更新所述多个接头系数的接头系数更新部分;以及算出与所述数字滤波部分中的各个接头相对应的运算精度控制值的运算精度控制部分。并且,所述数字滤波部分,根据由所述运算精度控制部分算出的运算精度控制值,改变所述卷积运算的精度。根据本专利技术,当由数字滤波部分恰当地进行输入信号的波形均衡时,卷积运算的精度根据运算精度控制部分算出的运算精度控制值变化。这样一来,例如,当输出信号几乎收束成希望信号时,能够降低数字滤波部分中的卷积运算的精度,减少耗电量。具体地说,所述运算精度控制部分,包括对所述各个接头系数、和与这些接头系数相对应的所规定的阈值进行大小比较,且将该比较结果作为所述各运算精度控制值输出的大小比较部分。并且,具体地说,所述数字滤波部分,包括进行所述各个接头值、和与这些接头值相对应的所述接头系数的乘法,并且,按照所述运算精度控制值使有效位长变化的乘法部分。更具体地说,所述乘法部分,至少包括从所述接头系数的高位或者低位中取得其中一方的信息取得部分,当所述运算精度控制值指示降低在所述数字滤波部分中的卷积运算的精度时,屏蔽从所述信息取得部分取得的所述接头系数的高位及低位中的其中一方。而最好本专利技术所涉及的波形均衡器,还包括评价来自所述数字滤波部分的输出信号的质量的信号质量评价部分。并且,所述运算精度控制部分,根据所述信号质量评价部分产生的质量评价值算出所述运算精度控制值,并且,当所述质量评价值表示出所述输出信号的质量相对较低时,算出所述运算精度控制值,使在所述数字滤波部分中的卷积运算的精度上升,而当所述质量评价值表示出所述质量相对较高时,算出所述运算精度控制值,使所述精度下降。这样一来,由于能够一边反馈输出信号的质量,一边进行波形均衡,因此能够将波形均衡器的特性不良抑制在最小范围,同时降低耗电量。具体地说,所述运算精度控制部分,包括保持所述输出信号的过去的质量评价值的评价值保持部分;将所述输出信号的新的质量评价值、与被保持在所述评价值保持部分中的质量评价值进行比较的比较部分;对应与所述数字滤波部分中的各个接头设置的、算出所述各个运算精度控制值的多个接头运算精度控制部分;以及按照时间分配控制所述多个接头运算精度控制部分的控制部分。并且,所述各接头运算精度控制部分,当通过所述比较部分得到的比较结果表明所述输出信号的新的质量比过去的质量高时,算出所述运算精度控制值,使在所述数字滤波部分中的卷积运算的精度下降,而当所述输出信号的新的质量比过去的质量低时,算出所述运算精度控制值,使所述精度上升。并且,在本专利技术所涉及的波形均衡器中,最好所述数字滤波部分按照所述运算精度控制值,将该波形均衡器拥有的运算资源分配给所述各个接头。这样一来,能够将较少的运算资源分配给不需进行高精度的运算的接头,将较多的运算资源分配给要求进行高精度的运算的接头。也就是说,由于能够最恰当地分配有限的运算资源,因此能够减少波形均衡器应具备的运算资源量,其结果,能够降低电路规模。(专利技术的效果)根据本专利技术,通过将高的运算精度分配给对数字滤波处理的结果影响较大的接头的接头系数运算,将低的运算精度分配给对数字滤波处理的结果影响较小的接头的接头系数运算,来实现波形均衡器的低耗电量。并且,即使为了降低电路面积而减少运算器的个数,也能够将波形均衡器的不良恰当地控制在最小范围。附图的简单说明附图说明图1为本专利技术的第1实施例所涉及的波形均衡器的结构图。图2为在图1的波形均衡器中的运算精度控制部分的内部结构图。图3为在图1的波形均衡器中的数字滤波部分的内部结构图。图4为在图3的数字滤波部分中的乘法部分的内部结构图。图5为本专利技术的第2实施例所涉及的波形均衡器的结构图。图6为在图5的波形均衡器中的运算精度控制部分的内部结构图。图7为本专利技术的第3实施例所涉及的数字滤波部分的结构图。(符号的说明)10,10′-数字滤波部分;12-乘法部分;121-高位信息取得部分(信息取得部分);122-低位信息取得部分(信息取得部分);16,17-乘法器(运算资源);20-误差检测部分;30-高位系数更新部分;40-运算精度控制部分;411-大小比较部分;42-评价值保持部分;43-比较部分;44-接头运算精度控制部分;45-控制部分;50-信号质量评价部分;q(n)-输入信号;v(n)-输出信号;c,ck-接头系数;a,ak-运算精度控制值;evl-信号质量评价值。具体实施例方式以下,参照附图对本专利技术的具体实施例加以说明。(第1实施例)图1表示本专利技术的第1实施例所涉及的波形均衡器的结构。本实施例所涉及的波形均衡器,包括数字滤波部分10、误差检测部分20、接头系数更新部分30、及运算精度控制部分40。数字滤波部分10用由接头系数更新部分30输出的多个接头系数c、及由运算精度控制部分40输出的多个运算精度控制值a,对输入信号q(n)进行数字滤波处理,产生输出信号v(n)。将在以后对数字滤波部分10加以详细说明。误差检测部分20输入输出信号v(n),输出误差信号err。具体地说,在切片部分21中,通过硬判断算出在输出信号v(n)中存在的希望信号的推定值,产生推定信号est。并且,在减法器22中,通过从输出信号v(n)中减去推定信号est,算出误差成分,将其作为误差信号err输出。接头系数更新部分30根据输入信号q(n)及误差信号err更新接头系数c。具体地说,在延迟部分31中,使输入信号q(n)延迟在数字滤波部分10中信号延迟的时间。并且,在LMS系数更新部分32中,用一般的LMS型系数更新算法,正确地算出来自延迟部分31的输出及来自误差信号err的接头系数c。运算精度控制部分40,输入接头系数c,输出运算精度控制值a。图2表示运算精度控制部本文档来自技高网...

【技术保护点】
一种波形均衡器,其特征在于:包括:进行将输入信号延迟所规定的时间而获得的多个接头值、和与这些接头值相对应的多个接头系数的卷积运算产生输出信号的数字滤波部分,检测来自所述数字滤波部分的输出信号的误差的误差检测部分,按照所述误差检测部分检测出的误差更新所述多个接头系数的接头系数更新部分,以及算出与所述数字滤波部分中的各个接头相对应的运算精度控制值的运算精度控制部分;所述数字滤波部分,根据所述运算精度控制部分算出的运算精度控制值,改变所述卷积运算的精度。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:熊泽町也
申请(专利权)人:松下电器产业株式会社
类型:发明
国别省市:JP[]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利