一种用于高速信令的数据捕获技术,以便于对异步数据流的最佳采样。该技术允许极高的数据速率,不要求像在源同步系统中的那样要将一个时钟随数据一起发送。本发明专利技术也提供一种硬件机构,用于为最佳双位并发双向(SiBiDi)信令自动地调节传输延迟。(*该技术在2022年保护过期,可自由使用*)
【技术实现步骤摘要】
本申请是申请号为02805440.7的专利申请的分案申请。交叉参考本专利技术要求下述具有共同拥有人的、共同未决的美国临时专利申请的权益申请序列号60/271124,申请日2001年2月24日,名称“Massively Parallel Supercomputer(大规模并联超级计算机)”,特此将其全部内容如同全文叙述一样地合并在本文中作为参考。本专利申请还与下列具有共同拥有人的、共同未决的、具有相同申请日的美国专利申请有关,特此将这些美国专利申请的每个的全部内容如同全文叙述一样地合并在本文中作为参考美国专利申请序列号(YOR920020027US1、YOR920020044US1(15270)),专利技术名称“ClassNetworking Routing(分级联网传送)”;美国专利申请序列号(YOR920020028US1(15271)),专利技术名称“A Global Tree Network forcomputing Structures(用于计算结构的全局树形网络)”;美国专利申请序列号(YOR920020029US1(15272)),专利技术名称“GlobalInterrupt and Barrier Networks(全局中断和闭锁网络)”;美国专利申请序列号(YOR920020030US1(15273)),专利技术名称“OptimizedScalable Network Switch(优化的可伸缩的网络开关)”;美国专利申请序列号(YOR920020032US1、YOR920020033US1(15258)),专利技术名称“Arithmetic Functions in Torus and Tree Networks(环形和树形网络中的算术功能)”;美国专利申请序列号(YOR920020033US1、YOR920020034US1(15259)),专利技术名称“DataCapture Technique for High Speed Signaling(用于高速信令的数据捕获技术)”;美国专利申请序列号(YOR920020035US1、(15260)),专利技术名称“Managing Coherence Via Put/Get Windows(通过放置/达到窗管理相干性)”;美国专利申请序列号(YOR920020036US1、YOR920020037US1(15261)),专利技术名称“LowLatency Memory Access and Synchronization(低等待时间存储器存取和同步)”;美国专利申请序列号(YOR920020038US1(15276)),专利技术名称“Twin-Tailed Fail-Over for Fileservers MaintainingFull Performance in the Presence of Failure(双拖尾故障-出现故障时的文件服务器维护全性能)”;美国专利申请序列号(YOR920020039US1(15277)),专利技术名称“Fault isolation ThroughNo-Overhead Link Level Checksums(通过无开销链接级校验和的故障隔离)”;美国专利申请序列号(YOR920020040US1(15278)),专利技术名称“Ethernet Addressing Via Physical Location for MassivelyParallel Systems(通过大规模并联系统的物理位置的以太网编址)”;美国专利申请序列号(YOR920020041US1(15274)),专利技术名称“Fault Tolerance in a Supercomputer Through DynamicRepartitioning(通过动态重分配的超级计算机故障容限)”;美国专利申请序列号(YOR920020042US1(15279)),专利技术名称“Checkpointing Filesystem(校验指示文件系统)”;美国专利申请序列号(YOR920020043US1(15262)),专利技术名称“EfficientImplementation of Multidimensional Fast Fourier Transformationon a Distributed-Memory Parallel Multi-Node Computer(在分布存储器并联多节点计算机上有效地实现多维快速傅利叶变换)”;美国专利申请序列号(YOR920010211US1(15275)),专利技术名称“A NovelMassively Parallel Supercomputer(新颖的大规模并联计算机)”;美国专利申请序列号(YOR920020045US1(15263)),专利技术名称“SmartFan Modules and Systems(智能扇形组件和系统)”。
技术介绍
1.专利
本专利技术总体涉及用于高速信令(signaling)的数据捕获技术,更具体来说,涉及一种用于异步数据流的最佳采样的技术。该技术允许极高的数据速率,并且不要求像在源同步系统中那样要将一个时钟随同数据一起发送。本专利技术也提供一种用于为最佳双位并发双向(SiBiDi--two-bitsimultaneous Bi-Directional)信令自动地调节传输延迟的硬件机构。2.
技术介绍
大规模并行计算机系统能进行类别宽广的重要计算。这种系统由许多相同的计算机节点组成,每个计算机节点一般有一个或多个CPU、存储器和一个或多个用于将该节点与其它节点连结的网络接口。在相关的美国临时专利申请(申请序列号60/271124,申请日2001年2月24日,名称“Massively Parallel Supercomputer(大规模并联超级计算机)”)中描述的计算机,利用芯片上系统(SOC)技术,建立一个具有高通过量(throughput)的、可伸缩的(scalable)、成本-效用有益的计算系统。SOC技术已经使利用包括具有集成的第一级高速缓存的CPU的内置部件库在单一芯片上建立整个多处理器节点成为可行的。这种包装大大地减少了节点的部件数,便于建造可靠的大规模机器。本专利技术涉及用于诸如生命科学领域中的应用等各种应用的大规模并行计算机系统的领域。更具体来说,本专利技术涉及高速信令的领域,涉及单向信令或并发双向(SiBiDi)信令。有这样的情形要求进行大量的数据传输,但是能用的连线数量有限。并发双向信令允许用相同的连线同时传送和接收信号。这就将连线的数量降低一半。需要进行大量数据传输但电缆数量受到严重限制的一个例子是具有数千个通过连线通信的处理器的大规模并行超级计算机。SiBiDi信令的工作方式是在接收数据的相同连线上发送数据。因此,在接收期间,不仅接收从导线另一端发送的需要的数据,也接收它刚刚发出的数据。这当然破坏所需要的信号。然而,由于刚刚发出的数据是已知的,因此可以“将其减去”。这是由标准的SiBiDi电路进行的。
技术实现思路
因此,本专利技术的主要目的是提供一种用于高速信令的数据捕获技术,尤其是允许在不将时钟随数据一起发送的情况下对异步数据流最佳采样和捕获。捕获数据的方法是,沿着具有一系列延迟抽头(taps)的时钟定本文档来自技高网...
【技术保护点】
一种硬件机构,用于为两个节点之间的最佳双位并发双向(SiBiDi)信令自动地调节传输延迟,以便改善通信线路上并发双向信令的信号质量,其中在一个设定序列期间,在通信线路上以单向通信方式发送参数设置数据,以允许两个节点在设定序列期间更准确地交换参数设置数据,由此单向通信有更好的信号质量,以便更准确地交换参数设置数据。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:韦恩M巴雷特,陈东,保罗W科特尤斯,艾伦G加拉,罗里D杰克逊,杰勒德V科普克塞,本J内桑森,托德E塔肯,帕夫罗斯M弗拉纳斯,
申请(专利权)人:国际商业机器公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。