对外接口静电保护装置及系统制造方法及图纸

技术编号:34976885 阅读:68 留言:0更新日期:2022-09-21 14:18
本申请公开了一种对外接口静电保护装置及系统,所述装置包括静电保护器件和至少一个电阻;所述至少一个电阻中的每一个电阻的第一端与所述静电保护器件的至少一个第一端中的每一个第一端一一对应连接;所述静电保护器件的第二端接地;所述至少一个电阻中的每一个电阻的第二端作为所述装置的被保护芯片连接端;所述静电保护器件的至少一个第一端中的每一个第一端作为所述装置的对外接口连接端。该对外接口静电保护装置及系统大大降低进入被保护芯片的静电能量以减小对芯片的损害,提高了产品可靠性。产品可靠性。产品可靠性。

【技术实现步骤摘要】
对外接口静电保护装置及系统


[0001]本申请涉及静电保护领域,尤指一种对外接口静电保护装置及系统。

技术介绍

[0002]现有的电路设计对外接口静电保护电路设计方案主要是在接口芯片与电路板对外接口之间并联静电保护器件(如图1所示)。其工作原理是:外部静电载体(如人体等)触碰电路板上的接插件时,静电载体上的静电电荷通过接插件注入电路板,在静电到达并损坏芯片之前,静电保护器件首先启动工作将静电电荷大部分能量释放掉,使得注入芯片的静电功率不足以损坏芯片。现有静电保护电路设计主要存在的缺陷如下:对接口、静电保护器件、被保护芯片在电路板上的放置位置以及电路板的布线要求严格。因为静电保护器件内部存在寄生参数(主要为寄生电容、电感),电路板走线存在寄生参数,如果在电路板设计的过程中这些参数控制不当,很容易导致静电防护指标达不到设计要求而导致设计反复。而且随着芯片制造工艺不断的提升,芯片自身抗静电性能指标不断减弱,这就要求被静电保护器件衰减后达到芯片的电荷能量更小,对现有的静电保护电路的设计带来了更大的挑战。

技术实现思路

[0003]本申请提供了一种对外接口静电保护装置及系统,能够大大降低进入被保护芯片的静电能量以减小对芯片的损害,提高了产品可靠性。
[0004]本申请提供了一种对外接口静电保护装置,所述装置包括静电保护器件和至少一个电阻;
[0005]所述至少一个电阻中的每一个电阻的第一端与所述静电保护器件的至少一个第一端中的每一个第一端一一对应连接;所述静电保护器件的第二端接地;所述至少一个电阻中的每一个电阻的第二端作为所述装置的被保护芯片连接端;所述静电保护器件的至少一个第一端中的每一个第一端作为所述装置的对外接口连接端。
[0006]一种示例性的实施例中,所述静电保护器件包括至少一个二极管;
[0007]所述至少一个二极管中的每一个二极管的阴极端作为所述静电保护器件的第一端,所述至少一个二极管中的每一个二极管的阳极端连接在一起后后作为所述静电保护器件的第二端。
[0008]一种示例性的实施例中,所述至少一个电阻中的每一个电阻是阻值为100欧姆的电阻。
[0009]一种示例性的实施例中,所述至少一个电阻中的每一个电阻是阻值为5欧姆的电阻。
[0010]本申请提供了一种对外接口静电保护系统,包括对外接口静电保护装置、被保护芯片、对外接口;
[0011]所述对外接口静电保护装置包括静电保护器件和至少一个电阻;
[0012]所述至少一个电阻中的每一个电阻的第一端与所述静电保护器件的至少一个第一端中的每一个第一端一一对应连接;所述静电保护器件的第二端接地;所述至少一个电阻中的每一个电阻的第二端作为所述装置的被保护芯片连接端;所述静电保护器件的至少一个第一端中的每一个第一端作为所述装置的对外接口连接端;
[0013]所述对外接口静电保护装置的对外接口连接端与所述对外接口连接;
[0014]所述对外接口静电保护装置的被保护芯片连接端与所述被保护芯片连接。
[0015]一种示例性的实施例中,所述静电保护器件包括至少一个二极管;
[0016]所述至少一个二极管中的每一个二极管的阴极端作为所述静电保护器件的第一端,所述至少一个二极管中的每一个二极管的阳极端连接在一起后后作为所述静电保护器件的第二端。
[0017]一种示例性的实施例中,所述至少一个电阻中的每一个电阻是阻值为100欧姆的电阻。
[0018]一种示例性的实施例中,所述至少一个电阻中的每一个电阻是阻值为5欧姆的电阻。
[0019]一种示例性的实施例中,所述对外接口为高速通信接口。
[0020]一种示例性的实施例中,所述被保护芯片为FPGA芯片。
[0021]本申请包括以下优点:
[0022]本申请至少一个实施例通过在静电保护器件与被保护芯片之间加入一个串联电阻,该电阻的作用是适度增加静电保护器件与被保护芯片之间的串联阻抗,对进入被保护芯片的静电能量做进一步的衰减,大大降低进入被保护芯片的静电能量以减小对芯片的损害。减少对器件布局以及布线技巧的依赖性,降低对静电保护器件寄生性能指标的依赖性,降低芯片制造工艺更改带来的静电防护性能下降的风险,提高一次性设计成功率以缩短研发上市周期。
[0023]本申请的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请而了解。本申请的其他优点可通过在说明书以及附图中所描述的方案来实现和获得。
附图说明
[0024]附图用来提供对本申请技术方案的理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本申请的技术方案,并不构成对本申请技术方案的限制。
[0025]图1为现有技术的对外接口静电保护系统的示意图;
[0026]图2为本申请实施例的对外接口静电保护装置的示意图;
[0027]图3为本申请实施例的对外接口静电保护系统的示意图;
[0028]图4为本申请一示例实施例提供的对外接口静电保护系统的结构框图;
[0029]图5为本申请又一示例实施例提供的对外接口静电保护系统的结构框图。
具体实施方式
[0030]图2为本申请实施例的一种对外接口静电保护装置,所述装置包括静电保护器件和至少一个电阻;
[0031]所述至少一个电阻中的每一个电阻的第一端与所述静电保护器件的至少一个第一端中的每一个第一端一一对应连接;所述静电保护器件的第二端接地;所述至少一个电阻中的每一个电阻的第二端作为所述装置的被保护芯片连接端;所述静电保护器件的至少一个第一端中的每一个第一端作为所述装置的对外接口连接端。
[0032]一种示例性的实施例中,所述静电保护器件包括至少一个二极管;
[0033]所述至少一个二极管中的每一个二极管的阴极端作为所述静电保护器件的第一端,所述至少一个二极管中的每一个二极管的阳极端连接在一起后后作为所述静电保护器件的第二端。
[0034]一种示例性的实施例中,所述至少一个电阻中的每一个电阻是阻值为100欧姆的电阻。
[0035]一种示例性的实施例中,所述至少一个电阻中的每一个电阻是阻值为5欧姆的电阻。
[0036]在其他一些示例性的实施例中,电阻的电阻值可根据被保护芯片输出驱动能力、差分信号电路板布线阻抗、接口通信速度等因素来确定。
[0037]本申请实施例通过本申请至少一个实施例通过在静电保护器件与被保护芯片之间加入一个串联电阻,该电阻的作用是适度增加静电保护器件与被保护芯片之间的串联阻抗,对进入被保护芯片的静电能量做进一步的衰减,大大降低进入被保护芯片的静电能量以减小对芯片的损害。减少对器件布局以及布线技巧的依赖性,降低对静电保护器件寄生性能指标的依赖性,降低芯片制造工艺更改带来的静电防护性能下降的风险,提高一次性设计成功率以缩短研发上市周期。
[0038]本申请还提供了一种对外接口静电保护系统,包括对外接口静电保护装置、被保护芯片本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种对外接口静电保护装置,其特征在于,所述装置包括静电保护器件和至少一个电阻;所述至少一个电阻中的每一个电阻的第一端与所述静电保护器件的至少一个第一端中的每一个第一端一一对应连接;所述静电保护器件的第二端接地;所述至少一个电阻中的每一个电阻的第二端作为所述装置的被保护芯片连接端;所述静电保护器件的至少一个第一端中的每一个第一端作为所述装置的对外接口连接端。2.如权利要求1所述的装置,其特征在于,所述静电保护器件包括至少一个二极管;所述至少一个二极管中的每一个二极管的阴极端作为所述静电保护器件的第一端,所述至少一个二极管中的每一个二极管的阳极端连接在一起后后作为所述静电保护器件的第二端。3.如权利要求1所述的装置,其特征在于,所述至少一个电阻中的每一个电阻是阻值为100欧姆的电阻。4.如权利要求1所述的装置,其特征在于,所述至少一个电阻中的每一个电阻是阻值为5欧姆的电阻。5.一种对外接口静电保护系统,其特征在于,包括对外接口静电保护装置、被保护芯片、对外接口;所述对外接口静电保护装置包括静电保护器件和至少一个电阻;所述至少一个电阻中的每一个电阻的第一端与所述...

【专利技术属性】
技术研发人员:宋宜明张旺东
申请(专利权)人:地太科特电子制造北京有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1