一种毫米波信号采样电路、方法及装置制造方法及图纸

技术编号:34914381 阅读:23 留言:0更新日期:2022-09-15 07:04
本申请公开了一种毫米波信号采样电路、方法及装置,电路包括毫米波芯片、PWM信号发生装置和ADC硬件模块,毫米波芯片包括PosFlag信号输出端口和毫米波信号输出端口,ADC硬件模块包括触发信号输入端口和采样通道;PosFlag信号输出端口与触发信号输入端口连接,用于作为ADC硬件模块的外部触发源;采样通道与毫米波信号输出端口连接,用于对毫米波信号进行采样;PosFlag信号输出端口与触发信号输入端口之间通过与门连接,PosFlag输出端口信号和PWM信号发生装置连接与门的输入端,触发信号输入端口连接与门的输出端。本申请针对毫米波信号的采样一致性并未由于ADC硬件模块共用而产生影响,可减少系统中ADC硬件模块的使用个数,在一定程度上减少了成本和降低了系统的功能冗余。余。余。

【技术实现步骤摘要】
一种毫米波信号采样电路、方法及装置


[0001]本申请涉及信号采样领域,尤其是一种毫米波信号采样电路、方法及装置。

技术介绍

[0002]常规的毫米波信号采样都是通过一个ADC硬件模块对信号进行采样,从而输出数字信号到后端进行相关解析或算法计算,最终得出相关的结果。而这里的ADC硬件模块基本来源于MCU,在一定的成本下ADC的资源都较为稀缺。
[0003]由于毫米波信号对每次采样的时间一致性要求极高,所以一般针对其信号的采样都会使用一个独立的ADC硬件模块进行采样工作。而此时即使还有其他对采样的时间一致性要求较低的信号需要采样,也不得不再使用另一个独立的ADC硬件模块进行工作,从而造成MCU选型困难或系统功能设计冗余的情况。
[0004]虽然部分ADC硬件模块提供了注入通道和规则通道的配置选择,通过注入通道采样需求时间一致性高的信号,而规则通道采样一般的信号,可解决采样实时性的问题,但由于注入通道无法进行连续采样,对于如毫米波信号等此类信号需要连续采样的,则无法使用,所以依然要使用两个ADC硬件模块进行采样。
[0005]因此,相关技术存在的上述技术问题亟待解决。

技术实现思路

[0006]本申请旨在解决相关技术中的技术问题。为此,本申请实施例提供一种毫米波信号采样电路、方法及装置,能够共用一个ADC硬件模块完成两种以上的不同信号的采样。
[0007]根据本申请实施例一方面,提供一种毫米波信号采样电路,所述电路包括毫米波芯片、PWM信号发生装置和ADC硬件模块,所述毫米波芯片包括PosFlag信号输出端口和毫米波信号输出端口,所述ADC硬件模块包括触发信号输入端口和采样通道;
[0008]所述PosFlag信号输出端口与所述触发信号输入端口连接,用于作为所述ADC硬件模块的外部触发源;
[0009]所述采样通道与所述毫米波信号输出端口连接,用于对毫米波信号进行采样;
[0010]所述PosFlag信号输出端口与所述触发信号输入端口之间通过逻辑门连接,所述PosFlag输出端口信号和所述PWM信号发生装置连接所述逻辑门的输入端,所述触发信号输入端口连接所述逻辑门的输出端。
[0011]在其中一个实施例中,PosFlag信号输出端口为外部触发源,通过所述PosFlag信号进行采样。
[0012]在其中一个实施例中,所述通过所述PosFlag信号进行采样,包括:
[0013]PosFlag信号为高电平表示在chirp的上升阶段,低电平表示chirp的下降阶段,通过所述PosFlag信号的上升沿或下降沿触发ADC进行采样。
[0014]在其中一个实施例中,所述采样通道在规则通道模式下进行采样,当所述毫米波信号的采样被硬触发时,则中断当前规则通道采样并开始注入通道采样。
[0015]在其中一个实施例中,中断当前规则通道采样并开始注入通道采样,包括:
[0016]PWM信号发生装置输出PWM信号,所述PWM信号与PosFlag信号一同经过逻辑门后输出到触发信号输入端口,所述采样通道的采样频率由所述PWM信号的频率确定。
[0017]在其中一个实施例中,所述毫米波信号的采样被硬触发,包括:
[0018]所述采样通道接收到预设的触发信号后触发毫米波信号采样,所述预设的触发信号至少包括高电平、低电平、上升沿河下降沿中的一种。
[0019]根据本申请实施例一方面,提供一种毫米波信号采样方法,所述方法包括:
[0020]检测采样通道的采样模式;
[0021]采样通道为规则通道模式时,在毫米波信号的采样被硬触发时,则中断当前规则通道采样并开始注入通道采样。
[0022]在其中一个实施例中,中断当前规则通道采样并开始注入通道采样,包括:
[0023]输出PWM信号,使所述PWM信号与PosFlag信号一同经过逻辑门后输出到触发信号输入端口,通过所述PWM信号的频率确定所述采样通道的采样频率。
[0024]在其中一个实施例中,所述硬触发为:所述采样通道接收到预设的触发信号后触发毫米波信号采样,所述预设的触发信号至少包括高电平、低电平、上升沿河下降沿中的一种。
[0025]根据本申请实施例一方面,提供一种毫米波信号采样装置,所述装置包括:
[0026]检测模块,用于检测采样通道的采样模式;
[0027]切换模块,用于采样通道为规则通道模式时,在毫米波信号的采样被硬触发时,则中断当前规则通道采样并开始注入通道采样。
[0028]本申请实施例提供的一种毫米波信号采样电路、方法及装置的有益效果为:本申请提出的电路包括毫米波芯片、PWM信号发生装置和ADC硬件模块,所述毫米波芯片包括PosFlag信号输出端口和毫米波信号输出端口,所述ADC硬件模块包括触发信号输入端口和采样通道;所述PosFlag信号输出端口与所述触发信号输入端口连接,用于作为所述ADC硬件模块的外部触发源;所述采样通道与所述毫米波信号输出端口连接,用于对毫米波信号进行采样;所述PosFlag信号输出端口与所述触发信号输入端口之间通过逻辑门连接,所述PosFlag输出端口信号和所述PWM信号发生装置连接所述逻辑门的输入端,所述触发信号输入端口连接所述逻辑门的输出端。本申请针对毫米波信号的采样一致性并未由于ADC硬件模块共用而产生影响,可减少系统中ADC硬件模块的使用个数,在一定程度上减少了成本和降低了系统的功能冗余。
[0029]本申请的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
[0030]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0031]图1为本申请实施例提供的一种毫米波信号采样电路的电路示意图;
[0032]图2为本申请实施例提供的一种毫米波信号采样系统的系统电路示意图;
[0033]图3为本申请实施例提供的一种毫米波信号采样方法的流程图;
[0034]图4为本申请实施例提供的一种毫米波信号采样装置的示意图。
具体实施方式
[0035]为了使本
的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
[0036]本申请的说明书和权利要求书及附图中的术语“第一”、“第二”、“第三”和“第四”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种毫米波信号采样电路,其特征在于,所述电路包括毫米波芯片、PWM信号发生装置和ADC硬件模块,所述毫米波芯片包括PosFlag信号输出端口和毫米波信号输出端口,所述ADC硬件模块包括触发信号输入端口和采样通道;所述PosFlag信号输出端口与所述触发信号输入端口连接,用于作为所述ADC硬件模块的外部触发源;所述采样通道与所述毫米波信号输出端口连接,用于对毫米波信号进行采样;所述PosFlag信号输出端口与所述触发信号输入端口之间通过逻辑门连接,所述PosFlag输出端口信号和所述PWM信号发生装置连接所述逻辑门的输入端,所述触发信号输入端口连接所述逻辑门的输出端。2.根据权利要求1所述的一种毫米波信号采样电路,其特征在于,PosFlag信号输出端口为外部触发源,通过所述PosFlag信号进行采样。3.根据权利要求2所述的一种毫米波信号采样电路,其特征在于,所述通过所述PosFlag信号进行采样,包括:PosFlag信号为高电平表示在chirp的上升阶段,低电平表示chirp的下降阶段,通过所述PosFlag信号的上升沿或下降沿触发ADC进行采样。4.根据权利要求1所述的一种毫米波信号采样电路,其特征在于,所述采样通道在规则通道模式下进行采样,当所述毫米波信号的采样被硬触发时,则中断当前规则通道采样并开始注入通道采样。5.根据权利要求4所述的一种毫米波信号采样电路,其特征在于,中断当前规则通道采样并开始注入通道采...

【专利技术属性】
技术研发人员:吴文豪罗俊刘文冬张慧周春元高伟
申请(专利权)人:珠海微度芯创科技有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1