本发明专利技术公开了一种阵列基板、显示面板和显示装置。该阵列基板包括驱动电路层;驱动电路层用于形成第一参考信号线、第二参考信号线和阵列排布的像素电路;像素电路包括驱动晶体管、第一开关单元和第二开关单元,第一开关单元连接于第一参考信号线和驱动晶体管的栅极之间,第二开关单元连接于第二参考信号线和发光器件的阳极之间,第一参考信号线和第二参考信号线沿像素电路排布的列方向延伸;相邻两列的像素电路中的第一开关单元与同一第一参考信号线连接,相邻两列的像素电路中的第二开关单元与同一第二参考信号线连接。当阵列基板用于形成显示面板时,在保证显示效果的基础上,有利于提高显示面板的像素密度。有利于提高显示面板的像素密度。有利于提高显示面板的像素密度。
【技术实现步骤摘要】
阵列基板、显示面板和显示装置
[0001]本专利技术实施例涉及显示
,尤其涉及一种阵列基板、显示面板和显示装置。
技术介绍
[0002]有源矩阵有机发光二极管(Active
‑
matrix organic light emitting diode,AMOLED)显示面板由于在显示色彩饱和度、功耗和弯折等方面优胜于液晶显示面板,已经广泛应用于显示领域。在AMOLED显示面板显示的过程中,像素电路驱动发光器件发光进行显示。像素电路可以包括栅极初始化晶体管和阳极初始化晶体管,栅极初始化晶体管用于对像素电路中的驱动晶体管的栅极进行初始化,阳极初始化晶体管用于对发光器件的阳极进行初始化,以改善显示面板的mura现象。
[0003]现有技术中,随着显示面板的显示效果的要求提高,显示面板可以设置两条初始化信号线,可以分别为栅极初始化晶体管和阳极初始化晶体管提供不同的初始化信号,提高驱动晶体管的栅极和发光器件的阳极的初始化准确性,从而可以提高显示面板的显示效果,但是存在一定的缺陷。
技术实现思路
[0004]本专利技术提供一种阵列基板、显示面板和显示装置,以在保证显示面板的显示效果的基础上有利于提高显示面板的像素密度,同时有利于简化阵列基板上的线路排布。
[0005]第一方面,本专利技术实施例提供了一种阵列基板,包括驱动电路层;所述驱动电路层用于形成第一参考信号线、第二参考信号线和阵列排布的像素电路;所述像素电路包括驱动晶体管、第一开关单元和第二开关单元,所述第一开关单元连接于所述第一参考信号线和所述驱动晶体管的栅极之间,所述第一开关单元用于控制所述第一参考信号线和所述驱动晶体管的栅极之间的导通状态;所述第二开关单元连接于所述第二参考信号线和发光器件的阳极之间,所述第二开关单元用于控制所述第二参考信号线和所述发光器件的阳极之间的导通状态;
[0006]所述第一参考信号线和所述第二参考信号线沿所述像素电路排布的列方向延伸;相邻两列的所述像素电路中的第一开关单元与同一所述第一参考信号线连接,相邻两列的像素电路中的第二开关单元与同一所述第二参考信号线连接。
[0007]可选地,同一行中相邻两列像素电路中的第一开关单元和第二开关单元在所述像素电路中的位置镜像设置。便于实现相邻两列像素电路的第一开关单元和第二开关单元共用第一参考信号线和第二参考信号线。
[0008]可选地,所述第一参考信号线和所述第二参考信号线沿所述像素电路排布的行方向交替设置。
[0009]可选地,与同一所述第一参考信号线连接的两列所述第一开关单元分别设置于所述第一参考信号线的两侧,与同一所述第二参考信号线连接的两列所述第二开关单元分别设置于所述第二参考信号线的两侧。减小了初始化信号线占用的阵列基板的空间,利于显
示面板提高像素密度。
[0010]可选地,所述第一开关单元包括第一晶体管,所述第二开关单元包括第二晶体管;
[0011]所述第一晶体管连接于所述第一参考信号线和所述驱动晶体管的栅极之间,所述第二晶体管连接于所述第二参考信号线和所述发光器件的阳极之间。提供了第一开关单元和第二开关单元的一种可实施方式。
[0012]可选地,所述阵列基板还包括基板,所述像素电路还包括电容;所述驱动电路层包括:
[0013]半导体层,设置于所述基板上,所述半导体层用于形成所述驱动晶体管的有源层;
[0014]第一导电层,设置于所述半导体层远离所述基板的一侧,所述第一导电层用于形成所述驱动晶体管的栅极;
[0015]第二导电层,设置于所述第一导电层远离所述半导体层的一侧,所述第二导电层用于形成所述电容;
[0016]第三导电层,设置于所述第二导电层远离所述第一导电层的一侧,所述第三导电层用于形成所述第一参考信号线和所述第二参考信号线。公开了驱动电路层的具体膜层结构。
[0017]可选地,阵列基板还包括数据信号线,所述第三导电层还用于形成所述数据信号线。
[0018]可选地,阵列基板还包括数据信号线,所述驱动电路层还包括第四导电层;
[0019]所述第四导电层设置于所述第三导电层远离所述第二导电层的一侧,所述第四导电层用于形成所述数据信号线;
[0020]优选地,阵列基板还包括电源信号线,所述第四导电层还用于形成所述电源信号线。通过将第四导电层形成所述数据信号线和电源信号线,可减少导电层。
[0021]第二方面,本专利技术实施例还提供了一种显示面板,包括第一方面任意实施例提供的阵列基板。
[0022]第三方面,本专利技术实施例还提供了一种显示装置,包括第二方面任意实施例提供的显示面板。
[0023]本专利技术实施例的技术方案,通过第一参考信号线提供的第一参考信号对驱动晶体管的栅极进行初始化,第二参考信号线提供的第二参考信号对发光器件的阳极进行初始化,可以提高像素电路的数据写入准确性,从而可以提高像素电路驱动发光器件发光用于显示时的显示效果。同时设置相邻两列的像素电路中的第一开关单元与同一第一参考信号线连接,相邻两列的像素电路中的第二开关单元与同一第二参考信号线连接,可以减少阵列基板上第一参考信号线和第二参考信号线的数量,从而可以减少阵列基板上第一参考信号线和第二参考信号线占用的空间,可以在相同面积下有更多的空间设置像素电路,进而可以在阵列基板用于形成显示面板时,有利于提高显示面板的像素密度。
附图说明
[0024]图1为现有技术提供的一种像素电路的结构示意图;
[0025]图2为现有技术提供的一种阵列基板的结构示意图;
[0026]图3为本专利技术实施例提供的一种阵列基板的结构示意图;
[0027]图4为本专利技术实施例提供的一种像素电路的结构示意图;
[0028]图5为本专利技术实施例提供的另一种像素电路的结构示意图;
[0029]图6为本专利技术实施例提供的一种显示面板的结构示意图;
[0030]图7为本专利技术实施例提供的一种显示装置的结构示意图。
具体实施方式
[0031]下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。
[0032]图1为现有技术提供的一种像素电路的结构示意图。如图1所示,该像素电路包括驱动晶体管Mdr、数据写入晶体管M1、阈值补偿晶体管M2、第一发光控制晶体管M3、第二发光控制晶体管M4、栅极初始化晶体管M5、阳极初始化晶体管M6和存储电容Cst。驱动晶体管Mdr、数据写入晶体管M1、阈值补偿晶体管M2、第一发光控制晶体管M3、第二发光控制晶体管M4、栅极初始化晶体管M5、阳极初始化晶体管M6示例性地示出了均为P型晶体管,例如为LTPO晶体管。其具体连接关系如图1所示。在像素电路工作的过程中,在第一初始化阶段,第一扫描信号线S1提供的第一扫描信号控制栅极初始化晶体管M5导通,第一初始化信号线vr本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种阵列基板,其特征在于,包括驱动电路层;所述驱动电路层用于形成第一参考信号线、第二参考信号线和阵列排布的像素电路;所述像素电路包括驱动晶体管、第一开关单元和第二开关单元,所述第一开关单元连接于所述第一参考信号线和所述驱动晶体管的栅极之间,所述第一开关单元用于控制所述第一参考信号线和所述驱动晶体管的栅极之间的导通状态;所述第二开关单元连接于所述第二参考信号线和发光器件的阳极之间,所述第二开关单元用于控制所述第二参考信号线和所述发光器件的阳极之间的导通状态;所述第一参考信号线和所述第二参考信号线沿所述像素电路排布的列方向延伸;相邻两列的所述像素电路中的第一开关单元与同一所述第一参考信号线连接,相邻两列的像素电路中的第二开关单元与同一所述第二参考信号线连接。2.根据权利要求1所述的阵列基板,其特征在于,同一行中相邻两列像素电路中的第一开关单元和第二开关单元在所述像素电路中的位置镜像设置。3.根据权利要求2所述的阵列基板,其特征在于,所述第一参考信号线和所述第二参考信号线沿所述像素电路排布的行方向交替设置。4.根据权利要求1所述的阵列基板,其特征在于,与同一所述第一参考信号线连接的两列所述第一开关单元分别设置于所述第一参考信号线的两侧,与同一所述第二参考信号线连接的两列所述第二开关单元分别设置于所述第二参考信号线的两侧。5.根据权利要求1所述的阵列基板,其特征在于,所述第一开关单元包括第一晶体管,所述第...
【专利技术属性】
技术研发人员:周思思,吴忠厚,朱修剑,
申请(专利权)人:昆山国显光电有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。