一种2M环下的基于时隙的多路串口复用系统及方法技术方案

技术编号:3466729 阅读:177 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种2M环下的基于时隙的多路串口复用系统及方法,系统采用CPU+FPGA的架构,其中所述FPGA实现多路串口数据的采集、PCM信号处理、以及基于E1时隙的数据帧处理,所述CPU芯片实现串口数据到E1数据的协议转换和串口路由。方法基于动态带宽自适应方法,以根据实际的接入串口的数据,动态调整占用的时隙资源,达到时隙资源的最大利用。

【技术实现步骤摘要】

【技术保护点】
一种2M环下的基于时隙的多路串口复用系统,其特征在于采用CPU+FPGA的架构,其中所述FPGA实现串口数据的采集、PCM信号处理、以及基于E1时隙的数据帧处理,所述CPU芯片实现串口数据到E1数据的协议转换和串口路由。

【技术特征摘要】

【专利技术属性】
技术研发人员:刘翀陈兴海程晓鹏马宗健朱炽冲唐小虎丘春森刘双广
申请(专利权)人:广东高新兴通信股份有限公司
类型:发明
国别省市:81[中国|广州]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1