减小电容引线电感的方法技术

技术编号:34540907 阅读:31 留言:0更新日期:2022-08-13 21:37
一种减小电容引线电感的方法,涉及引线电感技术领域,用于解决现有技术中滤波效果较差的技术问题。所述减小电容引线电感的方法中,先将X电容、Y电容与PCB板焊接,并去除多余的PIN脚引线;再将PCB板与正负母排及接地点焊接在一起,以使用PCB板代替电容的PIN脚引线,并达到降低引线PIN脚的寄生电感影响的目的。因此在高频滤波时,寄生电感比较小,滤波器的谐振频率点会提高,从而使得滤波器的滤波效果变得更好。得更好。

【技术实现步骤摘要】
减小电容引线电感的方法


[0001]本专利技术涉及引线电感
,尤其涉及一种减小电容引线电感的方法,特别是一种减小X电容和Y电容引线电感的方法。

技术介绍

[0002]目前,市场上的X电容、Y电容与母排的连接方式通常如下:将 X电容、Y电容通过电容自身预留的PIN脚引线,与正负母排及接地铜排通过电阻焊或激光焊的方式焊接在一起;然而,通过引线连接的方式会增大引线电感。
[0003]具体而言,现有技术中通过电容自身的PIN脚引线与正负母排及接地点连接,由于电容的引线比较细,且焊接的引线长度比较长,从而导致电容的引线电感变大,滤波器X电容、Y电容的寄生电感也会变大;在高频滤波时,由于滤波器寄生电感比较大,使得高频滤波效果变差,因此不得不通过减小滤波器的寄生电感来提高滤波器的滤波效果。

技术实现思路

[0004]本专利技术的目的在于提供一种减小电容引线电感的方法,用于解决现有技术中滤波效果较差的技术问题。
[0005]为达到上述目的,本专利技术采用如下技术方案:
[0006]一种减小电容引线电感的方法,包括以下步骤:
[0007]将X电容、Y电容与PCB板焊接,并去除多余的PIN脚引线;
[0008]将PCB板与正负母排及接地点焊接在一起,以使用PCB板代替电容的PIN脚引线,并达到降低引线PIN脚的寄生电感影响的目的。
[0009]实际应用时,所述的减小电容引线电感的方法,包括以下步骤:
[0010]将1个X电容、6个Y电容与PCB走线板焊接完成,并去除X电容和Y电容多余的PIN脚引线;
[0011]将PCB走线板与正负母排及接地铜排焊接在一起,以使用PCB 走线板代替电容的PIN脚引线,并达到降低因电容引线PIN脚的寄生电感造成影响的目的。
[0012]其中,多个Y电容并联,以用于抑制共模噪声的影响。
[0013]具体地,X电容用于抑制差模噪声的影响。
[0014]进一步地,PCB板采用多层板走线,用于将X电容、Y电容与正负极母线及接地点连接。
[0015]更进一步地,母排用于将输入端口的电压及电流通过铜排供给后端电气设备。
[0016]相对于现有技术,本专利技术所述的减小电容引线电感的方法具有以下优势:
[0017]本专利技术提供的减小电容引线电感的方法中,由于使用PCB板代替电容的PIN脚引线,并达到降低引线PIN脚的寄生电感影响的目的,因此在高频滤波时,寄生电感比较小,滤波器的谐振频率点会提高,从而使得滤波器的滤波效果变得更好;换言之,将X电容、Y电容、 PCB走线板、正负母排及接地点使用焊接的方式集成在一起,使得X 电容和Y电容的引线电
感减小,从而由电容寄生电感引起的谐振频点提高,进而使得滤波器的滤波效果更好,成本也更低。
具体实施方式
[0018]为了便于理解,对本专利技术实施例提供的减小电容引线电感的方法进行详细描述。
[0019]本专利技术实施例提供一种减小电容引线电感的方法,包括以下步骤:将X电容、Y电容与PCB板焊接,并去除多余的PIN脚引线;将 PCB板与正负母排及接地点焊接在一起,以使用PCB板代替电容的 PIN脚引线,并达到降低引线PIN脚的寄生电感影响的目的。
[0020]相对于现有技术,本专利技术实施例所述的减小电容引线电感的方法具有以下优势:
[0021]本专利技术实施例提供的减小电容引线电感的方法中,由于使用PCB 板代替电容的PIN脚引线,并达到降低引线PIN脚的寄生电感影响的目的,因此在高频滤波时,寄生电感比较小,滤波器的谐振频率点会提高,从而使得滤波器的滤波效果变得更好;换言之,将X电容、Y 电容、PCB走线板、正负母排及接地点使用焊接的方式集成在一起,使得X电容和Y电容的引线电感减小,从而由电容寄生电感引起的谐振频点提高,进而使得滤波器的滤波效果更好,成本也更低。
[0022]实际应用时,本专利技术实施例提供的减小电容引线电感的方法,包括以下步骤:
[0023]将1个X电容、6个Y电容与PCB走线板焊接完成,并去除X电容和Y电容多余的PIN脚引线;
[0024]将PCB走线板与正负母排及接地铜排焊接在一起,以使用PCB 走线板代替电容的PIN脚引线,并达到降低因电容引线PIN脚的寄生电感造成影响的目的。
[0025]其中,多个Y电容并联,以用于抑制共模噪声的影响;由于共模噪声的频带范围较广,因此需要多个Y电容并联使用,从而有效抑制不同频段的共模噪声。
[0026]具体地,X电容用于抑制差模噪声的影响;由于差模噪声的频带较低,因此只需一个X电容即可抑制差模噪声。
[0027]进一步地,PCB板采用多层板走线,用于将X电容、Y电容与正负极母线及接地点连接,从而增加PCB走线宽度,进而有效减小引线而产生的寄生电感。
[0028]更进一步地,母排用于将输入端口的电压及电流通过铜排供给后端电气设备。
[0029]此处需要补充说明的是,本专利技术实施例提供的减小电容引线电感的方法主要具有以下优势:
[0030]导线电感:
[0031]长度为l,直径为d的导线电感值由如下公式计算:
[0032][0033]由此公式可以计算出直径d为0.8mm,长度l为30mm的引线 PIN脚电感为30nH;
[0034]PCB走线电感:
[0035]长度为l,走线宽度为w的走线电感值由如下公式计算:
[0036][0037]由此公式可以计算出走线宽度为50mm,长度l为30mm的走线电感为6nH;
[0038]由此分析可知,在相同长度的情况下,PCB板走线电感比引线电感减小了24nH,若
PCB板的宽度w继续增加,其寄生电感能够进一步有效减小。
[0039]以上所述,仅为本专利技术的具体实施方式,但本专利技术的保护范围并不局限于此,任何熟悉本
的技术人员在本专利技术揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本专利技术的保护范围之内。因此,本专利技术的保护范围应以所述权利要求的保护范围为准。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种减小电容引线电感的方法,其特征在于,包括以下步骤:将X电容、Y电容与PCB板焊接,并去除多余的PIN脚引线;将PCB板与正负母排及接地点焊接在一起,以使用PCB板代替电容的PIN脚引线,并达到降低引线PIN脚的寄生电感影响的目的。2.根据权利要求1所述的减小电容引线电感的方法,其特征在于,包括以下步骤:将1个X电容、6个Y电容与PCB走线板焊接完成,并去除X电容和Y电容多余的PIN脚引线;将PCB走线板与正负母排及接地铜排焊接在一起,以使用PCB走线板代替电容的PIN脚引线,并达到降低...

【专利技术属性】
技术研发人员:李潇马通吕玉龙田广泽李想
申请(专利权)人:银川威力传动技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1