显示面板和显示装置制造方法及图纸

技术编号:34375470 阅读:9 留言:0更新日期:2022-07-31 13:16
本发明专利技术公开了一种显示面板和显示装置,属于显示技术领域,显示面板包括多个子像素和栅极驱动电路,与一个移位寄存器单元电连接的至少两个相邻的像素电路行包括第A个像素电路行和第A+1个像素电路行;一帧时间内,第A个像素电路行完成阈值补偿阶段和数据写入阶段之后,第A+1个像素电路行进入阈值补偿阶段和数据写入阶段;第A个像素电路行完成阈值补偿阶段后,第A个像素电路行对应的第一节点的电位V11大于第A+1个像素电路行完成阈值补偿阶段后,第A个像素电路行对应的第一节点的电位V12。显示装置包括上述显示面板。本发明专利技术可以实现窄边框设计的同时,还可以避免出现显示亮度均一性差的问题,尽可能提升显示面板的显示品质。尽可能提升显示面板的显示品质。尽可能提升显示面板的显示品质。

Display panel and display device

【技术实现步骤摘要】
显示面板和显示装置


[0001]本专利技术涉及显示
,更具体地,涉及一种显示面板和显示装置。

技术介绍

[0002]随着显示技术的急速进步,作为显示装置核心的半导体元件技术也随之得到了飞跃性的进步。对于现有的显示装置而言,有机发光二极管(Organic Light Emitting Diode,OLED)作为一种电流型发光器件,因其所具有的自发光、快速响应、宽视角和可制作在柔性衬底上等特点而越来越多地被应用于高性能显示领域当中。采用OLED器件构成的OLED显示面板为电流驱动器件,通过控制流入每个像素单元中的OLED器件的电流,来控制像素单元的发光亮度。目前,人们对于显示器的窄边框要求也越来越高,为了进一步降低显示器边框的宽度,目前采用的技术是将栅极驱动电路(Gate On Array,GOA)制作在TFT(Thin Film Transistor,薄膜晶体管)阵列基板上,这样不仅可以减少制作程序,降低成本,且由于不需要栅极驱动芯片(Integrate Circuit,IC),因而可以将边框做到很窄,提高TFT阵列基板的集成度。但是为了实现极致的窄边框设计来满足人们对显示面板的美观度要求的同时,往往不能兼顾显示器本身的显示效果,通常会带来亮度均一性差、显示效果不佳的问题。
[0003]因此,提供一种既可以实现窄边框设计,又可以提高显示均一性,提升显示品质的显示面板和显示装置,是本领域技术人员亟待解决的技术问题。

技术实现思路

[0004]有鉴于此,本专利技术提供了一种显示面板和显示装置,能够解决现有技术中设计的显示屏不能较好的兼顾窄边框需求和显示品质的问题。
[0005]本专利技术公开了一种显示面板,包括:多个阵列排布的子像素和栅极驱动电路;子像素包括电连接的像素电路和发光器件;多个像素电路沿第一方向排列形成像素电路行,多个像素电路行沿第二方向排列;其中,第一方向与第二方向相交;栅极驱动电路包括多个级联的移位寄存器单元,一个移位寄存器单元与至少两个相邻的像素电路行电连接;与一个移位寄存器单元电连接的至少两个相邻的像素电路行包括第A个像素电路行和第A+1个像素电路行;其中,A为正整数;像素电路至少包括电连接的驱动晶体管和数据写入模块,驱动晶体管的第一极连接第一电源信号,驱动晶体管的第二极连接发光器件,驱动晶体管的栅极为第一节点;数据写入模块的第一端连接数据电压信号,数据写入模块的第二端连接驱动晶体管的第一极,数据写入模块的控制端连接第一扫描信号,一个移位寄存器单元依次向至少两个相邻的像素电路行提供第一扫描信号;显示面板的工作阶段至少包括阈值补偿阶段和数据写入阶段,一帧时间内,第A个像素电路行完成阈值补偿阶段和数据写入阶段之后,第A+1个像素电路行进入阈值补偿阶段和数据写入阶段;第A个像素电路行完成阈值补偿阶段后,第A个像素电路行对应的第一节点的电位为V11;第A+1个像素电路行完成阈值补偿阶段后,第A个像素电路行对应的第一节点的电位为V12;其中,V11>V12。
[0006]基于同一专利技术构思,本专利技术还公开了一种显示装置,该显示装置包括上述显示面板。
[0007]与现有技术相比,本专利技术提供的显示面板和显示装置,至少实现了如下的有益效果:
[0008]本专利技术设置显示面板的栅极驱动电路中,一个移位寄存器单元至少向两个相邻的像素电路行提供驱动信号,可以使得栅极驱动电路包括的移位寄存器单元的数量可以大大减少,有利于节省栅极驱动电路在显示面板边框的布局空间,从而在实现窄边框设计的同时,还可以为实现高PPI的显示面板提供了更大可能性。本专利技术还设置一个移位寄存器单元与至少两个相邻的像素电路行电连接时,在第A个像素电路行完成阈值补偿阶段后,第A个像素电路行对应的第一节点的电位V11大于第A+1个像素电路行完成阈值补偿阶段后,第A个像素电路行对应的第一节点的电位V12,将第A个像素电路行对应的第一节点的电位在其本身完成阈值补偿阶段时进行提高,抵消后续等待第A+1个像素电路行完成阈值补偿阶段和数据写入阶段的工作时的漏流原因导致的第一节点的电位的降低,使得最终在第A+1个像素电路行完成阈值补偿阶段和数据写入阶段后,第A个像素电路行对应的第一节点的电位与第A+1个像素电路行对应的第一节点的电位可以基本一致(基本相等),从而可以在通过设置一个移位寄存器单元至少向两个相邻的像素电路行提供驱动信号实现窄边框设计的同时,还可以避免出现显示亮度均一性差的问题,尽可能提升显示面板的显示品质。
[0009]当然,实施本专利技术的任一产品不必特定需要同时达到以上所述的所有技术效果。
[0010]通过以下参照附图对本专利技术的示例性实施例的详细描述,本专利技术的其它特征及其优点将会变得清楚。
附图说明
[0011]被结合在说明书中并构成说明书的一部分的附图示出了本专利技术的实施例,并且连同其说明一起用于解释本专利技术的原理。
[0012]图1是本专利技术实施例提供的显示面板的一种平面结构示意图;
[0013]图2是图1中子像素包括的像素电路和发光器件的连接结构示意图;
[0014]图3是图1中Q区域中相邻两个像素电路行中任意两个驱动晶体管的平面结构的比较示意图;
[0015]图4是图1中Q区域中相邻两个像素电路行中任意两个驱动晶体管的平面结构的比较示意图;
[0016]图5是图1中子像素包括的像素电路和发光器件的另一种连接结构示意图;
[0017]图6是图5中的像素电路和发光器件的具体电连接结构示意图;
[0018]图7是图5中的像素电路和发光器件的另一种具体电连接结构示意图;
[0019]图8是图1中Q区域中相邻两个像素电路行中任意两个第五晶体管的平面结构的比较示意图;
[0020]图9是图1中Q区域中相邻两个像素电路行中任意两个第六晶体管的平面结构的比较示意图;
[0021]图10是图6中的电路结构制作在显示面板上时第A个像素电路行的一种局部电路版图;
[0022]图11是图6中的电路结构制作在显示面板上时第A+1个像素电路行的一种局部电路版图;
[0023]图12是图6中的电路结构制作在显示面板上时第A个像素电路行的另一种局部电路版图;
[0024]图13是图6中的电路结构制作在显示面板上时第A+1个像素电路行的另一种局部电路版图;
[0025]图14是图5中的像素电路和发光器件的另一种具体电连接结构示意图;
[0026]图15是图14中的电路结构制作在显示面板上时第A个像素电路行的一种局部电路版图;
[0027]图16是图14中的电路结构制作在显示面板上时第A+1个像素电路行的一种局部电路版图;
[0028]图17是图14中的电路结构制作在显示面板上时第A个像素电路行的另一种局部电路版图;
[0029]图18是图14中的电路结构制作在显示面板上时第A+1个像素电路行的另一种局部电路版图;
[0030]图19是本专利技术实施例提供的显示装置的结构示意图。
具体实施方式
...

【技术保护点】

【技术特征摘要】
1.一种显示面板,其特征在于,包括:多个阵列排布的子像素和栅极驱动电路;所述子像素包括电连接的像素电路和发光器件;多个所述像素电路沿第一方向排列形成像素电路行,多个所述像素电路行沿第二方向排列;其中,所述第一方向与所述第二方向相交;所述栅极驱动电路包括多个级联的移位寄存器单元,一个所述移位寄存器单元与至少两个相邻的所述像素电路行电连接;与一个所述移位寄存器单元电连接的至少两个相邻的所述像素电路行包括第A个所述像素电路行和第A+1个所述像素电路行;其中,A为正整数;所述像素电路至少包括电连接的驱动晶体管和数据写入模块,所述驱动晶体管的第一极连接第一电源信号,所述驱动晶体管的第二极连接所述发光器件,所述驱动晶体管的栅极为第一节点;所述数据写入模块的第一端连接数据电压信号,所述数据写入模块的第二端连接所述驱动晶体管的第一极,所述数据写入模块的控制端连接第一扫描信号,一个所述移位寄存器单元依次向至少两个相邻的所述像素电路行提供所述第一扫描信号;所述显示面板的工作阶段至少包括阈值补偿阶段和数据写入阶段,一帧时间内,第A个所述像素电路行完成所述阈值补偿阶段和所述数据写入阶段之后,第A+1个所述像素电路行进入所述阈值补偿阶段和所述数据写入阶段;第A个所述像素电路行完成所述阈值补偿阶段后,第A个所述像素电路行对应的所述第一节点的电位为V11;第A+1个所述像素电路行完成所述阈值补偿阶段后,第A个所述像素电路行对应的所述第一节点的电位为V12;其中,V11>V12。2.根据权利要求1所述的显示面板,其特征在于,第A+1个所述像素电路行完成所述数据写入阶段后,第A个所述像素电路行对应的所述第一节点的电位为V13,第A+1个所述像素电路行对应的所述第一节点的电位为V2;其中,V13<V12,V2=V13。3.根据权利要求1所述的显示面板,其特征在于,第A个所述像素电路行中的所述驱动晶体管的沟道区的宽长比大于第A+1个所述像素电路行中的所述驱动晶体管的沟道区的宽长比。4.根据权利要求1所述的显示面板,其特征在于,第A个所述像素电路行中的所述驱动晶体管接入的所述第一电源信号小于第A+1个所述像素电路行中的所述驱动晶体管接入的所述第一电源信号。5.根据权利要求1所述的显示面板,其特征在于,所述像素电路还包括第一复位模块、第二复位模块、第一发光控制模块、第二发光控制模块、补偿模块;所述第一复位模块的第一端连接第一复位信号,所述第一复位模块的第二端连接所述第一节点,所述第一复位模块的控制端连接第二扫描信号;所述第二复位模块的第一端连接第二复位信号,所述第二复位模块的第二端连接所述发光器件的阳极,所述第二复位模块的控制端连接第三扫描信号;所述第一发光控制模块的第一端连接所述第一电源信号,所述第一发光控制模块的第二端连接所述驱动晶体管的第一极,所述第一发光控制模块的控制端连接第一发光控制信号;所述第二发光控制模块的第一端连接所述驱动晶体管的第二极,所述第二发光控制模
块的第二端连接所述发光器件的阳极,所述第二发光控制模块的控制端连接...

【专利技术属性】
技术研发人员:张蒙蒙李玥黄静
申请(专利权)人:武汉天马微电子有限公司上海分公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1