显示基板及显示装置制造方法及图纸

技术编号:34344391 阅读:53 留言:0更新日期:2022-07-31 04:31
本公开至少一实施例提供一种显示基板及显示装置。该显示基板包括第一显示区和第二显示区,该第一显示区的像素密度高于该第二显示区。该第一显示区的第一子像素的第一像素电路包括一个像素电路单元,该第二显示区的第二子像素的第二像素电路包括两个像素电路单元;该第一像素电路配置为与第一电源电压端连接以接收第一电源电压以作为像素电源电压,该第二像素电路配置为与第二电源电压端连接以接收第二电源电压以作为像素电源电压,该第一电源电压和第二电源电压不同。该显示基板可以有效提高显示均匀性。提高显示均匀性。提高显示均匀性。

Display substrate and display device

【技术实现步骤摘要】
显示基板及显示装置
[0001]本申请是申请日为2020年6月29日、申请号为202010606709.1、专利技术名称为

显示基板及显示装置

的专利技术专利申请的分案申请。


[0002]本公开实施例涉及一种显示基板及显示装置。

技术介绍

[0003]在显示领域,有机发光二极管(OLED)显示面板具有自发光、对比度高、能耗低、视角广、响应速度快、可用于挠曲性面板、使用温度范围广、制造简单等特点,具有广阔的发展前景。为了丰富显示面板的功能,通常会集成具有其它功能的组件,如具有感光功能的成像元件等,以实现摄像、指纹识别等功能。

技术实现思路

[0004]本公开至少一实施例提供一种显示基板,所述显示基板具有用于显示的第一侧和与所述第一侧相对的第二侧。所述显示基板包括显示区,所述显示区包括位于衬底基板上的多个像素电路单元,所述多个像素电路单元沿第一方向和第二方向排列为多行多列,所述第一方向和所述第二方向不同;所述多个像素电路单元的每个包括驱动子电路以及用于与发光元件连接的第一连接电极,所述驱动子电路的第一端配置为接收像素电源电压,第二端配置为通过所述第一连接电极与所述发光元件电连接,所述像素电路单元的驱动子电路配置为响应于所述像素电源电压形成流经所述发光元件的驱动电流;所述显示区包括第一显示区和第二显示区,所述第一显示区包括多个第一子像素,每个第一子像素包括第一像素电路,所述第一像素电路包括一个所述像素电路单元;所述第二显示区包括多个第二子像素,每个第二子像素包括第二像素电路,所述第二像素电路包括相邻的两个所述像素电路单元,所述第二像素电路的两个所述像素电路单元的第一连接电极彼此电连接以连接到同一个发光元件;所述第一显示区的所述多个第一子像素的像素密度高于所述第二显示区的所述多个第二子像素的像素密度;所述显示基板还包括第一电源电压端和第二电源电压端,所述第一电源电压端与所述第二电源电压端彼此绝缘,所述第一电源电压端配置为能输出第一电源电压,所述第二电源电压端配置为能输出第二电源电压,所述第一电源电压不同于所述第二电源电压;所述第一像素电路配置为与所述第一电源电压端连接以接收所述第一电源电压以作为所述第一像素电路的像素电路单元的像素电源电压,所述第二像素电路配置为与所述第二电源电压端连接以接收所述第二电源电压以作为所述第二像素电路的两个像素电路单元的像素电源电压。
[0005]在一些示例中,所述还包括沿所述第二方向延伸的多条第一电源线和多条第二电源线,所述多条第一电源线和所述多条第二电源线分别沿所述第一方向排列;所述多条第一电源线和所述多条第二电源线同层绝缘设置;所述多条第一电源线与所述第一电源电压端电连接并与所述多个第一子像素的驱动子电路连接以提供所述第一电源电压;所述多条
第二电源线与所述第二电源电压端电连接并与所述多个第二子像素的驱动子电路连接以提供所述第二电源电压。
[0006]在一些示例中,所述多条第二电源线与多条第一电源线一一对应,每条第二电源线与对应的第一电源线在第二方向上并列设置且彼此间隔。
[0007]在一些示例中,所述显示基板还包括非显示区以及位于所述非显示区的电源走线,所述电源走线绕显示区设置,并将所述第二电源电压端与多条第二电源线电连接。
[0008]在一些示例中,所述显示基板还包括沿所述第一方向延伸的多条第三电源线和多条第四电源线,所述多条第三电源线和所述多条第四电源线沿所述第二方向排列;多条第三电源线和多条第四电源线同层绝缘设置,并位于所述多条第一电源线和所述多条第二电源线靠近所述衬底基板的一侧;所述多条第三电源线与所述多条第四电源线一一对应,每条第三电源线与所对应的第四电源线在所述第一方向上并列设置且彼此间隔。
[0009]在一些示例中,每条第三电源线通过至少一个第一过孔与所述多条第一电源线中至少之一电连接;每条第四电源线通过至少一个第二过孔与所述多条第二电源线中至少之一电连接。
[0010]在一些示例中,所述像素电路单元还包括数据写入子电路、补偿子电路和存储子电路;所述数据写入子电路包括控制端、第一端和第二端,所述数据写入子电路的第二端与所述驱动子电路电连接;所述补偿子电路包括控制端、第一端和第二端,所述补偿子电路的控制端配置为接收扫描信号,所述补偿子电路的第一端和第二端分别与所所述驱动子电路的第二端和控制端电连接,所述补偿子电路配置为响应所述扫描信号对所述驱动子电路进行阈值补偿;所述存储子电路与所述驱动子电路的控制端和第一电压端电连接;所述存储子电路包括存储电容,所述存储电容包括第一电容电极和第二电容电极,所述第一电容电极配置为接收所述像素电源电压,所述第二电容电极和所述驱动子电路的控制端连接。
[0011]在一些示例中,所述多条第三电源线分别与多行第一像素电路一一对应设置,所述多条第四电源线分别与多行第二像素电路一一对应设置;每条第三电源线与所对应的一行第一子像素的像素电路单元的第一电容电极一体形成,每条第四电源线与所对应的一行第二子像素的像素电路单元的第一电容电极一体形成。
[0012]在一些示例中,所述第二像素电路的两个像素电路单元的数据写入子电路的第一端彼此电连接。
[0013]在一些示例中,所述第二像素电路还包括第二连接电极,所述第二连接电极将所述第二像素电路中的两个像素电路单元的数据写入子电路的第一端电连接。
[0014]在一些示例中,所述第二连接电极与所述第二像素电路的两个像素电路单元的第一电容电极同层绝缘设置。
[0015]在一些示例中,所述显示基板还包括沿第二方向延伸的多条主数据线和多条辅数据线,所述多条主数据线沿所述第一方向排列,所述多条辅数据线沿所述第一方向排列;所述多条主数据线与所述第一显示区中的多列像素电路单元的数据子电路的第一端一一对应电连接以提供第一数据信号;所述多条辅数据线与所述第二显示区中的多个像素电路单元的数据子电路的第一端电连接;所述多条辅数据线与所述多条主数据线一一对应以提供第二数据信号,所述多条数据线的每条与对应的主数据在所述第二方向上并列设置。
[0016]在一些示例中,所述多条主数据线和所述多条辅数据线同层设置并设置于所述第
一电容电极远离所述衬底基板的一侧。
[0017]在一些示例中,所述多条辅数据线划分为多个数据线组,每个数据线组包括所述多条辅数据线中的两条;所述多个数据线组分别与多列第二像素电路一一对应电连接。
[0018]在一些示例中,多行第二像素电路中位于第n行和第n+1行且位于同一列的两个第二像素电路构成一个像素电路组,共用一条辅数据线;n为大于0的奇数或偶数。
[0019]在一些示例中,对于在所述第二方向上的每列第二像素电路,其多个像素电路组交替与其所对应的数据线组中的两条辅数据线电连接。
[0020]在一些示例中,相邻的两个数据线组包括四条辅数据线,分别为在所述第一方向依次排列的第一数据线、第二数据线、第三数据线和第四数据线;所述第一数据线与其所对应的主数据线直接电连本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示基板,具有用于显示的第一侧和与所述第一侧相对的第二侧,其中,所述显示基板包括衬底基板和第一显示区和第二显示区,所述第一显示区的像素密度高于所述第二显示区中的像素密度;所述第二显示区包括位于所述衬底基板上的多个子像素,所述多个子像素沿第一方向和第二方向排列为多行多列,所述第一方向和所述第二方向交叉;所述显示基板还包括沿所述第二方向延伸的数据线,所述数据线与多列子像素中的一列子像素连接以提供数据信号;所述显示基板还包括沿所述第一方向延伸的第一信号线,所述信号线与多行子像素中的一行子像素连接以传递电源电压;所述一行子像素中的每个子像素包括存储电容,所述存储电容包括第一电容电极和第二电容电极,所述第一电容电极配置为接收所述电源电压;在垂直于所述衬底基板的方向上,所述第一信号线与所述数据线存在交叠区域;所述交叠区域在所述衬底基板上的正投影与所述一行子像素中的任一子像素的存储电容的第二电容电极在所述衬底基板上的正投影不存在重叠。2.如权利要求1所述的显示基板,还包括沿所述第二方向延伸的电源线,所述电源线位于所述第二显示区,且配置为接入所述电源电压,所述电源线的至少一端浮置。3.如权利要求1所述的显示基板,其中,所述显示基板还包括沿所述第一方向延伸的数据线连接部,所述数据线连接部对应于所述一列子像素中的一个设置,所述数据线连接部与所述数据线连接,且配置为接...

【专利技术属性】
技术研发人员:魏锋杜丽丽龙跃魏博吴超
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1