一种晶体三极管芯片和电子器件制造技术

技术编号:34313565 阅读:70 留言:0更新日期:2022-07-27 20:21
本申请公开了一种晶体三极管芯片和电子器件,包括外延片,设于外延片上表面依次层叠的氧化硅层和第一氮化硅层,贯穿氧化硅层和第一氮化硅层的基极电极和发射极电极,设于基极电极、发射极电极和第一氮化硅层上表面的第二氮化硅层,基极电极和发射极电极的剖面形状呈T型。本申请中基极电极和发射极电极的横向部分下表面与第一氮化硅层接触,基极电极、发射极电极与第一氮化硅层的结合力强于与二氧化硅层的结合力,且第一氮化硅层的致密性、阻挡钠离子能力、化学稳定性优于二氧化硅层,因此可以提升晶体三极管芯片电参数的稳定性,且本申请设置有第一氮化硅层和第二氮化硅层两层氮化硅层,可以更加有效阻止水汽和污染物的影响,提高可靠性。提高可靠性。提高可靠性。

A crystal triode chip and electronic device

【技术实现步骤摘要】
一种晶体三极管芯片和电子器件


[0001]本申请涉及半导体领域,特别是涉及一种晶体三极管芯片和电子器件。

技术介绍

[0002]晶体三极管,也称双极型晶体管、三极管,具有把微弱信号放大成幅度值较大的电信号、以及用作无触点开关的作用,是电子电路的核心元件。
[0003]晶体三极管是在一块半导体基片上制作两个相距很近的PN结,两个PN结把整块半导体分成三部分,中间部分是基区,两侧部分是发射区和集电区,按极性的不同分为PNP和NPN两种类型。以NPN类型为例,现有的晶体三极管芯片的结构示意图如图1所示,发射极电极、基极电极的横向部分的下表面与二氧化硅层直接接触,两者与二氧化硅的结合力弱,且二氧化硅层的致密性、阻挡钠离子能力、化学稳定性等性能也较差,导致晶体三极管芯片的电参数稳定性差,并且,在高温、高湿等严苛的条件下,晶体三极管芯片也更容易受到水汽和污染物的影响,可靠性差。
[0004]因此,如何解决上述技术问题应是本领域技术人员重点关注的。

技术实现思路

[0005]本申请的目的是提供一种晶体三极管芯片和电子器件,以提升晶体三极管芯片的稳定性和可靠性。
[0006]为解决上述技术问题,本申请提供一种晶体三极管芯片,包括外延片,设于所述外延片上表面依次层叠的氧化硅层和第一氮化硅层,贯穿所述氧化硅层和所述第一氮化硅层的基极电极和发射极电极,设于所述基极电极、所述发射极电极和所述第一氮化硅层上表面的第二氮化硅层,其中,所述基极电极和所述发射极电极的剖面形状呈T型。
[0007]可选的,所述的晶体三极管芯片中,所述第一氮化硅层的厚度小于所述第二氮化硅层的厚度。
[0008]可选的,所述的晶体三极管芯片中,所述第一氮化硅层的厚度在至之间,包括端点值。
[0009]可选的,所述的晶体三极管芯片中,所述第二氮化硅层的厚度在至之间,包括端点值。
[0010]可选的,所述的晶体三极管芯片中,所述氧化硅层的厚度在至之间,包括端点值。
[0011]可选的,所述的晶体三极管芯片中,所述基极电极和所述发射极电极均为铝电极。
[0012]可选的,所述的晶体三极管芯片中,所述基极电极和所述发射极电极均为铝铜电极。
[0013]本申请还提供一种电子器件,所述电子器件包括上述任一种所述的晶体三极管芯片。
[0014]本申请所提供的一种晶体三极管芯片,包括外延片,设于所述外延片上表面依次层叠的氧化硅层和第一氮化硅层,贯穿所述氧化硅层和所述第一氮化硅层的基极电极和发射极电极,设于所述基极电极、所述发射极电极和所述第一氮化硅层上表面的第二氮化硅层,其中,所述基极电极和所述发射极电极的剖面形状呈T型。
[0015]可见,本申请的晶体三极管芯片中在外延片上设有氧化硅层、第一氮化硅层和第二氮化硅层,基极电极和发射极电极的剖面形状呈T型且贯穿氧化硅层和第一氮化硅层,即基极电极和发射极电极横向部分的下表面与第一氮化硅层接触,基极电极、发射极电极与第一氮化硅层的结合力强于与二氧化硅层的结合力,且第一氮化硅层的致密性、阻挡钠离子能力、化学稳定性优于二氧化硅层,因此可以提升晶体三极管芯片电参数的稳定性,且本申请中设置有第一氮化硅层和第二氮化硅层两层氮化硅层,在高温、高湿等严苛的条件下,第一氮化硅层和第二氮化硅层可以更加有效的阻止水汽的侵蚀以及污染物的影响,提高晶体三极管芯片的可靠性,从而提升晶体三极管芯片的寿命和品质。
[0016]此外,本申请还提供一种电子器件。
附图说明
[0017]为了更清楚的说明本申请实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0018]图1为现有技术中晶体三极管芯片的结构示意图;
[0019]图2为本申请实施例所提供的一种晶体三极管芯片的结构示意图。
具体实施方式
[0020]为了使本
的人员更好地理解本申请方案,下面结合附图和具体实施方式对本申请作进一步的详细说明。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0021]在下面的描述中阐述了很多具体细节以便于充分理解本技术,但是本技术还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本技术内涵的情况下做类似推广,因此本技术不受下面公开的具体实施例的限制。
[0022]正如
技术介绍
部分所述,现有的晶体三极管芯片中,仅在最外表面设置有一层氮化硅层5,发射极电极3、基极电极4的横向部分的下表面与二氧化硅层2直接接触,两者与二氧化硅的结合力弱,且二氧化硅层2的致密性、阻挡钠离子能力、化学稳定性等性能也较差,导致晶体三极管芯片的电参数稳定性差,并且,在高温、高湿等严苛的条件下,晶体三极管芯片也更容易受到水汽和污染物的影响,可靠性差。
[0023]有鉴于此,本申请提供了一种晶体三极管芯片,请参考图2,包括:
[0024]外延片1,设于所述外延片1上表面依次层叠的二氧化硅层2和第一氮化硅层6,贯穿所述二氧化硅层2和所述第一氮化硅层6的基极电极4和发射极电极3,设于所述基极电极4、所述发射极电极3和所述第一氮化硅层6上表面的第二氮化硅层5,其中,所述基极电极4
和所述发射极电极3的剖面形状呈T型。
[0025]外延片1中包括集电区、基区和发射区,发射区位于基区内,基极电极4与基区电连接,发射极电极3与发射区电连接。
[0026]需要指出的是,本申请中对晶体三极管芯片的类型不做限定,既可以为PNP类型,也可以为NPN类型。图2中以NPN类型示出。
[0027]还需要指出的是,本申请中对基极电极4和发射极电极3的种类不做限定,根据晶体三极管芯片制备工艺中压焊步骤而定。例如,所述基极电极4和所述发射极电极3均为铝电极,或者,所述基极电极4和所述发射极电极3均为铝铜电极。
[0028]氮化硅的致密性、阻挡钠离子能力、化学稳定性均优于二氧化硅,现有的晶体三极管芯片只在最外表面设置有一层氮化硅,而本申请中设置有第一氮化硅层6和第二氮化硅层5两层氮化硅,对水汽和污染物的阻挡效果更好。
[0029]为了缩小晶体三极管芯片的制作成本和提升晶体三极管芯片的制作效率,在本申请的一个实施例中所述第一氮化硅层6的厚度小于所述第二氮化硅层5的厚度。第一氮化硅层6和第二氮化硅层5为玻璃钝化层,由于第二氮化硅层5位于最外层,具有一定的阻挡能力,因此第一氮化硅层6的厚度可以稍微薄一些。
[0030]可选的,所述第一氮化硅层6的厚度可以在至之间,包括端点值,例如,等。
[0031]可选的,所述第二氮化硅层5的厚度可以在至之间,包括端点值,例如,等。...

【技术保护点】

【技术特征摘要】
1.一种晶体三极管芯片,其特征在于,包括外延片,设于所述外延片上表面依次层叠的氧化硅层和第一氮化硅层,贯穿所述氧化硅层和所述第一氮化硅层的基极电极和发射极电极,设于所述基极电极、所述发射极电极和所述第一氮化硅层上表面的第二氮化硅层,其中,所述基极电极和所述发射极电极的剖面形状呈T型。2.如权利要求1所述的晶体三极管芯片,其特征在于,所述第一氮化硅层的厚度小于所述第二氮化硅层的厚度。3.如权利要求2所述的晶体三极管芯片,其特征在于,所述第一氮化硅层的厚度在至之间,包括端点值。4.如...

【专利技术属性】
技术研发人员:李小东李军军
申请(专利权)人:成都亚光电子股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1