像素电路及其驱动方法、阵列基板、显示面板和显示装置制造方法及图纸

技术编号:34177383 阅读:10 留言:0更新日期:2022-07-17 12:15
本发明专利技术实施例公开了一种像素电路及其驱动方法、阵列基板、显示面板和显示装置。像素电路包括驱动模块,驱动模块的控制端与第一节点电连接,第一端与第一电源电压端电连接,第二端与发光元件的第一电极电连接;第一初始化模块,第一N型晶体管和第二N型晶体管,第一N型晶体管的控制端与扫描信号端电连接,第一端与第一参考信号端电连接,第二端与第二N型晶体管的第一端电连接,第二N型晶体管的控制端与使能信号端电连接,第二端与第一节点电连接;数据写入模块,数据写入模块的控制端与扫描信号端电连接,第一端与数据信号端电连接,第二端与驱动模块的第一端电连接。本发明专利技术实施例简化了周边驱动电路,可使显示面板实现更窄的边框。框。框。

【技术实现步骤摘要】
像素电路及其驱动方法、阵列基板、显示面板和显示装置


[0001]本专利技术实施例涉及显示技术,尤其涉及一种像素电路及其驱动方法、阵列基板、显示面板和显示装置。

技术介绍

[0002]随着显示技术的发展,有机发光二极管(Organic Light Emitting Diode,OLED)显示器以其主动发光、视角广、对比度高、功耗低、响应速度快等优点,在显示领域得到越来越广泛的应用,且逐渐取代传统的液晶显示器(Liquid Crystal Display,LCD)。
[0003]为了提升OLED的显示稳定性,驱动OLED发光的像素电路包括多个晶体管,由于金属氧化物(例如铟镓锌氧化物IGZO)晶体管相比于低温多晶硅(LTPS)晶体管具有透过率高、电子迁移率低、开关比大、功耗低等优点,现有像素电路的设计中使用IGZO晶体管替换部分LTPS晶体管,以减小电路的漏电流。但由于像素电路内有LTPS P型晶体管和IGZO N型晶体管两种不同类型的晶体管,导致像素电路中需要三组不同的扫描电路进行驱动,无法获得更窄的边框。

技术实现思路

[0004]本专利技术实施例提供一种像素电路及其驱动方法、阵列基板、显示面板和显示装置,该像素电路只需要两组扫描电路实现驱动,简化了周边驱动电路,可使显示面板实现更窄的边框。
[0005]第一方面,本专利技术实施例提供一种像素电路,包括:
[0006]驱动模块,所述驱动模块的控制端与第一节点电连接,所述驱动模块的第一端与第一电源电压端电连接,所述驱动模块的第二端与发光元件的第一电极电连接;
[0007]第一初始化模块,所述第一初始化模块包括第一N型晶体管和第二N型晶体管,所述第一N型晶体管的控制端与扫描信号端电连接,所述第一N型晶体管的第一端与第一参考信号端电连接,所述第一N型晶体管的第二端与所述第二N型晶体管的第一端电连接,所述第二N型晶体管的控制端与使能信号端电连接,所述第二N型晶体管的第二端与所述第一节点电连接;
[0008]数据写入模块,所述数据写入模块的控制端与所述扫描信号端电连接,所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接。
[0009]第二方面,本专利技术实施例还提供一种像素电路的驱动方法,用于驱动上述的像素电路,所述驱动方法包括:
[0010]在初始化阶段,控制第一初始化模块导通,控制数据写入模块以及驱动模块关断,所述第一初始化模块对第一节点的电位进行初始化;
[0011]在数据写入阶段,控制所述数据写入模块以及所述驱动模块导通,控制所述第一初始化模块关断,所述数据写入模块将数据信号写入所述第一节点;
[0012]在发光阶段,控制所述驱动模块导通,控制所述数据写入模块与所述第一初始化模块关断,所述驱动模块向发光元件提供驱动电流,所述发光元件响应所述驱动电流发光。
[0013]第三方面,本专利技术实施例还提供一种阵列基板,包括显示区,所述显示区包括多个阵列排布的像素电路。
[0014]第四方面,本专利技术实施例还提供一种显示面板,包括上述的阵列基板。
[0015]第五方面,本专利技术实施例还提供一种显示装置,包括上述的显示面板。
[0016]本专利技术实施例提供的像素电路,包括驱动模块、第一初始化模块和数据写入模块;其中驱动模块的控制端与第一节点电连接,驱动模块的第一端与第一电源电压端电连接,驱动模块的第二端与发光元件的第一电极电连接;第一初始化模块包括第一N型晶体管和第二N型晶体管,第一N型晶体管的控制端与扫描信号端电连接,第一N型晶体管的第一端与第一参考信号端电连接,第一N型晶体管的第二端与第二N型晶体管的第一端电连接,第二N型晶体管的控制端与使能信号端电连接,第二N型晶体管的第二端与第一节点电连接;数据写入模块的控制端与扫描信号端电连接,数据写入模块的第一端与数据信号端电连接,数据写入模块的第二端与驱动模块的第一端电连接。与现有技术相比,本专利技术实施例提供的像素电路仅需要设置一个扫描信号端和一个使能信号端,只需要对应设置两组扫描电路实现驱动,有利于简化周边驱动电路,可使显示面板实现更窄的边框。
附图说明
[0017]图1为现有技术中一种像素电路的结构示意图;
[0018]图2为本专利技术实施例提供的一种像素电路的结构示意图;
[0019]图3为本专利技术实施例提供的另一种像素电路的结构示意图;
[0020]图4为本专利技术实施例提供的又一种像素电路的结构示意图;
[0021]图5为本专利技术实施例提供的一种像素电路的具体电路结构示意图;
[0022]图6为本专利技术实施例提供的一种像素电路的驱动方法的流程示意图;
[0023]图7为本专利技术实施例提供的一种像素电路的控制信号的驱动时序示意图;
[0024]图8为本专利技术实施例提供的一种像素电路在初始化阶段的结构示意图;
[0025]图9为本专利技术实施例提供的一种像素电路在数据写入阶段的结构示意图;
[0026]图10为本专利技术实施例提供的一种像素电路在发光阶段的结构示意图;
[0027]图11为本专利技术实施例提供的一种像素电路在阵列基板的结构示意图;
[0028]图12为本专利技术实施例提供的另一种像素电路在阵列基板的结构示意图;
[0029]图13为本专利技术实施例提供的一种阵列基板的结构示意图;
[0030]图14~图17分别为本专利技术实施例提供的另一种阵列基板的结构示意图;
[0031]图18为本专利技术实施例提供的一种显示装置的结构示意图。
具体实施方式
[0032]下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。
[0033]在本专利技术实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制
本专利技术。需要注意的是,本专利技术实施例所描述的“上”、“下”、“左”、“右”等方位词是以附图所示的角度来进行描述的,不应理解为对本专利技术实施例的限定。此外在上下文中,还需要理解的是,当提到一个元件被形成在另一个元件“上”或“下”时,其不仅能够直接形成在另一个元件“上”或者“下”,也可以通过中间元件间接形成在另一元件“上”或者“下”。术语“第一”、“第二”等仅用于描述目的,并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本专利技术中的具体含义。
[0034]图1为现有技术中一种像素电路的结构示意图。参考图1,该像素电路包括七个晶体管M1

~M7

和一个电容Cst

,其中M1

、M2

、M3

、M6

和M7

均采用LPTS的P型晶体管本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动模块,所述驱动模块的控制端与第一节点电连接,所述驱动模块的第一端与第一电源电压端电连接,所述驱动模块的第二端与发光元件的第一电极电连接;第一初始化模块,所述第一初始化模块包括第一N型晶体管和第二N型晶体管,所述第一N型晶体管的控制端与扫描信号端电连接,所述第一N型晶体管的第一端与第一参考信号端电连接,所述第一N型晶体管的第二端与所述第二N型晶体管的第一端电连接,所述第二N型晶体管的控制端与使能信号端电连接,所述第二N型晶体管的第二端与所述第一节点电连接;数据写入模块,所述数据写入模块的控制端与所述扫描信号端电连接,所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接。2.根据权利要求1所述的像素电路,其特征在于,还包括:阈值补偿模块,所述阈值补偿模块包括第三N型晶体管,所述第三N型晶体管的控制端与所述使能信号端电连接,所述第三N型晶体管的第一端与所述驱动模块的第二端电连接,所述第三N型晶体管的第二端与所述第一节点电连接。3.根据权利要求2所述的像素电路,其特征在于,所述第一N型晶体管、所述第二N型晶体管和所述第三N型晶体管均为包括氧化物半导体的晶体管。4.根据权利要求2所述的像素电路,其特征在于,还包括:存储模块,所述存储模块的第一端与所述第一电源电压端电连接,所述存储模块的第二端与所述第一节点电连接;第二初始化模块,所述第二初始化模块的控制端与所述扫描信号端电连接,所述第二初始化模块的第一端与第二参考信号端电连接,所述第二初始化模块的第二端与所述发光元件的第一电极电连接;第一发光控制模块,所述第一发光控制模块的控制端与所述使能信号端电连接,所述第一发光控制模块的第一端与所述第一电源电压端电连接,所述第一发光控制模块的第二端与所述驱动模块的第一端电连接;和/或,第二发光控制模块,所述第二发光控制模块的控制端与所述使能信号端电连接,所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光元件的第一电极电连接,所述发光元件的第二电极与第二电源电压端电连接。5.根据权利要求4所述的像素电路,其特征在于,所述驱动模块包括驱动晶体管,所述数据写入模块包括第四晶体管,所述第一发光控制模块包括第五晶体管,所述第二发光控制模块包括第六晶体管,所述第二初始化模块包括第七晶体管,所述存储模块包括第一电容;所述第五晶体管的控制端与所述使能信号端电连接,所述第五晶体管的第一端与所述第一电源电压端电连接,所述第五晶体管的第二端与所述驱动晶体管的第一端电连接;所述驱动晶体管的控制端与所述第一节点电连接,所述驱动晶体管的第二端与所述第六晶体管的第一端电连接;所述第四晶体管的控制端与所述扫描信号端电连接,所述第四晶体管的第一端与所述
数据信号端电连接,所述第四晶体管的第二端与所述驱动晶体管的第一端电连接;所述第六晶体管的控制端与所述使能信号端电连接,所述第六晶体管的第二端与所述发光元件的第一电极电连接;所述第七晶体管的控制端与所述扫描信号端电连接,所述第七晶体管的第一端与所述第二参考信号端电连接,所述第七晶体管的第二端与所述发光元件的第一电极电连接;所述第一电容的第一端与所述第一节点电连接,所述第一电容的第二端与所述第一电源电压端电连接。6.根据权利要求5所述的像素电路,其特征在于,所述驱动晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管和所述第七晶体管均为P型晶体管。7.根据权利要求6所述的像素电路,其特征在于,所述P型晶体管为包括低温多晶硅半导体的晶体管。8.一种像素电路的驱动方法,其特征在于,用于驱动权利要求1~7任一所述的像素电路,所述驱动方法包括:在初始化阶段,控制第一初始化模块导通,控制数据写入模块以及驱动模块关断,所述第一初始化模块对第一节点的电位进行初始化;在数据写入阶段,控制所述数据写入模块以及所述驱动模块导通,控制所述第一初始化模块关断,所述数据写入模块将数据信号写入所述第一节点;在发光阶段,控制所述驱动模块导通,控制所述数据写入模块与所述第一初始化模块关断,所述驱动模块向发光元件提供驱动电流,所述发光元件响应所述驱动电流发光。9.根据权利要求8所述的驱动方法,其特征在于,所述第一初始化模块包括第一N型晶体管和第二N型晶体管,所述第一N型晶体管的控制端与扫描信号端电连接,所述第二N型晶体管的控制端与使能信号端电连接;所述驱动方法还包括:在所述初始化阶段,所述扫描信号端输出的控制信号控制所述第一N型晶体管导通,所述使能信号端输出的控制信号控制所述第二N型晶体管导通,以使所述第一初始化模块导通;在所述数据写入阶段,所述扫描信号端输出的控制信号控制所述第一N型晶体管关断,所述使能信号端输出的控制信号控制所述第二N型晶体管导通,以使所述第一初始化模块关断;在所述发光阶段,所述扫描信号端输出的控制信号控制所述第一N型晶体管导通,所述使能信号端输出的控制信号控制所述第二N型晶体管关断,以使所述第一初始化模块关断。10.根据权利要求9所述的驱动方法,其特征在于,所述数据写入模块的控制端与所述扫描信号端电连接,所述扫描信号端输出的控制信号控制所述数据写入模块在所述数据写入阶段导通,在所述初始化阶段和所述发光阶段关断。11.根据权利要求8所述的驱动方法,其特征在于,所述像素电路还包括阈值补偿模块,所述驱动模块包括驱动晶体管,所述驱动方法还包括:在所述数据写入阶段,控制所述数据写入模块、所述驱动模块以及所述阈值补偿模块导通,控制所述第一初始化模块关断,所述数据写入模块将数据信号写入所述第一节点,并对所述驱动晶体管进行阈值补偿。12.根据权利要求11所述的驱动方法,其特征在于,所述阈值补偿模块包括第三N型晶
体管,所述第三N型晶体管的控制端与所述使能信号端电连接,所述使能信号端的输出信号控制所述第三N型晶体管在所述初始化阶段和所述数据写入阶段导...

【专利技术属性】
技术研发人员:张秦源
申请(专利权)人:武汉天马微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1