本实用新型专利技术属于阻抗技术领域,尤其涉及一种具备直流低阻抗及交流高阻抗的阻抗电路和阻抗装置,其中,具备直流低阻抗及交流高阻抗的阻抗电路包括第一阻性负载电路、第二阻性负载电路、容性负载电路和电压跟随器,直流电源输入时,容性负载电路的阻抗无穷大,阻抗电路的阻抗为第一预设阻值和第二预设阻值的总和,阻抗小,交流电源输入时,阻抗电路的阻抗为第一阻性负载电路与第二阻性负载电路的阻抗乘积除以容性负载电路的阻抗的商值,阻抗大,从而实现直流低阻抗和交流高阻抗的目的,简化了阻抗电路的结构和成本。阻抗电路的结构和成本。阻抗电路的结构和成本。
Impedance circuit and impedance device with low DC impedance and high AC impedance
【技术实现步骤摘要】
具备直流低阻抗及交流高阻抗的阻抗电路和阻抗装置
[0001]本技术属于阻抗
,尤其涉及一种具备直流低阻抗及交流高阻抗的阻抗电路和阻抗装置。
技术介绍
[0002]各类设备在生产前或者使用中需要进行相应的检测,相应的检测仪器需要提供对应大小的阻抗,以模拟测试设备带载能力。
[0003]其中,不同设备需要提供不同类型和大小的阻抗,例如电容分压式传感器,需要提供直流低阻抗和交流高阻抗的阻抗电路。
[0004]常规的直流低阻抗和交流高阻抗的阻抗电路,通常设置两套不同阻抗结构,分别提供对应类型和大小的阻抗,结构复杂,成本高。
技术实现思路
[0005]本技术的目的在于提供一种具备直流低阻抗及交流高阻抗的阻抗电路,旨在解决传统的直流低阻抗和交流高阻抗的阻抗电路存在的结构复杂、成本高的问题。
[0006]本技术实施例的第一方面提出了一种具备直流低阻抗及交流高阻抗的阻抗电路,包括:
[0007]具有第一预设阻值的第一阻性负载电路,所述第一阻性负载电路的第一端构成所述具备直流低阻抗及交流高阻抗的阻抗电路的输入端,并输入交直流电源;
[0008]具有第二预设阻值的第二阻性负载电路,所述第二阻性负载电路的第一端与所述第一阻性负载电路的第一端连接,所述第二阻性元件的第二端接地;
[0009]具有预设容值的容性负载电路,所述容性负载电路的第一端、所述第一阻性负载电路的第二端和所述第二阻性负载电路的第一端共接;以及
[0010]放大倍数为1的电压跟随器,所述电压跟随器的输入端与所述第一阻性负载电路的第一端连接,所述电压跟随器的第二端与所述容性负载电路的第二端连接。
[0011]在一个实施例中,所述第一阻性负载电路包括第一电阻;
[0012]所述第一电阻的第一端和第二端分别为所述第一阻性负载电路的第一端和第二端。
[0013]在一个实施例中,所述第二阻性负载电路包括第二电阻;
[0014]所述第二电阻的第一端和第二端分别为所述第二阻性负载电路的第一端和第二端。
[0015]在一个实施例中,所述第一电阻的阻值范围和所述第二电阻的阻值范围均为250KΩ~350KΩ。
[0016]在一个实施例中,所述第一电阻的阻值和所述第二电阻的阻值相等。
[0017]在一个实施例中,所述容性负载电路包括电容;
[0018]所述电容的第一端和第二端分别为所述容性负载电路的第一端和第二端。
[0019]在一个实施例中,所述电容的容值范围为8μF~12μF。
[0020]在一个实施例中,所述电压跟随器包括运算放大器;
[0021]所述运算放大器的正相输入端构成所述电压跟随器的输入端,所述运算放大器的输出端和所述运算放大器的反相输入端共接构成所述电压跟随器的输出端。
[0022]本技术实施例的第二方面提出了一种阻抗装置,包括如上所述的具备直流低阻抗及交流高阻抗的阻抗电路。
[0023]本技术实施例与现有技术相比存在的有益效果是:上述的具备直流低阻抗及交流高阻抗的阻抗电路通过采用第一阻性负载电路、第二阻性负载电路、容性负载电路和电压跟随器,直流电源输入时,容性负载电路的阻抗无穷大,阻抗电路的阻抗为第一预设阻值和第二预设阻值的总和,阻抗小,交流电源输入时,阻抗电路的阻抗为第一阻性负载电路与第二阻性负载电路的阻抗乘积除以容性负载电路的阻抗的商值,阻抗大,从而实现直流低阻抗和交流高阻抗的目的,简化了阻抗电路的结构和成本。
附图说明
[0024]图1为本技术实施例提供的具备直流低阻抗及交流高阻抗的阻抗电路的结构示意图;
[0025]图2为本技术实施例提供的具备直流低阻抗及交流高阻抗的阻抗电路的电路示意图。
具体实施方式
[0026]为了使本技术所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。
[0027]此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本技术的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
[0028]实施例一
[0029]本技术实施例的第一方面提出了一种具备直流低阻抗及交流高阻抗的阻抗电路。
[0030]如图1所示,图1为本技术实施例提供的具备直流低阻抗及交流高阻抗的阻抗电路的结构示意图,其中,阻抗电路包括:
[0031]具有第一预设阻值的第一阻性负载电路10,第一阻性负载电路10的第一端构成具备直流低阻抗及交流高阻抗的阻抗电路的输入端,并输入交直流电源;
[0032]具有第二预设阻值的第二阻性负载电路20,第二阻性负载电路20的第一端与第一阻性负载电路10的第一端连接,第二阻性元件的第二端接地;
[0033]具有预设容值的容性负载电路30,容性负载电路30的第一端、第一阻性负载电路10的第二端和第二阻性负载电路20的第一端共接;以及
[0034]放大倍数为1的电压跟随器40,电压跟随器40的输入端与第一阻性负载电路10的
第一端连接,电压跟随器40的第二端与容性负载电路30的第二端连接。
[0035]本实施例中,假设第一预设阻值大小为R1,第二预设阻值大小为R2,容性负载电路30的容值大小为C,输入电源电压为Us,第一阻性负载电路10和第二阻性负载电路20的节点电压为Uf。
[0036]因此,根据电路结构可得阻抗电路的阻抗为:
[0037][0038]同时,根据基尔霍夫电流定律可知,节点的电流规律满足:
[0039][0040]其中,Xc为容性负载电路30的阻抗,其值为:
[0041][0042]根据上述公式推理可得:
[0043][0044]因此,当输入电源为直流电源时,Xc阻值无穷大,Z=R1+R2。
[0045]当输入电源为交流电源时,Z≈R1*R2*2*π*f*C。
[0046]当第一阻性负载电路10和第二阻性负载电路20的阻值均为千欧级别,电容C1为微法级别时,交流电源的阻抗大小远大于直流阻抗大小,从而可为对应设备提供直流低阻抗和交流高阻抗的阻抗电路,实现对应设备的负载检测、模拟测试等工作。
[0047]例如,当R1=R2=300KΩ,C1=10μF时,阻抗电路的直流阻抗大小为600KΩ,交流阻抗大小达到283MΩ,大于100MΩ,达到了高阻抗的要求,且远大于直流阻抗。
[0048]本实施例中,第一阻性负载电路10和第二阻性负载电路20可根据阻值需求对应设置电阻结构,可分别包括至少一个串并联连接的电阻,同时,容性负载电路30可采用对应串并联连接的电容结构,电压跟随器40起缓冲本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种具备直流低阻抗及交流高阻抗的阻抗电路,其特征在于,包括:具有第一预设阻值的第一阻性负载电路,所述第一阻性负载电路的第一端构成所述具备直流低阻抗及交流高阻抗的阻抗电路的输入端,并输入交直流电源;具有第二预设阻值的第二阻性负载电路,所述第二阻性负载电路的第一端与所述第一阻性负载电路的第一端连接,所述第二阻性元件的第二端接地;具有预设容值的容性负载电路,所述容性负载电路的第一端、所述第一阻性负载电路的第二端和所述第二阻性负载电路的第一端共接;以及放大倍数为1的电压跟随器,所述电压跟随器的输入端与所述第一阻性负载电路的第一端连接,所述电压跟随器的第二端与所述容性负载电路的第二端连接。2.如权利要求1所述的具备直流低阻抗及交流高阻抗的阻抗电路,其特征在于,所述第一阻性负载电路包括第一电阻;所述第一电阻的第一端和第二端分别为所述第一阻性负载电路的第一端和第二端。3.如权利要求2所述的具备直流低阻抗及交流高阻抗的阻抗电路,其特征在于,所述第二阻性负载电路包括第二电阻;所述第二电阻的第一端和第二端分别为所述第二...
【专利技术属性】
技术研发人员:郑泽恒,陈钢,黄建钟,陈汉新,
申请(专利权)人:深圳市星龙科技股份有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。