一种像素驱动电路及显示面板制造技术

技术编号:33930172 阅读:16 留言:0更新日期:2022-06-25 22:20
本申请提供了像素驱动电路及显示面板,涉及显示技术领域,在本申请所提供的像素驱动电路及显示面板当中,像素驱动单元当中的第一信号线通过电位控制单元而与发光元件的阴极电性连接,在像素驱动单元处于发光阶段,即发光元件进行发光显示时,第一信号线输出低电位信号,以将发光元件的阴极电位拉低至低电位,进而保障该像素单元内发光元件的阴极始终处于低电位,在适用于显示面板时,能够保障显示面板阴极各处均处于低电位,改善了像素驱动电路所出现的压降问题以及显示面板的显示均一性。所出现的压降问题以及显示面板的显示均一性。所出现的压降问题以及显示面板的显示均一性。

【技术实现步骤摘要】
一种像素驱动电路及显示面板


[0001]本专利技术涉及显示
,具体而言,尤其涉及像素驱动电路及显示面板。

技术介绍

[0002]对于部分顶发射的大尺寸显示面板,为了保障光取出效率,阴极一般为整面并且膜层厚度较薄的形态。但是在阴极的膜层厚度较薄时,阴极的阻抗会显著提升,出现压降(IR Drop),使得显示面板中心区域发光器件两端的电压小于边缘区域发光器件两端的电压,中心区域的亮度低于设定亮度的同时,也会低于边缘区域的亮度,影响显示面板的均一性。
[0003]目前常规的设置方式,是在像素单元内设置辅助电极,辅助电极用于和阴极电性连接。辅助电极的设计能够明显改善阴极电压降的问题,但辅助电极的走线设计较复杂,并且工艺难度较大,经常会出现辅助电极和阴极接触不良的问题。
[0004]所以,如何改善像素发驱动电路所出现的压降问题成为一个亟待解决的问题。

技术实现思路

[0005]综上,本申请所要解决的技术问题是:提供一种新的像素驱动电路及显示面板。
[0006]第一方面,本申请提供了一种像素驱动电路,包括像素驱动单元、电位控制单元和第一信号线,所述像素驱动单元包括发光元件,所述第一信号线通过所述电位控制单元与所述发光元件的阴极电性连接;
[0007]在所述像素驱动单元处于发光阶段时,所述第一信号线用于输出低电位信号,且所述电位控制单元用于使所述第一信号线与所述发光元件的阴极导通,以通过所述低电位信号拉低所述发光元件阴极的电位。
[0008]可选地,在本申请部分实施例中,所述电位控制单元包括电位控制薄膜晶体管和第一栅极线,所述电位控制薄膜晶体管的第一端与所述发光元件的阴极电性连接,所述电位控制薄膜晶体管的第二端与所述第一信号线电性连接,所述第一栅极线与所述电位控制薄膜晶体管的控制端电性连接;
[0009]所述第一栅极线,用于在所述像素驱动单元处于发光阶段时,使所述电位控制薄膜晶体管的第一端和第二端导通。
[0010]可选地,在本申请部分实施例中,所述像素驱动单元包括侦测模块,所述侦测模块包括侦测信号线,所述侦测信号线构成所述第一信号线。
[0011]可选地,在本申请部分实施例中,所述发光元件的阳极电性连接至第一节点,所述侦测模块包括侦测薄膜晶体管和第二栅极线;
[0012]所述侦测薄膜晶体管的第一端电性连接至所述第一节点,所述侦测薄膜晶体管的第二端与所述侦测信号线电性连接,所述侦测薄膜晶体管的控制端与所述第二栅极线电性连接。
[0013]可选地,在本申请部分实施例中,在所述像素驱动单元处于发光阶段时,所述侦测
模块用于使所述侦测薄膜晶体管的第一端和第二端断开,并使所述侦测信号线输出低电位信号。
[0014]可选地,在本申请部分实施例中,所述像素驱动单元包括驱动模块,所述驱动模块包括数据信号线,所述数据信号线构成所述第一信号线。
[0015]可选地,在本申请部分实施例中,所述发光元件的阳极电性连接至第一节点,所述驱动模块包括开关薄膜晶体管、驱动薄膜晶体管以及第三栅极线,所述开关薄膜晶体管的第一端与所述数据信号线电性连接,所述开关薄膜晶体管的第二端与所述驱动薄膜晶体管的控制端电性连接,所述开关薄膜晶体管的控制端与所述第三栅极线电性连接,所述驱动薄膜晶体管的第一端用于输入参考电压信号,所述驱动薄膜晶体管的第二端连接至所述第一节点。
[0016]可选地,在本申请部分实施例中,在所述像素驱动单元处于发光阶段时,所述驱动模块使所述开关薄膜晶体管的第一端、第二端断开,并使所述数据信号线输出低电位信号。
[0017]可选地,在本申请部分实施例中,所述第一信号线的数量为多条,所述电位控制单元的数量与所述第一信号线的数量相对应,所述第一信号线通过对应所述电位控制单元而与所述发光元件的阴极电性连接。
[0018]可选地,在本申请部分实施例中,所述像素驱动单元包括侦测模块和驱动模块,所述侦测模块包括侦测信号线,所述驱动模块包括数据信号线,多个电位控制单元包括第一电位控制单元和第二电位控制单元,所述侦测信号线通过第一电位控制单元而与所述发光元件的阴极电性连接,所述数据信号线通过第二电位控制单元而与所述发光元件的阴极电性连接。
[0019]第二方面,本申请提供了一种显示面板,包括如第一方面所述像素驱动电路。
[0020]由于采用了上述技术方案,本申请所提供的像素驱动电路及显示面板,
[0021]在本申请所提供的像素驱动电路及显示面板当中,像素驱动单元当中的第一信号线通过电位控制单元而与发光元件的阴极电性连接,在像素驱动单元处于发光阶段,即发光元件进行发光显示时,第一信号线输出低电位信号,以将发光元件的阴极电位拉低至低电位,进而保障该像素单元内发光元件的阴极始终处于低电位,在适用于显示面板时,能够保障显示面板阴极各处均处于低电位,改善了像素驱动电路所出现的压降问题以及显示面板的显示均一性。
附图说明
[0022]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面对实施例中所需要使用的附图作简单的介绍。下面描述中的附图仅为本申请的部分实施例,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获取其他的附图。
[0023]图1为本专利技术所提供实施例1中像素驱动电路的电路结构示意图;
[0024]图2为本专利技术所提供实施例2中像素驱动电路的电路结构示意图;
[0025]图3为本专利技术所提供实施例3中像素驱动电路的电路结构示意图;
[0026]图4为本专利技术所提供各实施例中像素驱动电路信号的时序示意图;
[0027]附图标记说明:
[0028]110

发光元件,120

侦测薄膜晶体管,130

第二栅极线,140

侦测信号线,150


关薄膜晶体管,160

驱动薄膜晶体管,170

第三栅极线,180

数据信号线,190

存储模块,200

电位控制单元,210

电位控制薄膜晶体管,220

第一栅极线。
具体实施方式
[0029]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域技术人员在没有作出创造性劳动前提下获得的所有其他实施例,都属于本专利技术保护的范围。
[0030]本专利技术的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为便于描述本专利技术和简化描述,而不是指示或暗示所指的装置本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括像素驱动单元、电位控制单元和第一信号线,所述像素驱动单元包括发光元件,所述第一信号线通过所述电位控制单元与所述发光元件的阴极电性连接;在所述像素驱动单元处于发光阶段时,所述第一信号线用于输出低电位信号,且所述电位控制单元用于使所述第一信号线与所述发光元件的阴极导通,以通过所述低电位信号拉低所述发光元件阴极的电位。2.如权利要求1所述像素驱动电路,其特征在于,所述电位控制单元包括电位控制薄膜晶体管和第一栅极线,所述电位控制薄膜晶体管的第一端与所述发光元件的阴极电性连接,所述电位控制薄膜晶体管的第二端与所述第一信号线电性连接,所述第一栅极线与所述电位控制薄膜晶体管的控制端电性连接;所述第一栅极线,用于在所述像素驱动单元处于发光阶段时,使所述电位控制薄膜晶体管的第一端和第二端导通。3.如权利要求1所述像素驱动电路,其特征在于,所述像素驱动单元包括侦测模块,所述侦测模块包括侦测信号线,所述侦测信号线构成所述第一信号线。4.如权利要求3所述像素驱动电路,其特征在于,所述发光元件的阳极电性连接至第一节点,所述侦测模块包括侦测薄膜晶体管和第二栅极线;所述侦测薄膜晶体管的第一端电性连接至所述第一节点,所述侦测薄膜晶体管的第二端与所述侦测信号线电性连接,所述侦测薄膜晶体管的控制端与所述第二栅极线电性连接。5.如权利要求4所述像素驱动电路,其特征在于,在所述像素驱动单元处于发光阶段时,所述侦测模块用于使所述侦测薄膜晶体管的第一端和第二端断开,并使所述侦测信号线输出低电位信号。6.如权利要求1所...

【专利技术属性】
技术研发人员:李东伟
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1