本发明专利技术的多个闸流管分别触发角度的控制装置以整流线路(10)提供直流电源,并输出一衰减的整流波至施密特触发器(20),使其输出端可于每单一整流波的时间内,确定出一原始触发区;另有预定脉冲数产生单元(40),可在每一原始触发区的时区内,送出一串预定数量的脉冲串至地址计数单元(50),使其进行计数并对存贮单元(60)寻址,而寻址所得数据将被送至多位开关组(80)的输入端,并选择由其多组输出端之一送出,而能对各闸流管(91)作个别且分组的触发控制。(*该技术在2010年保护过期,可自由使用*)
【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种控制装置,特别涉及一种用于控制闸流管触发角度的控制装置。一般闸流管使用在交流电源时,其负载端的功率控制能以控制闸流管的触发角度来达到,而此触发角度越小时其负载端功率越大,反之当触发角度越大时,负载端的功率越小;目前常见的闸流管触发角度控制方式,如单一角度触发方式、连续旋钮式调相触发方式、按钮渐进式触发方式等等,其触发角度或是固定不变,或是以简单的变化调整而改变其触发角度至另一固定状态,所以该等触发角度的变化方式可达到的功能较单纯且有限,无法作大规模任意控制。本专利技术人见于上述习知闸流管触发角度控制方式不尽理想,故加以长期的苦心钻研,经不断改进,才有本专利技术产生。本专利技术的目的是提供一种多个闸流管分别触发角度的控制装置,其可用预先设置的方式,达到同时分别控制数个闸流管上负载的各触发角度的序列变化。本专利技术的技术解决方案为所述多个闸流管分别触发角度的控制装置主要包括有一整流线路,可在输出端获得一提供整个线路使用的直流电源与一经过衰减而全波整流的整流波;一施密特触发器,其输入端来自上述整流波,其输出端可在每单一整流波的时间内,确定出一原始触发区;一预定脉冲数产生单元,其输入端来自上述施密特触发器的输出,其输出可在每一原始触发区的时间内,送出一串预定数量的脉冲串;一地址计数单元,其输入端来自上述预定脉冲数产生单元的输出,其具有一组二进制的输出线;一存贮单元,其各地址线被接至上述地址计数器的各输出线,具有一组预定位(BITS)的数据线;一多位开关组,用于将存贮单元的数据线由其一组输入端送入,并藉一解码器选择驱动,而将其输入端所取得数据线数据经由其中多组输出端之一送出;以整体组成来看,可将多位开关组各输出组分别连接到数个闸流管元件的触发端,使各闸流管元件于原始触发区的时间内,可因存贮单元数据线送出的数据变化,及解码器的分配,而能对各闸流管作个别且分组的触发控制。有关本专利技术为达到上述目的所采用的技术手段及功效,仅举一较佳可行实施例,并配合附图详细说明如后。附图的简单说明附图说明图1所示是本专利技术实施例的线路方框示意图。图2-1所示是本专利技术实施例中整流线路整流波a的波形。图2-2所示是本专利技术实施例中施密特触发器输出b的波形。图2-3所示是本专利技术实施例中单触发延迟器输出c波形。图2-4所示是本专利技术实施例中预定脉冲数产生单元输出脉冲串d的波形。图2-5所示是本专利技术实施例中预定脉冲数产生单元中与门输出e的波形。图2-6所示是本专利技术实施例中存贮单元第一存贮区在一个脉冲串d中被寻址的时间间隔,及解码器输出f1的波形。图2-7所示是本专利技术实施例中存贮单元第二存贮区在一个脉冲串d中被寻址的时间间隔,及解码器输出f2的波形。图2-8所示是本专利技术实施例中存贮单元第三存贮区在一个脉冲串d中被寻址的时间间隔,及解码器输出f3的波形。图2-9所示是本专利技术实施例中存贮单元第四存贮区在一个脉冲串d中被寻址的时间间隔,及解码器输出f4的波形。图3所示是本专利技术实施例中地址计数单元前64个计数中存贮单元中各地址线与数据线的变化值。图4所示是本专利技术实施例中地址计数单元前64个计数中,受触发的四个闸流管的导通状态示意图。图5所示是本专利技术实施例中的另一时间段的64次寻址中于第一存贮区被寻址16次所得的数据输出值。图6所示是本专利技术实施例中的另一时间段的64次寻址中受触发的八个闸流管的导通状态示意图。请先参见图1所示,它为多个闸流管分别触发角度控制装置的线路方框示意图,其主要包括有一整流线路10、一施密特触发器20、一单触发延迟器30、一预定脉冲数产生单元40、一地址计数单元50、一存贮单元60、一解码器70、一多位开关组80,其中整流线路10的输入端为交流电源AC,可在输出端获得一提供整体线路使用的直流电压+V,和一经过衰减的全波整流的整流波a(如图2-1所示),原则上其相位的变化和交流电源AC相同。施密特触发器20的输入端来自上述整流线路10的整流波a,可设定在该整流波a上升或下降至某一电位时,令其输出b(如图2-2所示)变为高电位(以下简称为“1”)或低电位(以下简称为“0”),而输出b电位为“1”的期间在此称为原始触发区T1,由图中可见每一原始触发区T1是由起始点b1开始,而终于终止点b2。单触发延迟器30的输入端来自上述施密特触发器20的输出b,可送出一如图2-3所示的输出c,目的是使触发范围的起始点具有调节性,于是可在该输出c得到一个始于起始点c1、止于终止点c2的新触发区T2,其中起始点c1较晚于原始触发区T1的起始点b1,而终止点c2则和终止点b2于同时间终止。预定脉冲数产生单元40包含一触发器41、一脉冲发生器42、一计数器43,首先是将上述单触发延迟器30的输出c送入触发器41,于是在起始点c1时触发器41便令脉冲发生器42工作,而在新触发区T2期间内送出一预定数量的脉冲串d(如图2-4所示),其中该脉冲串d在本实施例中被设定为包含脉冲d1~d64的64个脉冲;其设定数量为64个的方式为由脉冲发生器42逐一将其所产生的脉冲送入计数器43时,计数器43便逐一往上二进位地计数,当计数量到达64,将使其六个输出端431皆变为“1”,此时因该六输出端431被送入一个与门44,因此与门44的输出e(如图2-5所示)将变为“1”,触发器41和计数器43将同时被复原,而触发器41一旦被复原,脉冲发生器42便停止产生脉冲,直到输出c的下一个起始点c1出现时,脉冲发生器42才再恢复送出脉冲。地址计数单元50的输入端来自上述预定脉冲数产生单元的脉冲串d,其具有12位(BITS)的输出,其中Q11为最高位,Q0为最低位,于是Q11至Q0之间的变化值可由000000000000至111111111111,若简化为十六进位表示,即为000-FFF。存贮单元60可由一般使用的ROM、EPROM…等等设计而成,在此被设计为具有12条地址线A11~A0,最高位为A11,最低位A0,亦即其存贮容量共有4K字节(BYTES)(1K=1024),而各地址线的寻址输入是来自上述地址计数器50的各输出,其连接时以最高的两条地址线A11、A10分别接到最低的二输出线Q1、Q0,而A9~A0则分别接到Q11~Q2;在此将A11、A10分别接到Q1、Q0其主要原因,乃为便利于存贮单元6的存贮设置,因为,当Q11~Q0由000往上计数至FFF时,将依序先后轮流扫描该存贮单元6中四个长度为1K字节的存贮区,即第一存贮区000~3FF(A11A10=00)、第二存贮区400~7FF(A11A10=01)、第三存贮区800~BFF(A11A10=10)、第四存贮区C00~FFF(A11A10=11)等四个存贮区,而每次扫描寻址所得的数据内容便由其数据线D7~D0送出;于是在上述的单一脉冲串d范围内的64个脉冲d1~d64中,该四个存贮区分别被寻址的时间间隔如图2-6至图2-9所示,其中在一个脉冲串d中每一个存贮区皆可被寻址16次。该解码器70具有2-4线的解码功能,其输入端取自上述存贮单元60的地址线A11、A10,故其输出端f1~f4的波形分别相同于图2-6至图2-9所示。该多位开关组80具有四组8位输出端81~84,可藉上述解码器70的输出端f1~f4轮流扫描驱动本文档来自技高网...
【技术保护点】
一种多个闸流管分别触发角度的控制装置,其特征在于它包括有:一可输出一衰减的整流波的整流线路;一其输入端来自上述整流线路的整流波,其输出端可在每单一整流波的时间内,确定出一原始触发区的施密特触发器;一其输入端来自上述施密特触发器的 输出,其输出可于每一原始触发区时间内,送出一串预定数量脉冲串的预定脉冲数产生单元;一其输入端来自上述预定脉冲数产生单元的输出,并具有一组二进制输出线的地址计数单元;一其各地址线被接到上述地址计数器的各输出线,具有一组预定位(BITS )数据线的存贮单元;一用于将存贮单元的数据线由其一组输入端送入,并配合一解码器的选择驱动,而将其输入端所取得的数据线数据经由其多组输出端之一送出的多位开关组,其中该解码器的输入线是取自于存贮单元的部份地址线,而解码器所取地址线的数目能决 定多位开关组中输出端的组数。
【技术特征摘要】
【国外来华专利技术】
【专利技术属性】
技术研发人员:崔怀宙,
申请(专利权)人:黄美丽,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。