一种基于BLVDS的开入量检测系统技术方案

技术编号:33808728 阅读:16 留言:0更新日期:2022-06-16 10:17
本实用新型专利技术公开了一种基于BLVDS的开入量检测系统,BLVDS主总线一端连接控制单元,另一端连接FPGA模块第一接口;FPGA模块设有多个引脚,每个引脚连接一路输入开关量检测电路;各路输入开关量检测电路均包括第一输入端子、第二输入端子、限流稳压元件、光耦元件、稳压电容、二极管、第二限流电阻以及供电电源;第一输入端子与第二输入端子均连接外部开关量;第一输入端子、限流稳压元件、光耦元件与第二输入端子顺次串联;光耦元件包括光耦二极管和开关管;光耦二极管、电容和第一二极管相互并联;开关管的一端接地,开关管的另一端通过第二电阻连接电源,开关管的另一端还通过信号输出端子连接FPGA模块。本实用新型专利技术能够将多个开入量状态信号传输至控制单元,提高了信号传输的速度。度。度。

【技术实现步骤摘要】
一种基于BLVDS的开入量检测系统


[0001]本技术涉及一种基于BLVDS的开入量检测系统,属于变电站综合自动化系统


技术介绍

[0002]继电保护装置是保证变电站安全稳定运行的重要二次设备,继电保护装置中开入量检测系统的作用是给开关量提供输入通道,为控制单元提供准确的开入信号。
[0003]针对目前变电站对继电保护装置提出几十、上百路开入量输入的要求,现有继电保护装置设计一般将检测电路的开入量信号接入多输入多输出的译码器,然后控制单元来读取信号来达到扩展开入量接入的目的。
[0004]现有技术方案采用译码器来扩展接口,然后将输入信号直接接入控制单元的方式,遇到数量足够多的开入量时显得过于局限,无法满足当前数字化、智能化的继电保护装置。
[0005]此外,现有的继电保护装置在信号通讯传输方面,速度慢,方式单一,没有备选方案;装置内多块功能插件需要逐个升级程序,调试效率低。
[0006]针对以上现有技术缺点,本技术提出一种基于BLVDS的开入量检测系统。

技术实现思路

[0007]本技术的目的在于克服现有技术中的不足,提供一种基于BLVDS的开入量检测系统,能够将多个开入量状态信号传输至控制单元,提高了信号传输的速度。
[0008]为达到上述目的,本技术是采用下述技术方案实现的:
[0009]本技术提供一种基于BLVDS的开入量检测系统,包括多路输入开关量检测电路、FPGA模块、控制单元、BLVDS主总线;
[0010]所述BLVDS主总线一端连接控制单元,另一端连接FPGA模块第一接口;FPGA模块设有多个引脚,每个引脚连接一路输入开关量检测电路;
[0011]所述各路输入开关量检测电路均包括第一输入端子、第二输入端子、限流稳压元件、光耦元件、稳压电容、二极管、第二限流电阻以及供电电源;
[0012]所述第一输入端子与第二输入端子均连接外部开关量;
[0013]所述第一输入端子、限流稳压元件、光耦元件与第二输入端子顺次串联;
[0014]所述光耦元件包括光耦二极管和开关管;
[0015]所述光耦二极管、电容和第一二极管相互并联;
[0016]所述开关管的一端接地,开关管的另一端通过第二电阻连接电源,开关管的另一端还通过信号输出端子连接FPGA模块。
[0017]进一步地,所述的基于BLVDS的开入量检测系统包括BLVDS副总线;所述BLVDS副总线一端连接接控制单元,另一端连接FPGA模块第二接口;
[0018]所述FPGA模块包括切换单元,切换单元分别连接第一接口和第二接口。
[0019]进一步地,所述的基于BLVDS的开入量检测系统包括BLVDS升级总线、SPI总线、第一升级程序存储单元和第二升级程序存储单元;
[0020]所述BLVDS升级总线一端连接第二升级程序存储单元,另一端连接FPGA模块;
[0021]所述FPGA模块通过SPI总线连接第一升级程序存储单元。
[0022]进一步地,所述FPGA模块包括数据记录单元、数据缓存单元和数据存储单元;
[0023]所述数据记录单元、数据缓存单元和数据存储单元顺次连接。
[0024]进一步地,所述限流稳压元件包括第一电阻和第二二极管;所述第一电阻和第二二极管串联。
[0025]进一步地,所述输入开关量检测电路数量为27路。
[0026]与现有技术相比,本技术所达到的有益效果:
[0027]本技术通过设置接控制单元通过BLVDS主总线连接FPGA模块,FPGA模块分别连接多路输入开关量检测电路,能够实现同一继电保护装置的多路输入开关量检测电路接收多个输入开关量输入信号,各路输入开关量检测电路逐一将开关量输入状态信号传输至并FPGA模块,FPGA模块将各输入开关量输入状态信号传输至控制单元,显著提高了信号传输的速度;通过设置光耦隔离采样的输入开关量检测电路,使得本申请系统和外部环境实现电气隔离,既能减少外部环境的干扰,还能提高系统内部弱电电子电路的安全性。
附图说明
[0028]图1所示为本技术基于BLVDS的开入量检测系统的一种实施例结构示意图;
[0029]图2所示为本技术输入开关量检测电路的一种实施例结构示意图。
具体实施方式
[0030]下面结合附图对本技术作进一步描述。以下实施例仅用于更加清楚地说明本技术的技术方案,而不能以此来限制本技术的保护范围。
[0031]在本技术的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、
ꢀ“
底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本技术的描述中,除非另有说明,“多个”的含义是两个或两个以上。
[0032]在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本技术中的具体含义。
[0033]实施例1
[0034]本实施例提供一种基于BLVDS的开入量检测系统,包括多路输入开关量检测电路、
FPGA模块、控制单元、BLVDS主总线。
[0035]参考图1,BLVDS主总线一端连接控制单元,另一端连接FPGA模块第一接口;FPGA模块设有多个引脚,每个引脚连接一路输入开关量检测电路。
[0036]参考图2,各路输入开关量检测电路均包括第一输入端子、第二输入端子、限流稳压元件、光耦元件U1、电容、第二二极管、第二电阻以及电源。
[0037]其中,第一输入端子与第二输入端子均连接外部开关量;第一输入端子、限流稳压元件、光耦元件与第二输入端子顺次串联;光耦元件U1包括光耦二极管和开关管;光耦二极管、电容和第一二极管相互并联;开关管的一端接地,开关管的另一端通过第二电阻连接电源,开关管的另一端还通过信号输出端子连接FPGA模块。
[0038]本实施例应用时,基于BLVDS的开入量检测系统包括DI插件和控制模块;DI插件包括多路输入开关量检测电路和FPGA模块;控制模块包括控制单元。
[0039]应用中,外部开关量由第一输入端子DI本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于BLVDS的开入量检测系统,其特征是,包括多路输入开关量检测电路、FPGA模块、控制单元、BLVDS主总线;所述BLVDS主总线一端连接控制单元,另一端连接FPGA模块第一接口;FPGA模块设有多个引脚,每个引脚连接一路输入开关量检测电路;所述各路输入开关量检测电路均包括第一输入端子、第二输入端子、限流稳压元件、光耦元件、稳压电容、二极管、第二限流电阻以及供电电源;所述第一输入端子与第二输入端子均连接外部开关量;所述第一输入端子、限流稳压元件、光耦元件与第二输入端子顺次串联;所述光耦元件包括光耦二极管和开关管;所述光耦二极管、电容和第一二极管相互并联;所述开关管的一端接地,开关管的另一端通过第二电阻连接电源,开关管的另一端还通过信号输出端子连接FPGA模块。2.根据权利要求1所述的基于BLVDS的开入量检测系统,其特征是,包括BLVDS副总线;所述BLVDS副总线一端连接接控制单元,另...

【专利技术属性】
技术研发人员:余志远黄作兵李伟赵佳佳
申请(专利权)人:南京国电南自维美德自动化有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1