提供了一种电子设备。该电子设备包括用于提供多个操作电压的供应块,一个或多个操作电路,和用于分配所述操作电压的至少一部分到每个操作电路的分配总线。每个操作电路包括用于由分配的操作电压的一组输入电压生成一组输出电压的一组器件。所述输入和输出电压跨越有效范围。每一个器件能够在其每一对端子之间承受至多低于该有效范围的安全电压。该器件由跨越该有效范围内的辅助范围的所述分配的操作电压的一组辅助电压控制,使得施加到其每一对端子的电压之间的差低于所述安全电压。
【技术实现步骤摘要】
本专利技术涉及电子领域;更具体地说,本专利技术涉及必须管理差分电压(differentiated voltage)的电子设备。
技术介绍
电子设备,例如半导体集成电路(IC),依赖于包括在其中的半导体器件的端子两端产生的电压差的实体,可以被分为不同的种类。通常,这些电压差可以高于或者可以不高于IC的电源电压。更具体地,“标准的”数字IC-例如,属于互补金属氧化物半导体(CMOS)类的逻辑电路-必须控制通常等于或低于电源电压的电压。所述IC可以用以能够承受(在其端子两端)由电源电压限定上限(在绝对值上)的电压差的方式设计的低电压晶体管实现。实际上,由那些晶体管经受的低电压允许它们在任何条件下正确地起作用(没有中断)。例如,低电压金属氧化物半导体(MOS)晶体管被以这种方式设计,以避免当对其端子施加低电压差时(例如,在栅极端子和源极端子之间)出现栅极氧化物损坏或者不期望有的结击穿。相反地,存在多种必须管理绝对值高于电源电压的电压的IC-例如,非易失性存储器。特别地,在非易失性存储器中,需要高电压通过激活已知的物理现象例如沟道热电子(CHE)注入和Fowler-Nordheim隧道效应(FNT)来修改在它们的单元中存储的数据-例如,以便编程和/或擦除这些单元。用在这样的IC中的晶体管需要能够承受在其端子两端的高电压差,而没有破坏或者不出现故障;例如,有必要防止引起栅极氧化物损坏或者结击穿,或者防止引发不期望的CHE注入或者FNT。结果,例如参考MOS IC的情况,需要以这种方式设计,制造和集成(利用特别的(ad-hoc)制造工艺步骤)高电压MOS晶体管,以避免出现栅极氧化物损坏或者不期望的结击穿,即使当高电压差被施加到其端子(并且尤其是在栅极端子和源极端子之间)时。特别地,高电压MOS晶体管具有比通常用于标准低电压MOS晶体管的栅极氧化物层更厚的栅极氧化物层。实际上,栅极氧化物层越厚,由它承受的电压越高,并且没有不期望的损坏。然而,使用高电压晶体管的必要性限制了用于制造IC的技术。更具体地,即使由于制造技术的发展,使得晶体管尺寸可按比例缩小,允许大大减小低电压晶体管的尺寸,但在不使承受所需电压的能力处于危险中的情况下高电压晶体管的栅极氧化物层也不可以变薄。从而,不可能缩小高电压晶体管的尺寸,并因此难以获得由那些包括高电压晶体管的IC占用的硅面积的期望的减小。而且,同时使用低电压和高电压晶体管增加了工艺步骤和掩模的数量(例如用于区别高电压和低电压晶体管的氧化物厚度);这对存储器件的制造工艺有不利的影响。
技术实现思路
总体上来说,本专利技术基于用辅助电压来控制包含在电子设备中的器件的思想。特别地,本专利技术提供了一种在独立权利要求中阐明的解决办法。本专利技术的有利实施例在从属权利要求中进行了描述。更具体地,本专利技术的方面提供了一种电子设备。该电子设备包括供应块,用于提供多个操作电压、一个或多个操作电路以及分配总线,用于分配至少部分操作电压到每一操作电路。每一操作电路包括一组器件,用于由分配的操作电压的一组输入电压产生一组输出电压。所述输入和输出电压跨越有效范围。每一器件能够在其每对端子之间至多承受低于该有效范围的安全电压。这些器件由分配的操作电压的一组辅助电压控制,其跨越该有效范围内的辅助范围,因此施加给其每对端子的电压之间的差低于该安全电压。在本专利技术的优选实施例中,每一器件是绝缘栅场效应晶体管。有利地,所述操作电压彼此均匀地隔开。通常,每对相邻的操作电压之间的差值至多等于电子设备的电源电压。在本专利技术的实施例中,该供应块包括一个或多个电荷泵(charge pump),用于生成操作电压。在这种情况下,操作电路包括电荷泵本身。在本专利技术的实施例中,操作电路包括电压调节器。在本专利技术的实施例中,操作电路包括电压传输电路。通常,该电子设备是非易失性存储器。在这种情况下,操作电路包括行选择器和列选择器。根据本专利技术的实施例,该电子设备是NAND存储器。根据本专利技术的替代实施例,该电子设备是NOR存储器。优选地,该电子设备集成到半导体材料的芯片中。本专利技术的另一方面提出了一种包括一个或多个电子设备的系统。本专利技术的另一方面提出了一种相应的方法。附图说明本专利技术的特性化特征在所附权利要求中阐明。然而,本专利技术本身及其进一步的特征和优点将参考下面的详细描述被最好地理解,所述下面的详细描述完全借助非限制性的表示给出,以结合附图进行理解,其中图1示出了现有技术中已知的一般非易失性存储器的示意方块图;图2示出了根据本专利技术的实施例的非易失性存储器的示意方块图;以及图3示出了根据本专利技术的实施例的图2的非易失性存储器的示例性电路;图4示出了根据本专利技术的第一实施例的正电荷泵的示意图;图5A,5B和5C示出了图4的电荷泵在其三个操作阶段期间的多个电路节点的电压值;图6A-6F示出了连接到图4的电荷泵的节点上的施压电路(forcing circuit)的电路结构;图7示出了根据本专利技术的第二实施例的包括在泵中的电压调节器的电路结构;图8示出了根据本专利技术的第三实施例的包括在泵中的电压调节器的电路结构;图9示出了根据本专利技术的第四实施例的负电荷泵的示意图;图10A,10B和10C示出了图9的电荷泵在其三个操作阶段期间的多个电路节点的电压值;以及图11A-11F示出了连接到图9的电荷泵的节点上的施压电路的电路结构;图12是根据本专利技术的实施例的适于接收6伏的第一电压和-3伏的第二电压的电压传输电路的电子电路示意图;图13是根据本专利技术的实施例的适于接收9伏的第一电压和-3伏的第二电压的电压传输电路的电子电路示意图;图14是根据本专利技术的实施例的适于接收6伏的第一电压和-6伏的第二电压的电压传输电路的电子电路示意图;图15是根据本专利技术的实施例的适于接收9伏的第一电压和-6伏的第二电压的电压传输电路的电子电路示意图;图16是根据本专利技术的实施例的适于接收12伏的第一电压和-9伏的第二电压的电压传输电路的电子电路示意图;以及图17是根据本专利技术的实施例的能在其输入处接收通用电压值对的通用两输入电压传输电路的电子电路示意图。具体实施例方式参考附图,图1中示出了非易失性存储器100,例如快闪E2PROM。该存储器100包括存储器单元Mc的矩阵105。典型地,每个存储器单元Mc由浮栅NMOS晶体管构成。在擦除状态中,存储器单元Mc具有低阈值电压(常规地与逻辑值“1”关联)。存储器单元Mc通过注入电荷到其浮置栅极被编程;在编程状态中,存储器单元Mc具有高阈值电压(常规地与逻辑值“0”关联)。因此,当选择的存储器单元Mc被偏置用于读取时,如果被擦除,该存储器单元Mc就为导电性的,或者如果被编程,该存储器单元Mc就为非导电性的。存储器单元Mc排列成行和列。存储器100包括用于矩阵105的每列的位线BL,和用于矩阵的每行的字线WL。存储器100具有所谓的NOR结构,其中相同列的存储器单元Mc都并行连接。特别地,每一列的存储器单元Mc都具有连接到相应的位线BL的漏极端子,同时每一行的存储器单元Mc都具有连接到相应的字线WL的栅极端子。每一存储器单元Mc的源极端子接收参考电压GND(或者接地电压)。所有的存储器单元Mc必须被同时擦除。相反地,存储器100同时读取/编程字(例如,16位的)。每一个字的位存储在与本文档来自技高网...
【技术保护点】
一种电子设备,包括:用于提供多个操作电压的电压供应块;至少一个操作电路;以及用于分配该多个操作电压的至少一部分到该至少一个操作电路的电源电压分配总线,其中该至少一个操作电路包括一组器件,其用于由所述分配的操作电压的一组输入电压产生一组输出电压,所述输入和输出电压跨越有效范围,每一个器件能够在其每一对端子之间承受至多低于所述有效范围的相应安全电压,并且其中所述器件由所述分配的操作电压的跨越所述有效范围内的辅助范围的一组辅助电压控制,使得施加到其每一对端子的电压之间的差低于所述相应安全电压。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:R米彻洛尼,G坎帕多,
申请(专利权)人:意法半导体股份有限公司,
类型:发明
国别省市:IT[意大利]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。