本实用新型专利技术公开了一种多引脚芯片测试装置,其特征在于,包括芯片、测试机和继电器,芯片包括多个引脚,引脚的数量大于十个,测试机包括十个测试通道,继电器的数量比所述芯片引脚的数量少九个;芯片的其中九个引脚分别和测试机的其中九个测试通道相连接,芯片剩余的若干个引脚分别和继电器相连接,测试机剩余的一个测试通道和若干个所述继电器相连接;若干个所述继电器还和继电器控制版及电源相连接。本申请设计的测试装置不更换原有的测试机,在测试机和芯片之间增加继电器,通过继电器控制版控制继电器进而完成芯片上所有引脚的测试,通过增加适量的继电器可一次性完成芯片所有引脚的测试,保证了测试效果和测试质量。保证了测试效果和测试质量。保证了测试效果和测试质量。
【技术实现步骤摘要】
一种多引脚芯片测试装置
[0001]本技术涉及芯片测试
,具体涉及一种多引脚芯片测试装置。
技术介绍
[0002]目前随着半导体芯片(IC)的飞速发展,IC引脚越来越多,但是很多测试机的测试通道数量是固定的,这就造成了测试机的通道不够用产品无法测试。如附图1所示,常规测试机具有十个测试通道,此时最多能实现十个以内引脚的IC的同步测试,若IC的引脚超过十个,则无法有效的对其进行测试,如果设计一种测试装置,能够完成多引脚IC的测试,是我们需要考虑的问题。
技术实现思路
[0003]本技术的目的在于提供一种多引脚芯片测试装置,以解决现有技术中导致的多引脚芯片不能一次快速完成有效测试的问题。
[0004]为达到上述目的,本技术是采用下述技术方案实现的:
[0005]一种多引脚芯片测试装置,包括:
[0006]芯片,包括多个引脚,所述引脚的数量大于十个;
[0007]测试机,包括十个测试通道;
[0008]继电器,所述继电器的数量比所述芯片引脚的数量少九个;
[0009]芯片的其中九个引脚分别和测试机的其中九个测试通道相连接,芯片剩余的若干个引脚分别和继电器相连接,测试机剩余的一个测试通道和若干个所述继电器相连接;若干个所述继电器还和继电器控制板及电源相连接。
[0010]进一步地,所述芯片的引脚数量为十六个,所述继电器的数量为七个;
[0011]芯片的七个引脚分别和七个所述继电器相连接。
[0012]进一步地,所述继电器控制板和每个所述继电器之间均连接有二极管。
[0013]进一步地,所述继电器的型号为: TQ2
‑
5V
[0014]进一步地,所述测试机的型号为:DL1000 测试机
[0015]进一步地,所述芯片的型号为: SOP
‑
16L
[0016]进一步地,所述芯片的引脚数量为32个。
[0017]根据上述技术方案,本技术的实施例至少具有以下效果:
[0018]1、本申请设计的测试装置不更换原有的测试机,在测试机和芯片之间增加继电器,连接时,使芯片的部分引脚和测试机直接连接,部分引脚通过继电器和测试机相连接,通过继电器控制板控制继电器进而完成芯片上所有引脚的测试,通过增加适量的继电器可一次性完成芯片所有引脚的测试,保证了测试效果和测试质量;
[0019]2、本申请还在继电器和继电器控制板之间增加二极管,通过增加二极管可使防止继电器切换导致电路中有脉冲电流,在每个继电器上增加保护二极管,以此保护测试过程中芯片因过流导致损伤。
附图说明
[0020]图1为
技术介绍
中测试装置的连接示意图;
[0021]图2为本技术具体实施方式一个实施例中测试装置的连接示意图;
[0022]图3为本技术具体实施方式不同实施例中测试装置的连接示意图。
具体实施方式
[0023]为使本技术实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体实施方式,进一步阐述本技术。
[0024]实施例1
[0025]如图2所示,一种多引脚芯片1测试装置,其特征在于,包括芯片1、测试机2和继电器,芯片1包括多个引脚,引脚的数量大于十个,测试机2包括十个测试通道,继电器的数量比所述芯片1引脚的数量少九个;芯片1的其中九个引脚分别和测试机2的其中九个测试通道相连接,芯片1剩余的若干个引脚分别和继电器相连接,测试机2剩余的一个测试通道和若干个所述继电器相连接;若干个所述继电器还和继电器控制版3及电源相连接。
[0026]本申请设计的测试装置不更换原有的测试机2,在测试机2和芯片1之间增加继电器,连接时,使芯片1的部分引脚和测试机2直接连接,部分引脚通过继电器和测试机2相连接,通过继电器控制版3控制继电器进而完成芯片1上所有引脚的测试,通过增加适量的继电器可一次性完成芯片1所有引脚的测试,保证了测试效果和测试质量。
[0027]具体的,如图2所示,本实施例测试的芯片1为任意16脚IC产品,采用继电器对某一个测试通道切换到其它IC 引脚进行测试,该芯片1具有十六个引脚。
[0028]测试前先将芯片1上的九个引脚和测试机2的九个测试通道一一对应连接,此时测试机2还剩余一个测试通道,芯片1还剩余七个引脚。剩余的一个测试通道和七个继电器相连接,七个继电器在分别连接七个引脚,即实现了测试通道和引脚的全部连接,通过控制继电器即可完成芯片1的测试。
[0029]为了便于控制继电器,还设计了继电器控制版3,每个继电器均和继电器控制版3相连接,继电器控制版3继电器均和电源相连接,保证有效的供电。
[0030]在一些进一步的实施例中,芯片1引脚的数量还可以更多,例如芯片1具有三十二个引脚,此时需要设置二十三个继电器。
[0031]实施例2
[0032]如图3所示,实施例1设计的测试装置,在测试过程中对芯片1的保护效果不佳,为了更好的保护芯片1本申请设计了该实施例,具体如下:
[0033]在本实施例中,设计了二极管,二极管的数量和继电器的数量相对应,即每个继电器均连接一个二极管。二极管连接在继电器控制版3和继电器之间,通过增加二极管可使防止继电器切换导致电路中有脉冲电流,在每个继电器上增加保护二极管,以此保护测试过程中芯片1因过流导致损伤。
[0034]由技术常识可知,本技术可以通过其它的不脱离其精神实质或必要特征的实施方案来实现。因此,上述公开的实施方案,就各方面而言,都只是举例说明,并不是仅有的。所有在本技术范围内或在等同于本技术的范围内的改变均被本技术包含。
本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种多引脚芯片测试装置,其特征在于,包括:芯片,包括多个引脚,所述引脚的数量大于十个;测试机,包括十个测试通道;继电器,所述继电器的数量比所述芯片引脚的数量少九个;芯片的其中九个引脚分别和测试机的其中九个测试通道相连接,芯片剩余的若干个引脚分别和继电器相连接,测试机剩余的一个测试通道和若干个所述继电器相连接;若干个所述继电器还和继电器控制板及电源相连接。2.根据权利要求1所述的多引脚芯片测试装置,其特征在于,所述芯片的引脚数量为十六个,所述继电器的数量为七个;芯片的七个引脚分别和七个所述继电器相连接。3.根据权利要求...
【专利技术属性】
技术研发人员:彭海东,张永银,张尚飞,穆云飞,
申请(专利权)人:南京矽邦半导体有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。