恒压电路,设有多个恒压电路的电源系统装置及其控制方法制造方法及图纸

技术编号:3333161 阅读:187 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及设有过电流保护电路的恒压电路,设有多个恒压电路的电源系统装置及其控制方法。若输出电流iol达到过电流保护电流值,NMOS晶体管M6漏极电流增加,电阻R3的电压降落超过PMOS晶体管M3及M4的各阈值电压,因此,PMOS晶体管M3及M4均接通。若PMOS晶体管M3接通,则控制输出晶体管M1栅极电压,限制输出电流iol。若PMOS晶体管M4接通,则缓冲器BUF1的输入电压成为高电平,因此,缓冲器BUF1从端子Pol输出高电平信号S1。能提供使得对从恒压电路得到电源的负载进行控制的控制装置检测该负载状态的恒压电路,设有多个恒压电路的电源系统装置及其控制方法。

【技术实现步骤摘要】

本专利技术涉及设有过电流保护电路的恒压电路,设有多个恒压电路的电源系统装置及其控制方法,更具体地说,涉及从过电流及高温等保护集成恒压电路的半导体集成电路过电流保护电路。
技术介绍
以往,将使用串联调节器的恒压电路作为集成电路场合,因输出晶体管消耗的电力大,通常将输出晶体管设置在集成电路之外。但是,若输出电流为数百mA左右且比较小的电力时,为了满足装置小型化的要求,往往将输出晶体管集成在和其他电路相同的芯片中。尤其将多个串联调节器装进一个集成电路的所谓系统电源场合,收藏输出晶体管的效果甚大。作为使用串联调节器的恒压电路保护装置,一般使用能防止输出电流超过预定电流值的过电流保护电路。图14表示设有过电流保护电路的恒压电路的以往例电路图。在图14中,恒压电路100设有基准电压发生电路101,误差放大电路A101,输出晶体管M101,输出电压检测用电阻R101、R102,输出电流限制电路102,短路电流限制电路103。基准电压发生电路101生成基准电压Vref输出,输出电流限制电路102限制来自输出晶体管M101的输出电流,短路电流限制电路103限制作为输出端OUT短路时的输出电流iout的短路电流。另外,流过电阻R101、R102的电流很小,可以忽略不计,因此,可以视为从输出晶体管M101输出的电流与从输出端OUT输出的电流iout相等。NMOS晶体管M105的漏电流与PMOS晶体管M102的漏电流相同,因此,NMOS晶体管M105的漏电流成为与来自输出晶体管M101的输出电流成比例的电流。由于NMOS晶体管M106的漏电流流过电阻R103,因此,随着输出电流iout的增加,电阻R103的电压降落增大。若该电压降落超过PMOS晶体管M103的阈值电压,则PMOS晶体管M103接通,抑制输出晶体管M101的栅电压降低,限制输出电流iout。短路电流限制电路103由运算放大电路A102,PMOS晶体管M111、M112,以及电阻R104构成。输出电流限制电流102开始动作,从而输出电压Vout下降,若电阻R101和电阻R102的连接部电压Va与电阻R103的电压降落相等,则运算放大电路A102的输出电压下降,使得PMOS晶体管M112的栅电压降低,由此,PMOS晶体管M112接通,抑制输出晶体管M101的栅电压降低。在此,短路电流限制电路103与输出限制电路102的不同之处是短路电流限制电路103由于与电阻R104的电压降落进行比较的电压Va与输出电压Vout成比例,因此,随着输出电压Vout的降低,电流限制功能在较少的输出电流中也发起作用。因此,随着输出电压Vout的下降,输出电流iout也逐渐减少。为了不使输出短路时的短路电流成为0安培,在运算放大电路A102的输入电路中附加偏置电压,以使得输出短路时也能使短路电流从输出端OUT流过。另外,作为以往例,有这样一种电路恒压电路设有过热保护电路,若恒压电路温度超过预定温度,则通过过热保护电路的输出,使得恒压电路的输出电压降低(例如,参照特开平4-184606号公报)。另外,还有这样一种电路当输出电流为预定值以上场合,若温度超过预定值,则将过热信号向CPU输出(例如,参照特开2002-312044号公报)。
技术实现思路
图15是表示图14的恒压电路使用例的方框图。在图15中,恒压电路100向负载供给电源,并通过控制装置111对该负载进行动作控制。在此,例如,负载110为存储器,控制装置111为CPU时,当恒压电路100的过电流保护电路动作,向存储器供给短路电流场合,发生这样的问题,即,虽然该存储器110已停止动作,但,CPU111无法知道该存储器110处于停止状态,访问停止动作的存储器110而被冻结。本专利技术就是为解决上述先有技术所存在的问题而提出来的,本专利技术的目的在于,提供通过从恒压电路输出表示过电流保护电路的动作状态的信号,使得对从恒压电路得到电源的负载进行控制的控制装置检测出该负载状态的恒压电路,设有多个恒压电路的电源装置及其控制方法。为了实现上述目的,本专利技术提出一种恒压电路,其将输入到输入端的输入电压变换成恒定电压,从输出端向负载输出,该恒压电路设有过电流保护电路部,其实行限制从输出端输出的电流的过电流保护动作,以使得该输出电流值小于预定值,其特征在于上述过电流保护电路部生成表示过电流保护动作状态的逻辑信号,向外部输出。根据本专利技术的恒压电路,其特征还在于上述过电流保护电路部设有输出电流限制电路,若上述输出电流成为预定值,则上述输出电流限制电路限制上述输出电流,以使得该输出电流值小于上述预定值;该输出电流限制电路生成表示动作状态的逻辑信号,向外部输出。根据本专利技术的恒压电路,其特征还在于上述过电流保护电路部设有短路电流限制电路,若上述输出电流成为预定值,则上述短路电流限制电路使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的上述输出电流成为预定的短路电流值;该短路电流限制电路生成表示动作状态的逻辑信号,向外部输出。根据本专利技术的恒压电路,其特征还在于上述过电流保护电路部包括输出电流限制电路,若上述输出电流成为预定值,则限制该输出电流,以使得该输出电流值小于上述预定值,同时,使得上述输出端电压降低;短路电流限制电路,若上述输出端电压下降到预定电压,则使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的该输出电流成为预定的短路电流值;上述输出电流限制电路及短路电流限制电路分别生成表示动作状态的逻辑信号,向外部输出。根据本专利技术的恒压电路,其特征还在于上述过电流保护电路部包括输出电流限制电路,若上述输出电流成为预定的过电流保护电流值以上,则限制上述输出电流,以使得该输出电流值小于上述预定值,同时,使得上述输出端电压降低;短路电流限制电路,若上述输出端电压下降到预定电压,则使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的上述输出电流成为预定的短路电流值;以及动作状态检测电路,若上述输出电流限制电路及短路电流限制电路中至少一个动作,则生成预定的逻辑信号,向外部输出。根据本专利技术的恒压电路,其特征还在于该恒压电路进一步包括输出晶体管,从上述输入端向上述输出端输出与输入到控制极的信号相对应的电流;输出电压控制部,实行上述输出晶体管的动作控制,生成预定的基准电压,同时,生成与上述输出端电压成比例的比例电压,使得该比例电压成为该基准电压;上述过电流保护电路部限制上述输出晶体管的输出电流,以使得从上述输出晶体管输出的电流小于预定值。根据本专利技术的恒压电路,其特征还在于,上述输出晶体管、输出电压控制部、以及过电流保护电路部集成在一个IC中。为了实现上述目的,本专利技术提出一种电源系统装置,设有多个恒压电路,将输入到输入端的输入电压变换为恒定电压,从输出端向负载输出,该恒压电路设有过电流保护电路部,其实行限制从输出端输出的电流的过电流保护动作,以使得该输出电流值小于预定值,其特征在于 上述各恒压电路的过电流保护电路部分别生成表示过电流保护动作状态的逻辑信号,向外部输出。根据本专利技术的电源系统装置,其特征还在于上述各恒压电路的过电流保护电路部分别设有输出电流限制电路,若本文档来自技高网
...

【技术保护点】
一种恒压电路,将输入到输入端的输入电压变换成恒定电压,从输出端向负载输出,该恒压电路设有过电流保护电路部,其实行限制从输出端输出的电流的过电流保护动作,以使得该输出电流值小于预定值,其特征在于:上述过电流保护电路部生成表示过电流保护 动作状态的逻辑信号,向外部输出。

【技术特征摘要】
JP 2005-6-24 185221/051.一种恒压电路,将输入到输入端的输入电压变换成恒定电压,从输出端向负载输出,该恒压电路设有过电流保护电路部,其实行限制从输出端输出的电流的过电流保护动作,以使得该输出电流值小于预定值,其特征在于上述过电流保护电路部生成表示过电流保护动作状态的逻辑信号,向外部输出。2.根据权利要求1中所述的恒压电路,其特征在于上述过电流保护电路部设有输出电流限制电路,若上述输出电流成为预定值,则上述输出电流限制电路限制上述输出电流,以使得该输出电流值小于上述预定值;该输出电流限制电路生成表示动作状态的逻辑信号,向外部输出。3.根据权利要求1中所述的恒压电路,其特征在于上述过电流保护电路部设有短路电流限制电路,若上述输出电流成为预定值,则上述短路电流限制电路使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的上述输出电流成为预定的短路电流值;该短路电流限制电路生成表示动作状态的逻辑信号,向外部输出。4.根据权利要求1中所述的恒压电路,其特征在于上述过电流保护电路部包括输出电流限制电路,若上述输出电流成为预定值,则限制该输出电流,以使得该输出电流值小于上述预定值,同时,使得上述输出端电压降低;短路电流限制电路,若上述输出端电压下降到预定电压,则使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的该输出电流成为预定的短路电流值;上述输出电流限制电路及短路电流限制电路分别生成表示动作状态的逻辑信号,向外部输出。5.根据权利要求1中所述的恒压电路,其特征在于上述过电流保护电路部包括输出电流限制电路,若上述输出电流成为预定的过电流保护电流值以上,则限制上述输出电流,以使得该输出电流值小于上述预定值,同时,使得上述输出端电压降低;短路电流限制电路,若上述输出端电压下降到预定电压,则使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的上述输出电流成为预定的短路电流值;以及动作状态检测电路,若上述输出电流限制电路及短路电流限制电路中至少一个动作,则生成预定的逻辑信号,向外部输出。6.根据权利要求1-5中任一个所述的恒压电路,其特征在于该恒压电路进一步包括输出晶体管,从上述输入端向上述输出端输出与输入到控制极的信号相对应的电流;输出电压控制部,实行上述输出晶体管的动作控制,生成预定的基准电压,同时,生成与上述输出端电压成比例的比例电压,使得该比例电压成为该基准电压;上述过电流保护电路部限制上述输出晶体管的输出电流,以使得从上述输出晶体管输出的电流小于预定值。7.根据权利要求6中所述的恒压电路,其特征在于,上述输出晶体管、输出电压控制部、以及过电流保护电路部集成在一个IC中。8.一种电源系统装置,设有多个恒压电路,将输入到输入端的输入电压变换为恒定电压,从输出端向负载输出,该恒压电路设有过电流保护电路部,其实行限制从输出端输出的电流的过电流保护动作,以使得该输出电流值小于预定值,其特征在于上述各恒压电路的过电流保护电路部分别生成表示过电流保护动作状态的逻辑信号,向外部输出。9.根据权利要求8中所述的电源系统装置,其特征在于上述各恒压电路的过电流保护电路部分别设有输出电流限制电路,若上述输出电流成为预定值,则上述输出电流限制电路限制上述输出电流,以使得该输出电流值小于上述预定值;上述各输出电流限制电路分别生成表示动作状态的逻辑信号,向外部输出。10.根据权利要求8中所述的电源系统装置,其特征在于上述各恒压电路的过电流保护电路部分别设有短路电流限制电路,若上述输出电流成为预定值,则上述短路电流限制电路使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的上述输出电流成为预定的短路电流值;上述各短路电流限制电路分别生成表示动作状态的逻辑信号,向外部输出。11.根据权利要求8中所述的电源系统装置,其特征在于上述各恒压电路的过电流保护电路部分别包括输出电流限制电路,若上述输出电流成为预定值,则限制上述输出电流,以使得该输出电流值小于上述预定值,同时,使得上述输出端电压降低;短路电流限制电路,若上述输出端电压下降到预定电压,则使得上述输出端电压降低,同时,使得上述输出电流减少,以使得上述输出端电压下降到接地电压时的上述输出电流成为预定的短路电流值;上述各恒压电路的输出电流限制电路及短路电流限制电路分别生成表示动作状态的逻辑信号,向外部输出。12.根据权利要求8中所述的电源系统装置,其特征在于上述各恒压电路的过电流保护电路部分别包括输出电流限制电路,若上述输出电流成为预定的过电流保护电流值以上,则限制上述输出电流,以使得该输出电流值小于上述预定值,同时,使得上述输出端电压降低;短路电流限制电路,若上述输出端电压下降到预...

【专利技术属性】
技术研发人员:伊藤弘造
申请(专利权)人:株式会社理光
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利