一种多通道信号处理装置及方法制造方法及图纸

技术编号:33285572 阅读:15 留言:0更新日期:2022-04-30 23:52
本发明专利技术公开了一种多通道信号处理装置及方法,属于信号处理技术领域,本发明专利技术装置包括基带处理模块和射频处理模块。本发明专利技术适用于物联网信号处理,传输稳定性得到大幅度提高,传输的通道也扩展到最多支持两发两收,外部接口丰富,适用于对数据传输稳定性要求高,通道要求多,便于长时间数据处理的研发人员使用,提供一个有力的保障平台在上面进行开发研究与认证。认证。认证。

【技术实现步骤摘要】
一种多通道信号处理装置及方法


[0001]本专利技术属于信号处理
,具体涉及一种多通道信号处理装置及方法。

技术介绍

[0002]目前,随着通信的发展,物联网技术已经开展开来,由于物联网信号的测试具有场景多,时间长的特点,因此对信号的处理装置的尺寸以及耗电具有很高的要求,还需要满足室外操作的特点。前期的信号处理装置都是单个处理,且整机尺寸较大,很难满足室外操作的特点,也不具备同时对物联网信号进行收发测试的要求。

技术实现思路

[0003]针对现有技术中存在的上述技术问题,本专利技术提出了一种多通道信号处理装置及方法,设计合理,克服了现有技术的不足,具有良好的效果。
[0004]为了实现上述目的,本专利技术采用如下技术方案:
[0005]一种多通道信号处理装置,包括基带处理模块和射频处理模块;
[0006]基带处理模块,包括FPGA、ARM以及外设接口;
[0007]外设接口,包括FMC接口、HDMI口、SD card插口、网口和USB口;
[0008]FPGA与ARM作为数据处理的核心,通过可拓展接口AXI总线进行传输;
[0009]FPGA,被配置为用于对数据处理以及通道进行控制;
[0010]ARM,被配置为用于进行数据的联合处理以及与用户操控界面的数据交互;
[0011]FMC接口,被配置为用于FPGA与AD9361芯片的通信通道;
[0012]HDMI口,被配置为用于连接显示屏,能够对ARM中的操作系统进行显示查看;
[0013]SD card插口,被配置为用于SD卡的插拔,其中SD卡能够实现FPGA程序的烧写;
[0014]网口,被配置为用于实现ARM与用户操控界面的数据交互以及对整个模块的控制;
[0015]USB口,被配置为用于连接包括鼠标键盘在内的外设,方便对ARM中操作系统进行操控;
[0016]射频处理模块,包括低噪声放大器、混频器、低通滤波器、ADC、DAC、串行外设SPI接口模块;
[0017]低噪声放大器,被配置为用于增大有用信号功率,增强信噪比;
[0018]混频器,被配置为用于将基带信号与载波进行上变频或将接收信号进行下变频;
[0019]低通滤波器,被配置为用于滤除带外噪声;
[0020]ADC,被配置为用于将接收到的模拟信号采样为数字信号;
[0021]DAC,被配置为用于将数值信号转化为模拟信号;
[0022]串行外设SPI接口模块,被配置为用于配置ADC模块的初始化,让其开始工作。
[0023]优选地,ADC采用AD9361芯片。
[0024]优选地,AD9361芯片包含两个发射通道和两个接收通道,支持TDD和FDD两种工作模式,通过双通道12位并行数据端口与基带处理模块中相连接。
[0025]此外,本专利技术还提到一种多通道信号处理方法,该方法采用如上所述的一种多通道信号处理装置,具体包括如下步骤:
[0026]步骤1:通过FPGA对射频处理模块中低噪声放大器、混频器、低通滤波器、ADC、DAC进行配置,让其正常工作;
[0027]步骤2:AD9361芯片中的两个接收通道接收信号后经过采样,然后将数据通过FMC接口传给FPGA;
[0028]步骤3:AD9361芯片的AD位宽为12位,补零后将数据拼凑成32位通过AXI总线传给ARM;
[0029]步骤4:ARM将数据实时读取传给网口,用户操控界面收到数据后进行实时分析,实现物联网信号分析解调功能;
[0030]步骤5:用户操控界面将标准NB

IoT数据发送给ARM,ARM将数据存储起来后再取出,然后通过AXI总线传给FPGA;
[0031]步骤6:FPGA在接收到数据时先缓冲,然后存进DDR3中;存储结束后循环将DDR3中存储的数据进行下发,最后转成差分数据传给AD9361芯片;
[0032]步骤7:发送的标准NB

IoT数据经过DAC变为模拟信号从两个发射端口输出。
[0033]本专利技术所带来的有益技术效果:
[0034]本专利技术适用于物联网信号处理,传输稳定性得到大幅度提高,传输的通道也扩展到最多支持两发两收,外部接口丰富,适用于对数据传输稳定性要求高,通道要求多,便于长时间数据处理的研发人员使用,提供一个有力的保障平台在上面进行开发研究与认证。
附图说明
[0035]图1是本专利技术实施例的一种两发两收的高效物联网信号处理装置基带处理模块结构示意图。
具体实施方式
[0036]下面结合附图以及具体实施方式对本专利技术作进一步详细说明:
[0037]实施例1:
[0038]如图1所示,一种多通道信号处理装置,包括基带处理模块和射频处理模块;
[0039]基带处理模块,包括FPGA、ARM以及外设接口;
[0040]外设接口,包括FMC接口、HDMI口、SD card插口、网口和USB口;
[0041]FPGA与ARM作为数据处理的核心,通过可拓展接口AXI总线进行传输;
[0042]FPGA,被配置为用于对数据处理以及通道进行控制;
[0043]ARM,被配置为用于进行数据的联合处理以及与用户操控界面的数据交互;
[0044]FMC接口,被配置为用于FPGA与AD9361芯片的通信通道;
[0045]HDMI口,被配置为用于连接显示屏,能够对ARM中的操作系统进行显示查看;
[0046]SD card插口,被配置为用于SD卡的插拔,其中SD卡能够实现FPGA程序的烧写;
[0047]网口,被配置为用于实现ARM与用户操控界面的数据交互以及对整个模块的控制;
[0048]USB口,被配置为用于连接包括鼠标键盘在内的外设,方便对ARM中操作系统进行操控;
[0049]射频处理模块,包括低噪声放大器、混频器、低通滤波器、ADC、DAC、串行外设SPI接口模块;
[0050]低噪声放大器,被配置为用于增大有用信号功率,增强信噪比;
[0051]混频器,被配置为用于将基带信号与载波进行上变频或将接收信号进行下变频;
[0052]低通滤波器,被配置为用于滤除带外噪声;
[0053]ADC,被配置为用于将接收到的模拟信号采样为数字信号;
[0054]DAC,被配置为用于将数值信号转化为模拟信号;
[0055]串行外设SPI接口模块,被配置为用于配置ADC模块的初始化,让其开始工作。
[0056]ADC采用AD9361芯片。
[0057]AD9361芯片包含两个发射通道和两个接收通道,支持TDD和FDD两种工作模式,通过双通道12位并行数据端口与基带处理模块中相连接。
[0058]实施例2:
[0059]在上述实施例1的基础上,本专利技术还提到一种多通道信号处理方法,具体包括如下步骤:本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多通道信号处理装置,其特征在于:包括基带处理模块和射频处理模块;基带处理模块,包括FPGA、ARM以及外设接口;外设接口,包括FMC接口、HDMI口、SD card插口、网口和USB口;FPGA与ARM作为数据处理的核心,通过可拓展接口AXI总线进行传输;FPGA,被配置为用于对数据处理以及通道进行控制;ARM,被配置为用于进行数据的联合处理以及与用户操控界面的数据交互;FMC接口,被配置为用于FPGA与AD9361芯片的通信通道;HDMI口,被配置为用于连接显示屏,能够对ARM中的操作系统进行显示查看;SD card插口,被配置为用于SD卡的插拔,其中SD卡能够实现FPGA程序的烧写;网口,被配置为用于实现ARM与用户操控界面的数据交互以及对整个模块的控制;USB口,被配置为用于连接包括鼠标键盘在内的外设,方便对ARM中操作系统进行操控;射频处理模块,包括低噪声放大器、混频器、低通滤波器、ADC、DAC、串行外设SPI接口模块;低噪声放大器,被配置为用于增大有用信号功率,增强信噪比;混频器,被配置为用于将基带信号与载波进行上变频或将接收信号进行下变频;低通滤波器,被配置为用于滤除带外噪声;ADC,被配置为用于将接收到的模拟信号采样为数字信号;DAC,被配置为用于将数值信号转化为模拟信号;串行外设SPI接口模块,被配置为用于配置ADC模块的初始化,让其开始工作...

【专利技术属性】
技术研发人员:卢高健凌云志张煜徐兰天袁行猛
申请(专利权)人:中电科思仪科技安徽有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1