阵列基板、显示面板和显示装置制造方法及图纸

技术编号:33273854 阅读:16 留言:0更新日期:2022-04-30 23:31
本申请提出一种阵列基板、显示面板和显示装置,其中,阵列基板包括多条数据线、扫描线、像素阵列、第一公共电极线和第二公共电极线,阵列基板采用HSD设计,阵列基板上设置了第一公共电极线和第二公共电极线,第二公共电极线设置于数据线上并彼此连接形成公共电极网状结构,确保公共电极电压信号的稳定性,有效提高了显示面板的显示效果。高了显示面板的显示效果。高了显示面板的显示效果。

【技术实现步骤摘要】
阵列基板、显示面板和显示装置


[0001]本申请属于阵列基板
,尤其涉及一种阵列基板、显示面板和显示装置。

技术介绍

[0002]阵列基板由子像素阵列组成,子像素的公共电极和像素电极形成存储电容,确保子像素在薄膜晶体管关闭状态下画面正常显示,同时,由于阵列基板上的公共电极与彩膜基板上的公共电极的电压信号相同,可以屏蔽像素边缘的不规律电场,避免液晶分子导向紊乱出现暗纹,因此,阵列基板上的公共电极的电压信号的稳定性对于阵列基板以及显示面板的显示效果至关重要。
[0003]为了提高公共电极电压信号的稳定性,通常的做法是,将整个面板的公共电极电压信号形成网状来确保整个阵列基板的公共电极电压信号的稳定性,但是一般的网状设计会严重影响画素开口率,而如何在开口率影响最小的情况进行网状公共电极设计是一大难点。
[0004]其中,HSD(Half Source Driving,半源极驱动)像素阵列中,水平方向相邻两个像素单元共用一条数据线,相较于传统像素阵列,数据线可以减少一半,同时同一行相邻像素单元连接到不同扫描线上,同一行中彼此间隔一个像素单元的像素连接在同一条扫描线上,因此扫描线相对于传统像素阵列增加一倍的数量。
[0005]通常的HSD设计为了在竖直方向X上实现+

+

翻转显示需要2线驱动,即同一数据线上的数据信号在每两行扫描线输入行开启信号时需要翻转电平,电平翻转导致功耗增加,且由于同一条数据线两侧像素驱动顺序不同,数据信号的延迟会使相邻像素充电差异,而产生垂直亮暗线的显示缺陷。
[0006]同时,通常的HSD设计中,网状公共电极结构处于相邻四个像素电极之间,相邻行的公共电极通过导电结构连接,为了避免不同信号与导电结构之间互相影响,4个像素电极相邻位置都有一个缺口,严重影响画素开口率。
[0007]为了解决HSD功耗高,垂直亮暗线的弊端,像素电极采用长短手设计,即同一行中每两个相邻的子像素与同一数据线连接,同时,相同列的不同行的子像素交叉连接至相邻两条数据线,同一行中每两个相邻的子像素分别连接至相邻两条不同的扫描线,同一列的不同行的子像素连接至不同的扫描线。
[0008]通过采用长短手设计,可以实现用列翻转驱动在竖直方向X实现+

+

翻转显示,但是由于长短手设计中,同一行中每两个相邻的子像素中远离数据线的像素电极需要通过导电结构跨接,占据了原用于设置公共电极结构的位置,导致无法正常使用原有的公共电极结构设计,公共电极电压信号彼此断开,无法形成网状结构,导致稳定性降低。

技术实现思路

[0009]本申请的目的在于提供一种阵列基板,通过在数据线上增设另一公共电极线并对应连接,实现公共电极网状结构,解决传统的长短手设计中无法设计网状公共电极结构导
致公共电极电压信号稳定性降低的问题。
[0010]本申请实施例的第一方面提出了一种阵列基板,包括包括多条数据线、多条扫描线和像素阵列,所述数据线用于输入对应极性的数据信号,所述扫描线用于逐行输入行开启信号,所述像素阵列包括阵列排布的像素单元;所述像素单元包括像素电极和薄膜晶体管,所述像素电极阵列排布,每一所述像素电极通过所述薄膜晶体管分别与所述数据线和扫描线连接;与各所述像素电极边缘部分重叠形成存储电容的多条第一公共电极线;设置于每一所述数据线上的第二公共电极线,各所述第二公共电极线通过导电结构对应连接。
[0011]本申请一实施方式,所述第二公共电极线与所述第一公共电极线接入相同大小的公共电极电压信号。
[0012]本申请一实施方式,同行相邻两个所述像素单元构成像素单元组,相邻的所述像素单元组分别与相邻的两条所述数据线连接,同行相邻的两个所述像素单元与同一所述数据线连接并分别与相邻两条不同的所述扫描线连接,同列的两个所述像素单元组中对角两个所述像素单元分别与相邻两条不同的所述扫描线连接,同行间隔一个所述像素单元的两个所述像素单元与相同所述扫描线连接;相邻行的所述像素单元组之间设置有用于容置对应所述薄膜晶体管和所述扫描线的走线区,相邻所述第二公共电极线通过设置于所述走线区的所述导电结构对应连接。
[0013]本申请一实施方式,所述第一公共电极线包括与所述像素电极边缘部分分别重叠的第一子公共电极线和第二子公共电极线;所述第一子公共电极线位于所述像素电极组中的相邻两个所述像素电极之间;所述第二子公共电极线位于所述像素电极组的外围;相邻行的所述像素电极组中,各所述第一子公共电极线沿竖直方向相连,且所述第一子公共电极线和所述第二子公共电极线位于不同层;所述走线区还设置有多个第一过孔,所述第一子公共电极线通过所述第一过孔与所述导电结构连接;对应所述像素电极组的所述第二子公共电极线通过所述第一过孔与所述导电结构连接;相邻列的所述第二公共电极线通过所述导电结构连接。
[0014]本申请一实施方式,所述第一过孔设置于所述相邻行的所述像素单元组之间的走线区位置,且与当前所述像素单元组连接的所述数据线临近设置。
[0015]本申请一实施方式,多个所述像素单元组以每两行和每三列为一周期像素单元组,对应每一所述周期像素单元组中设置有两个所述第一过孔;其中,一所述第一过孔设置于第n列第m行的所述像素单元组和第n列第m+1行的所述像素单元组之间,另一所述第一过孔设置于第n+3列第m+1行的所述像素单元组和第n+3列第m+2行的所述像素单元组之间,其中,n=3*(k

1)+1,k和m为正整数。
[0016]本申请一实施方式,相邻行的所述像素单元之间设置有用于容置对应所述薄膜晶体管和所述扫描线的走线区;每一所述像素电极设置有一个缺角,所述缺角临近所述数据线和所述走线区设
置,对应每一所述缺角位置设置有第二过孔;所述第一公共电极线通过所述第二过孔与所述导电结构连接,所述第二公共电极线通过所述导电结构与所述第二过孔连接。
[0017]本申请一实施方式,每两个所述第二过孔以数据线为中心对称设置于两侧。
[0018]本申请实施例的第二方面提出了一种显示面板,包括彩膜基板、液晶层和如上所述的阵列基板,所述液晶层设置于所述彩膜基板和所述阵列基板之间。
[0019]本申请实施例的第三方面提出了一种显示装置,包括背光模组、显示面板驱动电路和如上所述的显示面板,所述显示面板驱动电路与所述显示面板对应连接,所述背光模组与所述显示面板相对设置。
[0020]本申请实施例与现有技术相比存在的有益效果是:阵列基板采用HSD设计,同时,阵列基板上,设置了第一公共电极线和第二公共电极线,第二公共电极线设置于数据线上并彼此连接形成公共电极网状结构,确保公共电极电压信号的稳定性,有效提高了显示面板的显示效果。
附图说明
[0021]图1为本申请实施例一提供的阵列基板的子像素的结排列意图;图2为本申请实施例二提供的阵列基板的结构示意图;图3为本申请实施例三提供的阵列基板的结构示意图;图4为本申请实施例本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种阵列基板,包括多条数据线、多条扫描线和像素阵列,所述数据线用于输入对应极性的数据信号,所述扫描线用于逐行输入行开启信号,所述像素阵列包括阵列排布的像素单元,其特征在于:所述像素单元包括像素电极和薄膜晶体管,所述像素电极阵列排布,每一所述像素电极通过所述薄膜晶体管分别与所述数据线和扫描线连接;与各所述像素电极边缘部分重叠形成存储电容的多条第一公共电极线;设置于每一所述数据线上的第二公共电极线,各所述第二公共电极线通过导电结构对应连接。2.如权利要求1所述的阵列基板,其特征在于,所述第二公共电极线与所述第一公共电极线接入相同大小的公共电极电压信号。3.如权利要求1所述的阵列基板,其特征在于,同行相邻两个所述像素单元构成像素单元组,相邻的所述像素单元组分别与相邻的两条所述数据线连接,同行相邻的两个所述像素单元与同一所述数据线连接并分别与相邻两条不同的所述扫描线连接,同列的两个所述像素单元组中对角两个所述像素单元分别与相邻两条不同的所述扫描线连接,同行间隔一个所述像素单元的两个所述像素单元与相同所述扫描线连接;相邻行的所述像素单元组之间设置有用于容置对应所述薄膜晶体管和所述扫描线的走线区,相邻所述第二公共电极线通过设置于所述走线区的所述导电结构对应连接。4.如权利要求3所述的阵列基板,其特征在于,所述第一公共电极线包括与所述像素电极边缘部分分别重叠的第一子公共电极线和第二子公共电极线;所述第一子公共电极线位于所述像素电极组中的相邻两个所述像素电极之间;所述第二子公共电极线位于所述像素电极组的外围;相邻行的所述像素电极组中,各所述第一子公共电极线沿竖直方向相连,且所述第一子公共电极线和所述第二子公共电极线位于不同层;所述走线区还设置有多个第一过孔,所述第一子公共电极线通过...

【专利技术属性】
技术研发人员:杨艳娜马静
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1