像素驱动电路及其驱动方法、显示面板技术

技术编号:32797121 阅读:57 留言:0更新日期:2022-03-23 20:00
一种像素驱动电路及其驱动方法、显示面板,像素驱动电路包括:驱动晶体管(T3)、数据写入电路(7)、阈值补偿电路(8)、第一电容(C1)、第二电容(C2),驱动晶体管(T3)的栅极连接第一节点(N1),第一极连接第二节点(N2),第二极连接第三节点(N3);数据写入电路(7)用于响应第一栅极驱动信号端(G1)的信号将数据信号端(Da)的信号传输到第二节点(N2);阈值补偿电路(8)用于响应第二栅极驱动信号端(G2)的信号以连通第一节点(N1)和第三节点(N3);第一电容(C1)连接于第一节点(N1)和第一栅极驱动信号端(G1)之间;第二电容(C2)连接于第一节点(N1)和第二栅极驱动信号端(G2)之间;数据写入电路(7)的导通电平为低电平,阈值补偿电路(8)的导通电平为高电平,第一电容(C1)的电容值大于第二电容(C2)的电容值。应用该像素驱动电路的显示面板功耗较低。示面板功耗较低。示面板功耗较低。

【技术实现步骤摘要】
【国外来华专利技术】像素驱动电路及其驱动方法、显示面板


[0001]本公开涉及显示
,尤其涉及一种像素驱动电路及其驱动方法、显示面板。

技术介绍

[0002]相关技术中,为降低驱动晶体管在发光阶段的漏电流,像素驱动电路可以采用低温多晶氧化物(Low temperature polycrystalline oxide,LTPO)技术形成。
[0003]通过LTPO技术形成显示面板中包括N型的氧化物晶体管和P型的低温多晶硅晶体管,氧化物晶体管需要单独的栅线向其提供栅极驱动信号,该栅线上的电压变化会对显示面板的正常驱动造成不良影响。
[0004]需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
[0005]公开内容
[0006]根据本公开的一个方面,提供一种像素驱动电路,其中,所述像素驱动电路包括:驱动晶体管、数据写入电路、阈值补偿电路、第一电容、第二电容,驱动晶体管的栅极连接第一节点,第一极连接第二节点,第二极连接第三节点;数据写入电路连接所述第二节点、数据信号端,用于响应第一栅极驱动信号端的信号将所述数据信号端的信号传输到所述第二节点;阈值补偿电路连接所述第一节点、第三节点、第二栅极驱动信号端,用于响应所述第二栅极驱动信号端的信号以连通所述第一节点和所述第三节点;第一电容连接于所述第一节点和所述第一栅极驱动信号端之间;第二电容连接于所述第一节点和所述第二栅极驱动信号端之间;其中,所述数据写入电路的导通电平为低电平,所述阈值补偿电路的导通电平为高电平,且所述第一电容的电容值大于所述第二电容的电容值。
[0007]本公开一种示例性实施例中,所述第一电容的电容值为C1,所述第二电容的电容值为C2,C1/C2大于等于1.5且小于等于4。
[0008]本公开一种示例性实施例中,所述数据写入电路包括:P型的第四晶体管,第四晶体管的栅极连接所述第一栅极驱动信号端,第一极连接所述第二节点,第二极连接所述数据信号端;所述阈值补偿电路包括:N型的第二晶体管,第二晶体管的栅极连接所述第二栅极驱动信号端,第一极连接所述第一节点,第二极连接所述第三节点。
[0009]本公开一种示例性实施例中,所述驱动晶体管为P型晶体管,所述像素驱动电路还包括:控制电路、耦合电路,控制电路连接第二电源端、第二节点、第三节点、第四节点、使能信号端,用于响应所述使能信号端的信号将所述第二电源端的信号传输到所述第二节点,以及用于响应所述使能信号端的信号以连通所述第三节点和所述第四节点;耦合电路连接于所述第一节点和所述第二电源端之间。
[0010]本公开一种示例性实施例中,所述像素驱动电路还包括:第一复位电路,第一复位电路连接所述第一节点、第一初始信号端、第一复位信号端,用于响应所述第一复位信号端的信号将所述第一初始信号端的信号传输到所述第一节点。
[0011]本公开一种示例性实施例中,所述第四节点用于连接一发光单元,所述像素驱动
电路还包括:第三复位电路,第三复位电路连接所述第四节点、第二初始信号端、第三复位信号端,用于响应所述第三复位信号端的信号将所述第二初始信号端的信号传输到所述第四节点。
[0012]本公开一种示例性实施例中,所述像素驱动电路还包括:第二复位电路,第二复位电路连接所述第二节点、第一电源端,用于响应一控制信号将所述第一电源端的信号传输到所述第二节点。
[0013]本公开一种示例性实施例中,所述驱动晶体管为P型晶体管,所述像素驱动电路还包括:控制电路、第三复位电路,控制电路连接第二电源端、第二节点、第三节点、第四节点、使能信号端,用于响应所述使能信号端的信号将所述第二电源端的信号传输到所述第二节点,以及用于响应所述使能信号端的信号以连通所述第三节点和所述第四节点;第三复位电路连接所述第四节点、第二初始信号端、第三复位信号端,用于响应所述第三复位信号端的信号将所述第二初始信号端的信号传输到所述第四节点;所述第一复位电路的导通信号和所述第三复位电路的导通信号极性相反,所述第一复位信号端的信号和所述第三复位信号端的信号极性相反;所述第二复位电路的导通电平与所述第一复位电路的导通电平极性相反;所述第二复位电路还连接所述第三复位信号端,所述第二复位电路用于响应所述第三复位信号端的信号将所述第一电源端的信号传输到所述第二节点。
[0014]本公开一种示例性实施例中,所述第一电源端共用所述第二电源端。
[0015]本公开一种示例性实施例中,所述耦合电路包括:第三电容,第三电容连接于所述第一节点和所述第二电源端之间;其中,所述第三电容的电容值大于所述第一电容的电容值,且所述第三电容的电容值大于所述第二电容的电容值。
[0016]本公开一种示例性实施例中,所述控制电路包括:第五晶体管、第六晶体管,第五晶体管的栅极连接所述使能信号端,第一极连接所述第二电源端,第二极连接所述第二节点;第六晶体管的栅极连接所述使能信号端,第一极连接所述第三节点,第二极连接所述第四节点。
[0017]本公开一种示例性实施例中,所述第一复位电路包括:第一晶体管,第一晶体管的栅极连接所述第一复位信号端,第一极连接所述第一初始信号端,第二极连接所述第一节点;所述第三复位电路包括:第七晶体管,第七晶体管的栅极连接所述第三复位信号端,第一极连接所述第二初始信号端,第二极连接所述第四节点;所述第二复位电路包括:第八晶体管,第八晶体管的栅极连接所述第三复位信号端,第一极连接所述第一电源端,第二极连接所述第二节点;其中,所述第一晶体管为N型晶体管,第七晶体管、第八晶体管为P型晶体管。
[0018]本公开一种示例性实施例中,所述数据写入电路包括:第四晶体管,第四晶体管的栅极连接所述第一栅极驱动信号端,第一极连接所述第二节点,第二极连接所述数据信号端;所述阈值补偿电路包括:第二晶体管,第二晶体管的栅极连接所述第二栅极驱动信号端,第一极连接所述第一节点,第二极连接所述第三节点;所述像素驱动电路还包括:控制电路、耦合电路、第一复位电路、第三复位电路、第二复位电路;所述控制电路包括:第五晶体管、第六晶体管,第五晶体管的栅极连接使能信号端,第一极连接第二电源端,第二极连接所述第二节点;第六晶体管的栅极连接所述使能信号端,第一极连接所述第三节点,第二极连接第四节点;所述耦合电路包括:第三电容,第三电容连接于所述第一节点和所述第二
电源端之间;所述第一复位电路包括:第一晶体管,第一晶体管的栅极连接第一复位信号端,第一极连接第一初始信号端,第二极连接所述第一节点;所述第三复位电路包括:第七晶体管,第七晶体管的栅极连接第三复位信号端,第一极连接第二初始信号端,第二极连接所述第四节点;所述第二复位电路包括:第八晶体管,第八晶体管的栅极连接所述第三复位信号端,第一极连接第一电源端,第二极连接所述第二节点;其中,所述第一晶体管、第二晶体管为氧化物晶体管,所述驱动晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管为低温多晶硅晶体管。<本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种像素驱动电路,其中,所述像素驱动电路包括:驱动晶体管,栅极连接第一节点,第一极连接第二节点,第二极连接第三节点;数据写入电路,连接所述第二节点、数据信号端,用于响应第一栅极驱动信号端的信号将所述数据信号端的信号传输到所述第二节点;阈值补偿电路,连接所述第一节点、第三节点、第二栅极驱动信号端,用于响应所述第二栅极驱动信号端的信号以连通所述第一节点和所述第三节点;第一电容,连接于所述第一节点和所述第一栅极驱动信号端之间;第二电容,连接于所述第一节点和所述第二栅极驱动信号端之间;其中,所述数据写入电路的导通电平为低电平,所述阈值补偿电路的导通电平为高电平,且所述第一电容的电容值大于所述第二电容的电容值。2.根据权利要求1所述的像素驱动电路,其中,所述第一电容的电容值为C1,所述第二电容的电容值为C2,C1/C2大于等于1.5且小于等于4。3.根据权利要求1所述的像素驱动电路,其中,所述数据写入电路包括:P型的第四晶体管,栅极连接所述第一栅极驱动信号端,第一极连接所述第二节点,第二极连接所述数据信号端;所述阈值补偿电路包括:N型的第二晶体管,栅极连接所述第二栅极驱动信号端,第一极连接所述第一节点,第二极连接所述第三节点。4.根据权利要求1所述的像素驱动电路,其中,所述驱动晶体管为P型晶体管,所述像素驱动电路还包括:控制电路,连接第二电源端、第二节点、第三节点、第四节点、使能信号端,用于响应所述使能信号端的信号将所述第二电源端的信号传输到所述第二节点,以及用于响应所述使能信号端的信号以连通所述第三节点和所述第四节点;耦合电路,连接于所述第一节点和所述第二电源端之间。5.根据权利要求1所述的像素驱动电路,其中,所述像素驱动电路还包括:第一复位电路,连接所述第一节点、第一初始信号端、第一复位信号端,用于响应所述第一复位信号端的信号将所述第一初始信号端的信号传输到所述第一节点。6.根据权利要求4所述的像素驱动电路,其中,所述第四节点用于连接一发光单元,所述像素驱动电路还包括:第三复位电路,连接所述第四节点、第二初始信号端、第三复位信号端,用于响应所述第三复位信号端的信号将所述第二初始信号端的信号传输到所述第四节点。7.根据权利要求5所述的像素驱动电路,其中,所述像素驱动电路还包括:第二复位电路,连接所述第二节点、第一电源端,用于响应一控制信号将所述第一电源端的信号传输到所述第二节点。8.根据权利要求7所述的像素驱动电路,其中,所述驱动晶体管为P型晶体管,所述像素驱动电路还包括:控制电路,连接第二电源端、第二节点、第三节点、第四节点、使能信号端,用于响应所述使能信号端的信号将所述第二电源端的信号传输到所述第二节点,以及用于响应所述使
能信号端的信号以连通所述第三节点和所述第四节点;第三复位电路,连接所述第四节点、第二初始信号端、第三复位信号端,用于响应所述第三复位信号端的信号将所述第二初始信号端的信号传输到所述第四节点;所述第一复位电路的导通信号和所述第三复位电路的导通信号极性相反,所述第一复位信号端的信号和所述第三复位信号端的信号极性相反;所述第二复位电路的导通电平与所述第一复位电路的导通电平极性相反;所述第二复位电路还连接所述第三复位信号端,所述第二复位电路用于响应所述第三复位信号端的信号将所述第一电源端的信号传输到所述第二节点。9.根据权利要求8所述的像素驱动电路,其中,所述第一电源端共用所述第二电源端。10.根据权利要求4所述的像素驱动电路,其中,所述耦合电路包括:第三电容,连接于所述第一节点和所述第二电源端之间;其中,所述第三电容的电容值大于所述第一电容的电容值,且所述第三电容的电容值大于所述第二电容的电容值。11.根据权利要求4所述的像素驱动电路,其中,所述控制电路包括:第五晶体管,栅极连接所述使能信号端,第一极连接所述第二电源端,第二极连接所述第二节点;第六晶体管,栅极连接所述使能信号端,第一极连接所述第三节点,第二极连接所述第四节点。12.根据权利要求8所述的像素驱动电路,其中,所述第一复位电路包括:第一晶体管,栅极连接所述第一复位信号端,第一极连接所述第一初始信号端,第二极连接所述第一节点;所述第三复位电路包括:第七晶体管,栅极连接所述第三复位信号端,第一极连接所述第二初始信号端,第二极连接所述第四节点;所述第二复位电路包括:第八晶体管,栅极连接所述第三复位信号端,第一极连接所述第一电源端,第二极连接所述第二节点;其中,所述第一晶体管为N型晶体管,第七晶体管、第八晶体管为P型晶体管。13.根据权利要求1所述的像素驱动电路,其中,所述数据写入电路包括:第四晶体管,栅极连接所述第一栅极驱动信号端,第一极连接所述第二节点,第二极连接所述数据信号端;所述阈值补偿电路包括:第二晶体管,栅极...

【专利技术属性】
技术研发人员:黄耀王本莲胡明刘烺张锴黄炜赟
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1