一种像素驱动电路及其驱动方法和显示装置制造方法及图纸

技术编号:32749572 阅读:20 留言:0更新日期:2022-03-20 08:57
本发明专利技术提供了一种像素驱动电路及其驱动方法和显示装置,仅需要第一控制信号和第二控制信号两个控制信号,而完成对相应模块的驱动,实现对发光元件的发光控制。本发明专利技术通过减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,达到提升显示装置的像素密度的目的。的目的。的目的。

【技术实现步骤摘要】
一种像素驱动电路及其驱动方法和显示装置


[0001]本专利技术涉及显示
,更为具体地说,涉及一种像素驱动电路及其驱动方法和显示装置。

技术介绍

[0002]自发光显示装置具有自发光、驱动电压低、发光效率高、响应速度快、轻薄、对比度高等优点,被认为是下一代最具有发展潜力显示装置。自发光显示装置中的像素包括像素驱动电路。像素驱动电路中的驱动晶体管可产生驱动电流,发光元件响应该驱动电流而发光,因而像素驱动电路成为多数自发光显示装置中不可或缺的元件。但是,现有的像素驱动电路的尺寸较大,影响显示装置的像素密度。

技术实现思路

[0003]有鉴于此,本专利技术提供了一种像素驱动电路及其驱动方法和显示装置,有效解决现有技术存在的技术问题,减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,提升显示装置的像素密度。
[0004]为实现上述目的,本专利技术提供的技术方案如下:
[0005]一种像素驱动电路,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;
[0006]所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;
[0007]所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;
[0008]所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;
[0009]所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。
[0010]可选的,所述复位模块包括第一晶体管,所述第一晶体管的控制端接入所述第一控制信号,所述第一晶体管的第一端与所述复位电压端电连接,所述第一晶体管的第二端与所述驱动晶体管的控制端电连接。
[0011]可选的,所述辅助模块包括第二晶体管,所述第二晶体管的控制端接入所述第一控制信号,所述第二晶体管的第一端与所述驱动晶体管的第二端电连接,所述第二晶体管的第二端与所述驱动晶体管的控制端电连接;
[0012]所述第一晶体管和所述第二晶体管的导通类型不同。
[0013]可选的,所述数据写入模块包括第三晶体管,所述第三晶体管的控制端接入所述
第二控制信号,所述第三晶体管的第一端与数据电压端电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接。
[0014]可选的,所述发光控制模块包括第四晶体管和第五晶体管,所述第四晶体管的控制端和所述第五晶体管的控制端均接入所述第二控制信号,所述第四晶体管的第一端与所述第一电源电压端电连接,所述第四晶体管的第二端与所述驱动晶体管的第一端电连接,所述第五晶体管的第一端与所述驱动晶体管的控制端电连接,所述第五晶体管的第二端与所述发光元件的第一端电连接;
[0015]所述第四晶体管和所述第五晶体管的导通类型相同,且所述第四晶体管与所述第三晶体管的导通类型不同。
[0016]可选的,所述复位模块用于响应所述第一控制信号而工作,还将所述发光元件的第一端与所述复位电压端连通。
[0017]可选的,所述复位模块包括第六晶体管,所述第六晶体管的控制端接入所述第一控制信号,所述第六晶体管的第一端与所述复位电压端电连接,所述第六晶体管的第二端与所述发光元件的第一端电连接。
[0018]可选的,所述像素驱动电路还包括存储电容,所述存储电容的第一端与所述第一电源电压端电连接,所述存储电容的第二端与所述驱动晶体管的控制端电连接。
[0019]相应的,本专利技术还提供了一种驱动方法,用于驱动上述的像素驱动电路,所述驱动方法包括依次进行的复位阶段、数据写入阶段和发光阶段;
[0020]在所述复位阶段,所述复位模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作;
[0021]在所述数据写入阶段,所述辅助模块响应所述第一控制信号而工作,同时所述数据写入模块响应所述第二控制信号而工作;
[0022]在所述发光阶段,所述辅助模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作。
[0023]相应的,本专利技术还提供了一种显示装置,所述显示装置包括上述的像素驱动电路。
[0024]相较于现有技术,本专利技术提供的技术方案至少具有以下优点:
[0025]本专利技术提供了一种像素驱动电路及其驱动方法和显示装置,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。
[0026]由上述内容可知,本专利技术提供的技术方案,仅需要第一控制信号和第二控制信号两个控制信号,而完成对相应模块的驱动,实现对发光元件的发光控制。本专利技术通过减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,达到提升显示装置的像素密度的目的。
附图说明
[0027]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0028]图1为本专利技术实施例提供的一种像素驱动电路的结构示意图;
[0029]图2为本专利技术实施例提供的另一种像素驱动电路的结构示意图;
[0030]图3为本专利技术实施例提供的又一种像素驱动电路的结构示意图;
[0031]图4为本专利技术实施例提供的又一种像素驱动电路的结构示意图;
[0032]图5为本专利技术实施例提供的又一种像素驱动电路的结构示意图;
[0033]图6为本专利技术实施例提供的一种驱动方法的流程图;
[0034]图7为本专利技术实施例提供的一种时序图;
[0035]图8为本专利技术实施例提供的一种显示装置的结构示意图。
具体实施方式
[0036]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。2.根据权利要求1所述的像素驱动电路,其特征在于,所述复位模块包括第一晶体管,所述第一晶体管的控制端接入所述第一控制信号,所述第一晶体管的第一端与所述复位电压端电连接,所述第一晶体管的第二端与所述驱动晶体管的控制端电连接。3.根据权利要求2所述的像素驱动电路,其特征在于,所述辅助模块包括第二晶体管,所述第二晶体管的控制端接入所述第一控制信号,所述第二晶体管的第一端与所述驱动晶体管的第二端电连接,所述第二晶体管的第二端与所述驱动晶体管的控制端电连接;所述第一晶体管和所述第二晶体管的导通类型不同。4.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入模块包括第三晶体管,所述第三晶体管的控制端接入所述第二控制信号,所述第三晶体管的第一端与数据电压端电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接。5.根据权利要求4所述的像素驱动电路,其特征在于,所述发光控制模块包括第四晶体管和第五晶体管,所述第四晶体管的控制端和所述第五晶体管的控制...

【专利技术属性】
技术研发人员:李东华魏晓丽
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1