本发明专利技术提供一种抑制功率效率的下降的功率放大电路。功率放大电路包含:高通滤波器,在一端输入高频输入信号;第1放大器,将从高通滤波器的另一端输出的高频输入信号放大,并输出放大后的高频信号;第2放大器,将高频信号放大,并输出放大后的高频输出信号;自耦变压器,进行第1放大器与第2放大器之间的阻抗匹配;和阻抗电路,一端与高通滤波器的另一端电连接,另一端与向第1放大器输出偏置电压或偏置电流的偏置电路的输出端子电连接,并将从高通滤波器的另一端输出的高频输入信号输出到偏置电路。路。路。
【技术实现步骤摘要】
功率放大电路
[0001]本专利技术涉及功率放大电路。
技术介绍
[0002]已知有将高频信号的频带(以下,有时称为“信号频带”)中的增益平坦化的放大电路(例如,参照下述的专利文献1)。
[0003]构成放大器的晶体管的最大可用功率增益(Maximum Available Power Gain:MAG)具有如下的特性,即,在低频区域中高,且随着频率变高而变低。因此,在专利文献1记载的技术中,对级间匹配电路使用了高通滤波器。由此,在晶体管的基极,输入低频分量被高通滤波器减衰之后的高频信号。其结果是,晶体管的最大可用功率增益的特性被抵消,因此从晶体管的集电极输出的高频信号的信号电平被平坦化。
[0004]在先技术文献
[0005]专利文献
[0006]专利文献1:日本特开2010
‑
200107号公报
[0007]专利文献2:日本特开2004
‑
266875号公报
[0008]专利文献3:美国专利申请公开第2017/0257069号说明书
[0009]像上述的那样,专利文献1记载的技术对级间匹配电路使用了高通滤波器。也就是说,专利文献1记载的技术在信号频带的下限频率附近,即,在高通滤波器的截止频率附近,使高频信号减衰。因此,专利文献1记载的技术在信号频带的下限频率附近产生功率损耗,功率效率下降。
[0010]在专利文献1记载的技术中,在各级放大器中产生上述的功率损耗。在将多个放大器进行了多级连接的放大电路中,随着趋向于后级,晶体管尺寸(“指(finger)”的数目)变大,消耗功率也大。因此,在专利文献1记载的技术中,随着趋向于后级,功率损耗变大。也就是说,在后级的放大器中产生的功率损耗的影响比在前级的放大器中产生的功率损耗大,导致放大电路整体的功率效率的大的下降。
技术实现思路
[0011]专利技术要解决的课题
[0012]本专利技术是鉴于上述情形而完成的,其目的在于,抑制功率效率的下降。
[0013]用于解决课题的技术方案
[0014]本专利技术的一个侧面的功率放大电路包含:高通滤波器,在一端输入高频输入信号;第1放大器,将从高通滤波器的另一端输出的高频输入信号放大,并输出放大后的高频信号;第2放大器,将高频信号放大,并输出放大后的高频输出信号;自耦变压器,电连接在第1放大器与第2放大器之间,进行第1放大器与第2放大器之间的阻抗匹配;和阻抗电路,一端与高通滤波器的另一端电连接,另一端与向第1放大器输出偏置电压或偏置电流的偏置电路的输出端子电连接,并将从高通滤波器的另一端输出的高频输入信号输出到偏置电路。
[0015]本专利技术的另一个侧面的功率放大电路包含:高通滤波器,在一端输入高频输入信号;第1放大器,将从高通滤波器的另一端输出的高频输入信号放大,并输出放大后的高频信号;第2放大器,将高频信号放大,并输出放大后的高频输出信号;传输线路变压器,电连接在第1放大器与第2放大器之间,进行第1放大器与第2放大器之间的阻抗匹配;和阻抗电路,一端与高通滤波器的另一端电连接,另一端与向第1放大器输出偏置电压或偏置电流的偏置电路的输出端子电连接,并将从高通滤波器的另一端输出的高频输入信号输出到偏置电路。
[0016]本专利技术的另一个侧面的功率放大电路包含:高通滤波器,在一端输入高频输入信号;第1放大器,将从高通滤波器的另一端输出的高频输入信号放大,并输出放大后的高频信号;第2放大器,将高频信号放大,并输出放大后的高频输出信号;常规变压器,电连接在第1放大器与第2放大器之间,进行第1放大器与第2放大器之间的阻抗匹配;和阻抗电路,一端与高通滤波器的另一端电连接,另一端与向第1放大器输出偏置电压或偏置电流的偏置电路的输出端子电连接,并将从高通滤波器的另一端输出的高频输入信号输出到偏置电路。
[0017]专利技术效果
[0018]根据本专利技术,能够抑制功率效率的下降。
附图说明
[0019]图1是示出第1实施方式的功率放大电路的结构的图。
[0020]图2是示出第1实施方式的功率放大电路的第1放大器的结构的图。
[0021]图3是示出第1实施方式的功率放大电路的第2放大器的结构的图。
[0022]图4是示出第1实施方式的功率放大电路的偏置电路的结构的图。
[0023]图5是示出第1比较例的功率放大电路的结构的图。
[0024]图6是示出第1实施方式以及第1比较例的电路仿真结果的图。
[0025]图7是示出第1实施方式以及第1比较例的电路仿真结果的图。
[0026]图8是示出第1实施方式以及第1比较例的电路仿真结果的图。
[0027]图9是示出第1实施方式以及第1比较例的电路仿真结果的图。
[0028]图10是示出第1实施方式以及第1比较例的电路仿真结果的图。
[0029]图11是示出第1实施方式的功率放大电路的电路仿真结果的图。
[0030]图12是示出第2比较例的功率放大电路的结构的图。
[0031]图13是示出第1实施方式以及第2比较例的电路仿真结果的图。
[0032]图14是示出第1实施方式以及第2比较例的电路仿真结果的图。
[0033]图15是示出第1实施方式以及第2比较例的电路仿真结果的图。
[0034]图16是示出第1实施方式以及第2比较例的电路仿真结果的图。
[0035]图17是示出第1实施方式以及第2比较例的电路仿真结果的图。
[0036]图18是示出第2实施方式的级间匹配电路的结构的图。
[0037]图19是示出第3实施方式的级间匹配电路的结构的图。
[0038]图20是示出第4实施方式的阻抗电路的结构的图。
[0039]图21是示出第5实施方式的第1放大器的结构的图。
[0040]附图标记说明
[0041]1、100、110:功率放大电路;
[0042]11:高通滤波器;
[0043]13、13A:第1放大器;
[0044]13
‑
1、13
‑
2、
…
、13
‑
M、13A
‑
1、13A
‑
2、
…
、13A
‑
M、20
‑
1、20
‑
2、
…
、20
‑
N:单元;
[0045]14、14A、14B
‑
1、14B
‑
2、
…
、14B
‑
M:阻抗电路;
[0046]14c:电容器;
[0047]15:第1偏置电路;
[0048]16、22:扼流线圈;
[0049]17:DC阻隔电容器;
[0050]18:自耦变压器;
[0051]18A:传输线路变压器;
[00本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种功率放大电路,包含:高通滤波器,在一端输入高频输入信号;第1放大器,将从所述高通滤波器的另一端输出的所述高频输入信号放大,并输出放大后的高频信号;第2放大器,将所述高频信号放大,并输出放大后的高频输出信号;自耦变压器,电连接在所述第1放大器与所述第2放大器之间,进行所述第1放大器与所述第2放大器之间的阻抗匹配;和阻抗电路,一端与所述高通滤波器的另一端电连接,另一端与向所述第1放大器输出偏置电压或偏置电流的偏置电路的输出端子电连接,并将从所述高通滤波器的另一端输出的所述高频输入信号输出到所述偏置电路。2.一种功率放大电路,包含:高通滤波器,在一端输入高频输入信号;第1放大器,将从所述高通滤波器的另一端输出的所述高频输入信号放大,并输出放大后的高频信号;第2放大器,将所述高频信号放大,并输出放大后的高频输出信号;传输线路变压器,电连接在所述第1放大器与所述第2放大器之间,进行所述第1放大器与所述第2放大器之间的阻抗匹配;和阻抗电路,一端与所述高通滤波器的另一端电连接,另一端与向所述第1放大器输出偏置电压或偏置电流的偏置电路的输出端子电连接,并将从所述高通滤波器的另一端输出的所述高频输入信号输出到所述偏置电路。3.一种功率放大电路,包含:高通滤波器,在一端...
【专利技术属性】
技术研发人员:榎本纯,本多悠里,田中聪,播磨史生,
申请(专利权)人:株式会社村田制作所,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。