像素电路及其驱动方法、显示装置制造方法及图纸

技术编号:32437511 阅读:36 留言:0更新日期:2022-02-26 07:55
本发明专利技术提供一种像素电路,包括驱动晶体管、数据写入子电路、第一存储子电路、第二存储子电路和第一选通子电路;数据写入子电路、驱动晶体管和第一存储子电路连接于第一节点,第一存储子电路、第二存储子电路和第一选通子电路连接于第二节点,数据写入子电路、第一选通子电路和驱动晶体管连接于第三节点;数据写入子电路响应于第一扫描信号端的控制将第一数据信号端与第一节点导通;响应于第二扫描信号端的控制将第二数据信号端与第三节点导通;第一选通子电路响应于第一选通信号端的控制将第二节点与第三节点导通;本发明专利技术还提供一种像素电路的驱动方法和显示装置。素电路的驱动方法和显示装置。素电路的驱动方法和显示装置。

【技术实现步骤摘要】
像素电路及其驱动方法、显示装置


[0001]本专利技术涉及显示
,具体涉及一种像素电路及其驱动方法、显示装 置。

技术介绍

[0002]目前,像素电路中存在压降(IR Drop),尤其在显示面板显示高亮度画面时, 压降更为明显,像素电路中的发光控制开关开启时,瞬时大电流导致的压降会 使驱动晶体管栅源两端压差减小,从而导致驱动晶体管开启程度不足,进而影 响显示面板的整体亮度的均匀性。

技术实现思路

[0003]本专利技术旨在至少解决现有技术中存在的技术问题之一,提出了一种像素电 路及其驱动方法、显示装置。
[0004]为了实现上述目的,本专利技术提供一种像素电路,包括驱动晶体管,其中, 所述像素电路具有第一亮度模式和第二亮度模式,所述像素电路还包括:复位 子电路、数据写入子电路、第一存储子电路、第二存储子电路、第一选通子电 路、第一发光控制子电路和第二发光控制子电路;所述复位子电路、所述数据 写入子电路、所述驱动晶体管的栅极和所述第一存储子电路的第一端连接于第 一节点,所述第一存储子电路的第二端、所述第二存储子电路的第一端和所述 第一选通子电路连接于第二节点,所述数据写入子电路、所述第一选通子电路、 所述第一发光控制子电路和所述驱动晶体管的第一极连接于第三节点;
[0005]所述复位子电路被配置为:响应于复位端的控制,将第一信号端与所述第 一节点导通;
[0006]所述数据写入子电路被配置为:在所述第一亮度模式下,响应于第一扫描 信号端的控制,将第一数据信号端与所述第一节点导通;在所述第二亮度模式 下,响应于第二扫描信号端的控制,将第二数据信号端与所述第三节点导通;
[0007]所述第一选通子电路被配置为:在所述第一亮度模式下,响应于第一选通 信号端的控制,将所述第二节点与所述第三节点导通;在所述第二亮度模式下, 将所述第二节点与所述第三节点断开;
[0008]所述第一发光控制子电路被配置为:响应于发光信号端的控制,将第一电 压端与所述第三节点导通;
[0009]所述第二发光控制子电路被配置为:响应于所述发光信号端的控制,将所 述驱动晶体管的第二极与发光器件导通。
[0010]可选地,所述像素电路还包括:第二选通子电路;
[0011]所述第二选通子电路被配置为,响应于第二选通信号端的控制,将所述第 二发光控制子电路与第二信号端导通。
[0012]可选地,所述第二选通子电路包括:第二选通晶体管;
[0013]所述第二选通晶体管的栅极与所述第二选通信号端连接,所述第二选通晶 体管
的第一极与所述第二发光控制子电路连接,所述第二选通晶体管的第二极 与所述第二信号端连接。
[0014]可选地,所述像素电路还包括:补偿子电路;
[0015]所述补偿子电路被配置为:响应于所述第二扫描信号端的控制,将所述驱 动晶体管的第二极与所述第一节点导通。
[0016]可选地,所述补偿子电路包括:补偿晶体管;
[0017]所述补偿晶体管的栅极与所述第二扫描信号端连接,所述补偿晶体管的第 一极与所述驱动晶体管的第二极连接,所述补偿晶体管的第二极与所述第一节 点连接。
[0018]可选地,所述第一选通子电路包括第一选通晶体管,所述第一选通晶体管 的栅极与所述第一选通信号端连接,所述第一选通晶体管的第一极与所述第三 节点连接,所述第一选通晶体管的第二极与所述第二节点连接;
[0019]所述第一存储子电路包括第一电容,所述第二存储子电路包括第二电容, 所述第一电容的第一端与所述第一节点连接,所述第一电容的第二端和所述第 二电容的第一端均与所述第二节点连接,所述第二电容的第二端与所述第一电 压端连接;
[0020]第一发光控制子电路包括第一发光控制晶体管,所述第一发光控制晶体管 的栅极与所述发光信号端连接,所述第一发光控制晶体管的第一极与所述第一 电压端连接,所述第一发光控制晶体管的第二极与所述第三节点连接。
[0021]可选地,所述数据写入子电路包括第一写入晶体管和第二写入晶体管,所 述第一写入晶体管的栅极与所述第一扫描信号端连接,所述第一写入晶体管的 第一极与所述第一数据信号端连接,所述第一写入晶体管的第二极与所述第一 节点连接,所述第二写入晶体管的栅极与所述第二扫描信号端连接,所述第二 写入晶体管的第一极与所述第二数据信号端连接,所述第二写入晶体管的第二 极与所述第三节点连接;
[0022]所述第二发光控制子电路包括第二发光控制晶体管,所述第二发光控制晶 体管的栅极与所述发光信号端连接,所述第二发光控制晶体管的第一极与所述 驱动晶体管的第二极连接,所述第二发光控制晶体管的第二极与所述发光器件 连接;
[0023]所述复位子电路包括复位晶体管,所述复位晶体管的栅极与所述复位端连 接,所述复位晶体管的第一极与所述第一信号端连接,所述复位晶体管的第二 极与所述第一节点连接。
[0024]本专利技术还提供一种显示装置,其中,包括:发光器件和上述的像素电路。
[0025]可选地,所述显示装置还包括判断模块,所述判断模块被配置为:根据待 显示图像的灰阶,判断所述像素电路为第一亮度模式或第二亮度模式。
[0026]本专利技术还提供一种像素电路的驱动方法,其中,所述像素电路为上述的像 素电路,当所述像素电路处于所述第一亮度模式时,所述像素电路的驱动方法 包括:
[0027]在复位阶段,向所述第一选通信号端提供有效电平信号,以使所述第一选 通子电路将所述第二节点与所述第三节点导通;
[0028]在数据写入阶段,向所述第一选通信号端提供无效电平信号,以及向所述 第一扫描信号端提供有效电平信号,以使所述第一选通子电路将所述第二节点 与所述第三节点断开,所述数据写入子电路将所述第一数据信号端的数据信号 写入所述第一节点;
[0029]当所述像素电路处于所述第二亮度模式时,所述像素电路的驱动方法包括:
[0030]在复位阶段,向所述第一选通信号端提供无效电平信号,以使所述第一选 通子电路将所述第二节点与所述第三节点断开;
[0031]在数据写入阶段,向所述第一选通信号端提供无效电平信号,向所述第二 扫描信号端提供有电平效信号,以使所述数据写入子电路将所述第二数据信号 端的数据信号写入所述第三节点。
附图说明
[0032]附图是用来提供对本专利技术的进一步理解,并且构成说明书的一部分,与下 面的具体实施方式一起用于解释本专利技术,但并不构成对本专利技术的限制。在附图 中:
[0033]图1a为传统的像素电路的结构示意图;
[0034]图1b为传统的像素电路的时序图;
[0035]图2为本专利技术实施例提供的像素电路的结构示意图;
[0036]图3a为本专利技术实施例提供的像素电路为第一亮度模式时的驱动时序图;
[0037]图3b为本专利技术实施例提供的像素电路为第二亮度模式时的驱动时序图;
[0038]图3c为本专利技术实施例提供的像素电路进本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,包括驱动晶体管,其特征在于,所述像素电路具有第一亮度模式和第二亮度模式,所述像素电路还包括:复位子电路、数据写入子电路、第一存储子电路、第二存储子电路、第一选通子电路、第一发光控制子电路和第二发光控制子电路;所述复位子电路、所述数据写入子电路、所述驱动晶体管的栅极和所述第一存储子电路的第一端连接于第一节点,所述第一存储子电路的第二端、所述第二存储子电路的第一端和所述第一选通子电路连接于第二节点,所述数据写入子电路、所述第一选通子电路、所述第一发光控制子电路和所述驱动晶体管的第一极连接于第三节点;所述复位子电路被配置为:响应于复位端的控制,将第一信号端与所述第一节点导通;所述数据写入子电路被配置为:在所述第一亮度模式下,响应于第一扫描信号端的控制,将第一数据信号端与所述第一节点导通;在所述第二亮度模式下,响应于第二扫描信号端的控制,将第二数据信号端与所述第三节点导通;所述第一选通子电路被配置为:在所述第一亮度模式下,响应于第一选通信号端的控制,将所述第二节点与所述第三节点导通;在所述第二亮度模式下,将所述第二节点与所述第三节点断开;所述第一发光控制子电路被配置为:响应于发光信号端的控制,将第一电压端与所述第三节点导通;所述第二发光控制子电路被配置为:响应于所述发光信号端的控制,将所述驱动晶体管的第二极与发光器件导通。2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:第二选通子电路;所述第二选通子电路被配置为,响应于第二选通信号端的控制,将所述第二发光控制子电路与第二信号端导通。3.根据权利要求2所述的像素电路,其特征在于,所述第二选通子电路包括:第二选通晶体管;所述第二选通晶体管的栅极与所述第二选通信号端连接,所述第二选通晶体管的第一极与所述第二发光控制子电路连接,所述第二选通晶体管的第二极与所述第二信号端连接。4.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:补偿子电路;所述补偿子电路被配置为:响应于所述第二扫描信号端的控制,将所述驱动晶体管的第二极与所述第一节点导通。5.根据权利要求4所述的像素电路,其特征在于,所述补偿子电路包括:补偿晶体管;所述补偿晶体管的栅极与所述第二扫描信号端连接,所述补偿晶体管的第一极与所述驱动晶体管的第二极连接,所述补偿晶体管的第二极与所述第一节点连接。6.根据权利要求1至5中任一项所述的像素电路,其特征在于,所述第一选通子电路包括第一选通晶体管,所述第一选通晶体管的栅极与所述第一选通信号端连接,所述第一选通晶体管的第一极与所述第三节点连接,所述第一选通晶体管的第二极与所述第二节点连接;所述第一存储子电路包括第一电容,...

【专利技术属性】
技术研发人员:牛亚男田宏伟张方振孙双牛菁周婷婷彭宽军
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1