一种基于TLK2711接口的高速数据传输系统技术方案

技术编号:32398172 阅读:19 留言:0更新日期:2022-02-20 09:46
本实用新型专利技术涉及一种高速数据传输系统,具体涉及一种基于TLK2711的高速数据传输系统。以解决现有基于TLK2711接口的高速数据传输系统因时钟网络设计易出现误码的问题。采用2片晶振,其中1片晶振同时驱动两片TLK2711收发器,并同时与FPGA单元的时钟输入引脚相连,作为FPGA单元的输入时钟,其在FPGA单元内部作为向第一TLK2711收发器与第二TLK2711收发器发送数据进程单元的输出主时钟;另1片晶振仅与FPGA单元的工作时钟引脚直接相连,作为FPGA单元自身运行的主时钟;避免了直接采用FPGA单元内部锁相环直接产生的时钟作为TLK2711时钟,引起传输误码的问题。引起传输误码的问题。引起传输误码的问题。

【技术实现步骤摘要】
一种基于TLK2711接口的高速数据传输系统


[0001]本技术涉及一种高速数据传输系统,具体涉及一种基于TLK2711的高速数据传输系统。

技术介绍

[0002]随着现代电子技术的发展,高速摄影技术的不断进步,以及市场对高速运动分析需求的增加,高速摄影的应用越来越广泛。高速摄影在空间遥感、汽车碰撞试验、科研试验、工业生产过程监视及体育运动等需要进行高速运动分析的领域,已经成为不可或缺的技术测试手段。
[0003]特别是随着空间遥感技术的发展,卫星遥感越来越呈现出高时间分辨率、高空间分辨率和高光谱分辨率的发展趋势,载荷数据类型越来越多样化,数据量越来越大,导致数据率及带宽越来越高。数据量的增加为传输方案带来了新的挑战,使得过去依赖的一些传统传输接口无法满足需求,或者需要多个接口并行传输,这样一来增加了系统复杂度。因此,近年来一种新型高速串行/解串收发器TLK2711为高速数据传输打开了新思路,被广泛应用于载荷设备或地面测试设备中。其单路传输速率高达2.7Gbps,同时TLK2711接口芯片自身具备自同步通信方式,利用时钟和数据恢复技术代替同步传输数据和时钟,有效解决了信号和时钟偏移问题;此外,采用了串行通信技术使得设备及电缆布线更为简单,系统抗干扰能力更强。
[0004]TLK2711接口相对LVDS接口具有带宽高、系统简易等优势;相对于USB接口具有传输距离远、可靠性高等优势。但是基于TLK2711接口的高速数据传输系统在设计中特别需要注意时钟网络的设计,时钟网络设计会影响到系统传输误码,在某些领域数据传输要求在一段时间无误码传输,否则会影响对物质本源的判断,比如在光谱应用领域,如果出现误码,会影响光谱反演,无法准确获取目标的谱段信息。
[0005]因此提供一种无误码、通用、便携的基于TLK2711接口高速数据传输系统显得尤为重要。

技术实现思路

[0006]本技术的目的是提供一种无误码、通用、便携的基于TLK2711接口的高速数据传输系统,以解决现有基于TLK2711接口的高速数据传输系统因时钟网络设计易出现误码的问题。
[0007]本技术的技术解决方案是:
[0008]一种基于TLK2711接口的高速数据传输系统,其特殊之处在于:包括FPGA单元、FLASH存储单元、晶振单元、数据输出单元及供配电单元;
[0009]所述晶振单元包括第一晶振和第二晶振;所述数据输出单元包括第一TLK2711收发器、第二TLK2711收发器与对外连接器;第一TLK2711收发器与第二TLK2711收发器的输出端均与对外连接器连接;
[0010]所述FLASH存储单元、第一TLK2711收发器及第二TLK2711收发器均与所述FPGA单元相连接;
[0011]所述第一晶振同时与第一TLK2711收发器、第二TLK2711收发器及FPGA单元的输入时钟引脚相连接;所述第二晶振与FPGA单元的工作时钟引脚相连接;
[0012]所述FPGA单元用于接收外部数据或产生数据,并与第一TLK2711收发器及第二TLK2711收发器进行数据交互,将数据处理后按照传输协议发送至第一TLK2711收发器与第二TLK2711收发器;
[0013]所述第一TLK2711收发器与第二TLK2711收发器用于接收FPGA单元输出的数据并编码后通过对外连接器输出;
[0014]所述FLASH存储单元用于为FPGA单元启动提供程序加载;
[0015]所述第二晶振用于为FPGA单元提供工作时钟;工作时钟是指FPGA单元运行时内部时钟的源动力;
[0016]所述第一晶振用于同时驱动第一TLK2711收发器与第二TLK2711收发器,并作为FPGA单元的输入时钟,其在FPGA单元内部作为向第一TLK2711收发器与第二TLK2711收发器发送数据进程单元的输出主时钟;
[0017]所述供配电单元用于提供所需电源。
[0018]进一步地,第一晶振和第二晶振的型号为ZA715CB3

100MHz。
[0019]进一步地,FPGA单元的型号为XC2V3000

4BG728I。
[0020]进一步地,FLASH存储单元的型号为XC32PV048。
[0021]进一步地,对外连接器为贵州航天电子公司生产的HSMHK连接器。
[0022]本技术的有益效果是:
[0023]1、本技术设计2片晶振,其中1片晶振同时驱动两片TLK2711收发器,并同时与FPGA单元的时钟输入引脚相连,作为FPGA单元的输入时钟,其在FPGA单元内部作为向第一TLK2711收发器与第二TLK2711收发器发送数据进程单元的输出主时钟;另1片晶振仅与FPGA单元的工作时钟引脚直接相连,作为FPGA单元自身运行的主时钟;避免了直接采用FPGA单元内部锁相环直接产生的时钟作为TLK2711时钟,引起传输误码的问题。本技术充分利用了高速串行TLK2711接口优势,为高速大数量设备可靠、无误码传输提供一种有效的技术手段;
[0024]2、本技术基于TLK2711接口的高速数据传输系统,能够实现连续传输无误码,可靠性高。
[0025]3、本技术基于TLK2711接口的高速数据传输系统结构简单,具有通用、便携、工作性能稳定等诸多优点。该系统具有广泛的应用前景,还可以用在如:高速摄影、高分辨成像光谱仪、立体测绘相机、高带宽数据压缩传输系统等诸多成像或非成像数据传输设备中。
[0026]4、本技术经济、实用性好,可用于各种FPGA器件与TLK2711建立连接关系的应用中,具有普遍适用性。
附图说明
[0027]图1为本技术实施例中基于TLK2711接口的高速数据传输系统框图;
[0028]图2为本技术实施例中基于TLK2711接口的高速数据传输系统中FPGA单元、晶振单元及数据输出单元的连接示意图。
具体实施方式
[0029]为使本技术的上述目的、特征和优点能够更加明显易懂,下面结合说明书附图对本技术的具体实施方式做详细的说明,显然所描述的实施例是本技术的一部分实施例,而不是全部实施例。基于本技术中的实施例,本领域普通人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本技术的保护的范围。
[0030]在下面的描述中阐述了很多具体细节以便于充分理解本技术,但是本技术还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本技术内涵的情况下做类似推广,因此本技术不受下面公开的具体实施例的限制。
[0031]其次,此处所称的“一个实施例”或“实施例”是指可包含于本技术至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。
[0032]此外,术语本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于TLK2711接口的高速数据传输系统,其特征在于:包括FPGA单元、FLASH存储单元、晶振单元、数据输出单元及供配电单元;所述晶振单元包括第一晶振和第二晶振;所述数据输出单元包括第一TLK2711收发器、第二TLK2711收发器与对外连接器;第一TLK2711收发器与第二TLK2711收发器的输出端均与对外连接器相连接;所述FLASH存储单元、第一TLK2711收发器及第二TLK2711收发器均与所述FPGA单元相连接;所述第一晶振同时与第一TLK2711收发器、第二TLK2711收发器及FPGA单元的输入时钟引脚相连接;所述第二晶振与FPGA单元的工作时钟引脚相连接;所述FPGA单元用于接收外部数据或产生数据,并与第一TLK2711收发器及第二TLK2711收发器进行数据交互,将数据处理后按照传输协议发送至第一TLK2711收发器与第二TLK2711收发器;所述第一TLK2711收发器与第二TLK2711收发器用于接收FPGA单元输出的数据并编码后通过对外连接器输出;所述FLASH存储单元用于为F...

【专利技术属性】
技术研发人员:闫鹏杨凡超王倩莹李思远李洪波孔亮
申请(专利权)人:中国科学院西安光学精密机械研究所
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1