本实用新型专利技术公开了一种折叠式超小体积PD快充,包括壳体、变压器主电路板、同步整流电路板和协议输出控制电路板,变压器主电路板包括输入整流电路、输入滤波电路和变压器电路,同步整流电路板包括同步整流MOS电路和PWM控制电路,协议输出控制电路板包括协议输出控制电路和输出接口,变压器主电路板、同步整流电路板和协议输出控制电路板由上至下分层设于壳体内。本实用新型专利技术有效的利用空间、减小了充电器的体积;有效减少电路板彼此间的影响、并且能够有效采用副边反馈电路;降低功率器件的发热、大幅提高充电器的功率密度。大幅提高充电器的功率密度。大幅提高充电器的功率密度。
【技术实现步骤摘要】
一种折叠式超小体积PD快充
[0001]本技术涉及充电
,尤其公开了一种折叠式超小体积PD快充。
技术介绍
[0002]目前,市面上的单口PD充电器的充电方式主要有两种:1、有快充功能体积较大,携带不便捷。2、小体积PD口只有固定输出电压没有快充功能,或者充电功率较小、充电慢,或者兼容性差。
[0003]因此,现有单口PD充电器存在的上述缺陷,是一件亟待解决的技术问题。
技术实现思路
[0004]本技术提供了一种折叠式超小体积PD快充,旨在解决现有单口PD充电器存在的上述缺陷的技术问题。
[0005]本技术提供一种折叠式超小体积PD快充,包括壳体、变压器主电路板、同步整流电路板和协议输出控制电路板,变压器主电路板包括依次相连接的输入整流电路、输入滤波电路和变压器电路,同步整流电路板包括依次相连接的同步整流MOS电路和PWM控制电路,协议输出控制电路板包括依次相连接的协议输出控制电路和输出接口,同步整流MOS电路的输入端与变压器电路相连接,同步整流MOS电路的输出端与协议输出控制电路相连接,变压器主电路板、同步整流电路板和协议输出控制电路板由上至下分层设于壳体内。
[0006]进一步地,输入整流电路包括电感器和稳压二极管,输入滤波电路包括π型滤波电路,稳压二极管的输入端与电感器相连接,稳压二极管的输出端与π型滤波电路相连接。
[0007]进一步地,变压器电路上设有变压器,变压器包括原级绕组、反馈绕组、磁芯和副级绕组,原级绕组的输入端与π型滤波电路相连接。
[0008]进一步地,PWM控制电路包括PWM控制芯片和和场效应管,场效应管的漏极与反馈绕组相连接,场效应管的源极通过PWM控制芯片与原级绕组相连接,场效应管的栅极接地。
[0009]进一步地,PWM控制芯片的型号为SDH8666Q。
[0010]进一步地,同步整流MOS电路包括同步整流MOS管和光耦合器,光耦合器的输入端与副级绕组相连接,光耦合器的输出端与PWM控制芯片相连接。
[0011]进一步地,同步整流MOS管的型号为MK91738。
[0012]进一步地,协议输出控制电路包括协议输出控制芯片,协议输出控制芯片与输出接口相连接。
[0013]进一步地,协议输出控制芯片的型号为JD6606S。
[0014]进一步地,输出接口为Type
‑
c输出接口。
[0015]本技术所取得的有益效果为:
[0016]本技术提供的折叠式超小体积PD快充,采用壳体、变压器主电路板、同步整流电路板和协议输出控制电路板,变压器主电路板包括依次相连接的输入整流电路、输入滤波电路和变压器电路,同步整流电路板包括依次相连接的同步整流MOS电路和PWM控制电
路,协议输出控制电路板包括依次相连接的协议输出控制电路和输出接口,变压器主电路板、同步整流电路板和协议输出控制电路板由上至下分层设于壳体内。本技术提供的折叠式超小体积PD快充,分成3块电路板,上中下结构通过合理布局可以有效的利用空间,减小了充电器的体积。由于电路板分成了3块放置在不同的电路板上,可以有效减少电路板彼此间的影响,并且能够有效采用副边反馈电路,降低功率器件的发热,大幅提高充电器的功率密度。最大功率密度可以做到17.4W/in3,相当于普通适配器和充电器的2倍。
附图说明
[0017]图1为本技术提供的折叠式超小体积PD快充一实施例的结构框图;
[0018]图2为本技术提供的折叠式超小体积PD快充一实施例的正面结构示意图;
[0019]图3为本技术提供的折叠式超小体积PD快充一实施例的左侧面结构示意图;
[0020]图4为本技术提供的折叠式超小体积PD快充一实施例的电路示意图。
[0021]附图标号说明:
[0022]10、变压器主电路板;20、同步整流电路板;30、协议输出控制电路板;11、输入整流电路;12、输入滤波电路;13、变压器电路;21、同步整流MOS电路;22、PWM控制电路;31、协议输出控制电路;32、输出接口;40、壳体。
具体实施方式
[0023]为了更好的理解上述技术方案,下面将结合说明书附图以及具体的实施方式对上述技术方案做详细的说明。
[0024]如图1和图2所示,本技术第一实施例提出一种折叠式超小体积PD快充,包括壳体、变压器主电路板10、同步整流电路板20和协议输出控制电路板30,变压器主电路板包括依次相连接的输入整流电路11、输入滤波电路12和变压器电路13,同步整流电路板20包括同步整流MOS电路21和PWM控制电路22,协议输出控制电路板30包括依次相连接的协议输出控制电路31和输出接口32,同步整流MOS电路21的输入端与变压器电路13相连接,同步整流MOS电路21的输出端与协议输出控制电路31相连接,变压器主电路板10、同步整流电路板20和协议输出控制电路板30由上至下分层设于壳体内。
[0025]本例提出的折叠式超小体积PD快充,所取得的有益效果为:
[0026]1、同时支持苹果和安卓设备快充,充电更快,节约充电时间。
[0027]2、实现过程中,不需要额外增加体积;采用折叠插脚,可避免金属接触刮伤其他物件外观;携带方便、提高充电速度。
[0028]3、此充电器体积较小不仅携带方便,且日常使用也不会与基他电器插头相互干涉。
[0029]在上述结构中,请见图1至图4,本实施例提出的折叠式超小体积PD快充,输入整流电路11包括电感器和稳压二极管,输入滤波电路12包括π型滤波电路,稳压二极管的输入端与电感器相连接,稳压二极管的输出端与π型滤波电路相连接。变压器电路13上设有变压器,变压器包括原级绕组、反馈绕组、磁芯和副级绕组,原级绕组的输入端与π型滤波电路相连接。PWM控制电路22包括PWM控制芯片和和场效应管,场效应管的漏极与反馈绕组相连接,场效应管的源极通过PWM控制芯片与原级绕组相连接,场效应管的栅极接地。PWM控制芯片
的型号采用SDH8666Q。同步整流MOS电路21包括同步整流MOS管和光耦合器,光耦合器的输入端与副级绕组相连接,光耦合器的输出端与PWM控制芯片相连接。在本实施例中,同步整流MOS管采用的型号为MK91738。协议输出控制电路31包括协议输出控制芯片,协议输出控制芯片与输出接口32相连接。协议输出控制芯片的型号采用JD6606S。输出接口32采用Type
‑
c输出接口,当然也可以为其他接口,例如USB
‑
A输出接口,均在本专利的保护范围之内。
[0030]如图1至图4所示,本实施例提供的折叠式超小体积PD快充,其工作原理为:
[0031]变压器主电路板10用于输入90~264伏交流,并经过输入整流电路11、输入滤波电路12和变压器电路13后形成直流变压;同步整流电路板20中的PWM控制电路22通过PWM占空比控制和调节,本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种折叠式超小体积PD快充,其特征在于,包括壳体(40)、变压器主电路板(10)、同步整流电路板(20)和协议输出控制电路板(30),所述变压器主电路板包括依次相连接的输入整流电路(11)、输入滤波电路(12)和变压器电路(13),所述同步整流电路板(20)包括依次相连接的同步整流MOS电路(21)和PWM控制电路(22),所述协议输出控制电路板(30)包括依次相连接的协议输出控制电路(31)和输出接口(32),所述同步整流MOS电路(21)的输入端与所述变压器电路(13)相连接,所述同步整流MOS电路(21)的输出端与所述协议输出控制电路(31)相连接,所述变压器主电路板(10)、所述同步整流电路板(20)和所述协议输出控制电路板(30)由上至下分层设于所述壳体内。2.如权利要求1所述的折叠式超小体积PD快充,其特征在于,所述输入整流电路(11)包括电感器和稳压二极管,所述输入滤波电路(12)包括π型滤波电路,所述稳压二极管的输入端与所述电感器相连接,所述稳压二极管的输出端与所述π型滤波电路相连接。3.如权利要求2所述的折叠式超小体积PD快充,其特征在于,所述变压器电路(13)上设有变压器,所述变压器包括原级绕组、反馈绕组、磁芯和副级绕组,所述原级绕组的输入端与...
【专利技术属性】
技术研发人员:赵智星,戴先台,詹海峰,谢峰,杨譓鹏,
申请(专利权)人:湖南炬神电子有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。