一种数字预失真处理系统及方法技术方案

技术编号:32326087 阅读:14 留言:0更新日期:2022-02-16 18:33
本发明专利技术涉及一种数字预失真处理系统及方法,其中数字预失真处理系统包括预失真器、功率放大器、1/G模块、运算模块和第一学习器,预失真器的输入端与第一学习器的输出端电连接;功率放大器的信号输入端与预失真器的输出端电连接;1/G模块的输入端与功率放大器的输出端电连接;运算模块的输入端与1/G模块的输出端电连接,运算模块的输入端还与预失真器的输入端电连接;第一学习器的输入端与运算模块的输出端电连接。相对现有技术,本发明专利技术最小仅需两次信号处理,达到数字预失真效果,提高收敛速度,降低计算时间。降低计算时间。降低计算时间。

【技术实现步骤摘要】
一种数字预失真处理系统及方法


[0001]本专利技术涉及功放
,具体而言,特别涉及一种数字预失真处理系统及方法。

技术介绍

[0002]由于功放非线性特性,会产生功放失真,为了抵消功放产生的失真,所以在数字信号里加入预失真功能。目前市场数字预失真处理模型主要采用间接学习型,这种学习结构在反馈通路增加了一个和预失真器有着相同结构的第一学习器(系数估计),这种学习结构在功放后面,从功放的输出去解系数估计值完成学习后系数估计复制给预失真器,但存在计算复杂度,计算时间长,及收敛速度慢特点。

技术实现思路

[0003]本专利技术旨在至少在一定程度上解决现有技术中的上述技术问题之一。为此,本专利技术的一个目的在于提出一种提高收敛速度,降低计算时间的数字预失真处理系统及方法。
[0004]本专利技术解决上述技术问题的技术方案如下:一种数字预失真处理系统,包括:
[0005]预失真器,所述预失真器用于采集信号x(n),对信号x(n)进行预失真处理,生成信号z(n);所述预失真器的输入端与所述第一学习器的输出端电连接,所述预失真器还用于根据系数区间值对信号x(n)进行预失真处理;
[0006]功率放大器,所述功率放大器的信号输入端与所述预失真器的输出端电连接,所述功率放大器用于对信号z(n)进行信号放大,生成信号y(n);
[0007]1/G模块,所述1/G模块的输入端与所述功率放大器的输出端电连接,所述1/G模块用于对信号y(n)进行信号幅度缩小G倍,生成信号y(n)/G;/>[0008]运算模块,所述运算模块的输入端与所述1/G模块的输出端电连接,所述运算模块的输入端还与所述预失真器的输入端电连接,所述运算模块用于将信号x(n)与信号y(n)/G进行运算,获得信号e(n);
[0009]第一学习器,所述第一学习器的输入端与所述运算模块的输出端电连接,所述第一学习器用于根据信号e(n)进行拟合系数估计,确定系数估计区间,生成系数区间值。
[0010]本专利技术的有益效果是:通过预失真器、功率放大器、1/G模块、运算模块和第一学习器协调运作,能够快速计算系数区间值,提高收敛速度,降低计算时间,达到预期效果。
[0011]在上述技术方案的基础上,本专利技术还可以做如下改进。
[0012]进一步,所述1/G模块与所述运算模块之间的连接线路上设置有开关C;所述运算模块与所述预失真器输入端之间的连接线路上设置有开关A。
[0013]采用上述进一步方案的有益效果是:开关C和开关A进行导通,便可使预失真器、功率放大器(2)、1/G模块、运算模块和第一学习器构成直接型学习结构,对系数区间值进行粗调,提升调控便利性。
[0014]进一步,还包括:
[0015]第二学习器,所述第二学习器的输入端与所述1/G模块输出端电连接,所述第二学
习器的输出端与所述运算模块的输入端电连接;所述第二学习器用于对信号y(n)/G进行处理,生成信号z`(n);
[0016]所述运算模块的输入端还与所述预失真器的输出端电连接,所述运算模块还用于采集信号z(n),将信号z(n)与信号z`(n)进行运算,获得信号e(n)。
[0017]采用上述进一步方案的有益效果是:精调预失真器(1)的系数区间值,配合粗调的系数区间值,最小仅需两次信号处理,达到数字预失真效果,提高收敛速度,降低计算时间。
[0018]进一步,所述1/G模块与所述第二学习器之间的连接线路上设置有开关D;所述运算模块与所述预失真器输出端之间的连接线路上设置有开关B。
[0019]采用上述进一步方案的有益效果是:开关B和开关D进行导通,便可使预失真器、功率放大器、1/G模块、运算模块、第一学习器和第二学习器构成间接型学习结构,对系数区间值进行精调,提升调控便利性。
[0020]为解决上述技术问题,本专利技术还提供了一种数字预失真处理方法,包括以下粗调步骤:
[0021]预失真器采集信号x(n),对信号x(n)进行预失真处理,生成信号z(n);功率放大器对信号z(n)进行信号放大,生成信号y(n);1/G模块对信号y(n)进行信号幅度缩小G倍,生成信号y(n)/G;运算模块将信号x(n)与信号y(n)/G进行运算,获得信号e(n);第一学习器根据信号e(n)进行拟合系数估计,确定系数估计区间,生成系数区间值;所述预失真器根据系数区间值对信号x(n)进行预失真处理。
[0022]本专利技术的有益效果是:通过预失真器、功率放大器、1/G模块、运算模块和第一学习器协调运作,能够快速计算系数区间值,提高收敛速度,降低计算时间,达到预期效果。
[0023]在上述技术方案的基础上,本专利技术还可以做如下改进。
[0024]进一步,还包括以下精调步骤:
[0025]第二学习器对信号y(n)/G进行处理,生成信号z`(n);运算模块采集信号z(n),将信号z(n)与信号z`(n)进行运算,获得信号e(n)。
[0026]采用上述进一步方案的有益效果是:精调预失真器(1)的系数区间值,配合粗调的系数区间值,最小仅需两次信号处理,达到数字预失真效果,提高收敛速度,降低计算时间。
[0027]进一步,还包括以下步骤:
[0028]设定信号e(n)的阈值,当信号z(n)与信号z`(n)进行运算获得信号e(n)大于设定阈值时,则重复精调步骤,直至信号e(n)小于或等于设定阈值。
[0029]采用上述进一步方案的有益效果是:通过获取信号e(n)对系数区间值进行多次精调,可以达到数字预失真效果。
[0030]进一步,还包括以下步骤:当重复精调步骤超过设定次数,则切换至粗调步骤,调整系数估计区间,再进行精调步骤处理,直至信号e(n)小于或等于设定阈值。
[0031]采用上述进一步方案的有益效果是:通过精调和粗调配合,快速达到数字预失真效果。
附图说明
[0032]图1为本专利技术一种数字预失真处理系统的模块框图;
[0033]图2为本专利技术一种数字预失真处理方法的第一流程图;
[0034]图3为本专利技术一种数字预失真处理方法的第二流程图。
[0035]附图中,各标号所代表的部件列表如下:
[0036]1、预失真器,2、功率放大器,3、1/G模块,4、运算模块,5、第一学习器,6、第二学习器。
具体实施方式
[0037]以下结合附图对本专利技术的原理和特征进行描述,所举实例只用于解释本专利技术,并非用于限定本专利技术的范围。
[0038]实施例1:
[0039]如图1所示,为本专利技术数字预失真处理系统的模块框图。本专利技术中的一种数字预失真处理系统,包括预失真器1、功率放大器2、1/G模块3、运算模块4和第一学习器5;
[0040]具体的,所述预失真器1用于采集信号x(n),对信号x(n)进行预失真处理,生成信号z(n);所述功率放大器2的信号输入端与所述预失真器1的输出端电连接,所述功率放大器2用于对信号本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种数字预失真处理系统,其特征在于,包括:预失真器,所述预失真器用于采集信号x(n),对信号x(n)进行预失真处理,生成信号z(n);所述预失真器的输入端与所述第一学习器的输出端电连接,所述预失真器还用于根据系数区间值对信号x(n)进行预失真处理;功率放大器,所述功率放大器的信号输入端与所述预失真器的输出端电连接,所述功率放大器用于对信号z(n)进行信号放大,生成信号y(n);1/G模块,所述1/G模块的输入端与所述功率放大器的输出端电连接,所述1/G模块用于对信号y(n)进行信号幅度缩小G倍,生成信号y(n)/G;运算模块,所述运算模块的输入端与所述1/G模块的输出端电连接,所述运算模块的输入端还与所述预失真器的输入端电连接,所述运算模块用于将信号x(n)与信号y(n)/G进行运算,获得信号e(n);第一学习器,所述第一学习器的输入端与所述运算模块的输出端电连接,所述第一学习器用于根据信号e(n)进行拟合系数估计,确定系数估计区间,生成系数区间值。2.根据权利要求1所述的数字预失真处理系统,其特征在于,所述1/G模块与所述运算模块之间的连接线路上设置有开关C;所述运算模块与所述预失真器输入端之间的连接线路上设置有开关A。3.根据权利要求1或2所述的数字预失真处理系统,其特征在于,还包括:第二学习器,所述第二学习器的输入端与所述1/G模块输出端电连接,所述第二学习器的输出端与所述运算模块的输入端电连接;所述第二学习器用于对信号y(n)/G进行处理,生成信号z`(n);所述运算模块的输入端还与所述预失真器的输出端电连接,所述运算模块还用于采...

【专利技术属性】
技术研发人员:颜海龙李相宏李峰肖乾友
申请(专利权)人:深圳市兆驰数码科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1