当前位置: 首页 > 专利查询>寇平公司专利>正文

用于微型显示设备的列总线驱动方法技术

技术编号:32286907 阅读:30 留言:0更新日期:2022-02-12 19:55
一种生成用于由像素阵列使用的列信号的方法,该方法包括将两个或更多个可控总线缓冲器串联连接。该两个或更多个可控总线缓冲器中的每个可控总线缓冲器的输出驱动相关联的节点。该方法还包括向两个或更多个可控总线缓冲器的串联连接的串的输入提供列数据信号。该方法还包括顺序地使能两个或更多个可控总线缓冲器的串联连接的串中的每个可控总线缓冲器,使得每个节点被顺序地驱动。每个节点被电耦合到相关联的可控本地输出缓冲器的输入。该方法还包括以与可控总线缓冲器的顺序地使能相关联的次序而顺序地使能可控本地输出缓冲器中的每个可控本地输出缓冲器。的每个可控本地输出缓冲器。的每个可控本地输出缓冲器。

【技术实现步骤摘要】
Wireless Display Devices Having High Resolution Display Suitable For Use as a Mobile Internet Device”的PCT国际申请No.PCT/US09/38601、2012年4月25日提交的、名称为“Improved Headset Computer”的美国申请No.61/638,419,其中的每个申请通过引用被整体合并于此。
[0011]如本文中使用的,“HSC”耳机计算机、“HMD”头戴式显示设备和“无线计算耳机”设备可以被互换使用。
[0012]本文所描述的实施例降低微型显示器的功率,例如与HSC相关联的实施例通过选择性地使能和禁能将信息信号驱动到微型显示器的像素阵列的缓冲器。到缓冲器的使能控制信号仅在需要缓冲器以用于将信息驱动到像素阵列时使能缓冲器。
[0013]在一个方面中,本专利技术可以是生成用于由像素阵列使用的列信号的方法,该方法包括将两个或更多个可控总线缓冲器串联连接。该两个或更多个可控总线缓冲器中的每个可控总线缓冲器的输出驱动相关联的节点。该方法还包括向该两个或更多个可控总线缓冲器的串联连接的串的输入提供列数据信号,以及顺序地使能该两个或更多个可控总线缓冲器的该串联连接的串中的每个可控总线缓冲器。每个节点相对于时间被顺序地驱动。
[0014]在一个实施例中,为了该顺序地使能,接收该列信号的该可控总线缓冲器首先被使能。在另一实施例中,为了该顺序地使能,在下一个随后的可控总线缓冲器被使能时,每个被使能的可控总线缓冲器保持使能。在一个实施例中,为了该顺序地使能,接收该列信号的该可控总线缓冲器最后被使能。
[0015]在一个实施例中,每个节点被电耦合到相关联的可控本地输出缓冲器的输入。另一实施例还包括以与该可控总线缓冲器的该顺序地使能相关联的次序而顺序地使能该可控本地输出缓冲器中的每个可控本地输出缓冲器。另一实施例还包括禁能该可控总线缓冲器中的未被使能的每个可控总线缓冲器,并且禁能该可控本地输出缓冲器中的未被使能的每个可控本地输出缓冲器。
[0016]在一个实施例中,未被使能的可控总线缓冲器输出高阻抗状态。在另一实施例中,未被使能的可控总线缓冲器输出固定的逻辑状态。另一实施例还包括将每个可控总线缓冲器和每个本地输出缓冲器的该顺序地使能与关联于该像素阵列的扫描模式相协调。
[0017]在另一方面中,本专利技术可以是用于像素阵列的列驱动器,其包括串联连接的两个或更多个可控总线缓冲器和两个或更多个可控本地输出缓冲器,每个可控总线缓冲器具有驱动相关联的节点的输出,每个可控本地输出缓冲器具有电耦合到该相关联的节点中的一个节点的输入,并且每个可控本地输出缓冲器具有驱动该像素阵列的一个或多个列的输出。该列驱动器还可以包括使能控制器,其驱动该两个或更多个可控总线缓冲器的一个或多个总线使能输入,并且驱动该两个或更多个可控本地输出缓冲器的一个或多个本地输出使能输入。该使能控制器顺序地使能该两个或更多个可控总线缓冲器的串联连接的串中的每个可控总线缓冲器,使得每个节点根据总线序列被驱动。
[0018]在一个实施例中,该控制器被配置为在下一个随后的可控总线缓冲器被使能时,将每个可控总线缓冲器维持为使能。
[0019]在另一实施例中,该使能控制器是状态机。在另一实施例中,该使能控制器是代码驱动处理器。
[0020]在一个实施例中,每个本地输出缓冲器在未被使能时输出高阻抗状态。在另一实
施例中,每个本地输出缓冲器在未被使能时输出固定的逻辑状态。
[0021]在一个实施例中,该像素阵列的一个或多个列包括一个或多个DAC,使得该本地输出缓冲器驱动至少一个DAC。
[0022]在另一实施例中,该使能控制器顺序地使能每个可控本地输出缓冲器,使得该像素阵列的该一个或多个列中的每一列根据本地输出序列被驱动。在另一实施例中,该总线序列与该本地输出序列有关。
[0023]在一个实施例中,该两个或更多个可控总线缓冲器包括具有接收列数据信号的输入的第一可控总线缓冲器。
附图说明
[0024]根据如在附图中示出的本专利技术的示例实施例的以下更具体描述,上文将是显而易见的,附图中相同参考标号贯穿不同视图指代相同部件。附图不一定按比例绘制,而是将重点放在说明本专利技术的实施例。
[0025]图1示出根据本实施例的微型显示器的简单示例。
[0026]图2示出图1中所示的列驱动器的放大视图。
[0027]图3示出图1的列驱动器中的数字到模拟转换器的示例。
[0028]图4示出列驱动器架构的示例。
[0029]图5示出根据所描述的实施例的列驱动器架构的示例。
具体实施方式
[0030]本专利技术的示例实施例的描述如下。
[0031]本文所描述的微显示器可以在例如耳机计算机的许多移动通信和计算应用中使用。这样的耳机计算机的一个示例在2014年11月13日提交的、名称为“Text Selection Using HMD Head

Tracker and Voice

Command”的美国专利申请No.14/540,905中公开,其全部内容通过引用合并于此。
[0032]如由图1中的示例实施例所示,本文所描述的微显示器通常包括由多个数据和控制信号驱动的像素阵列102。在该简单示例中,微显示器100包括20列和16行的总共320个像素。如上所述,实际实用的微型显示器通常具有更多的像素(例如,具有1024列和768行的XGA)。
[0033]微型显示器包括一起向像素阵列102提供信息的列驱动器104和行驱动器106。列驱动器104通常向像素提供图像信息,并且行驱动器106向像素提供控制信息。
[0034]针对特定像素列110的列驱动器信号108可以包括多个信号。图2示出针对红

绿

蓝(RGB)像素阵列的列驱动器104的放大视图。
[0035]图2示出针对阵列的单列204的开头两个像素202。每个像素202包括红色分量206、绿色分量208和蓝色分量210。针对每一列,列驱动器104驱动三个信息信号;红色信号212、绿色信号214和蓝色信号216。这些信息信号在列204中延伸至所有像素。
[0036]驱动像素的信息信号通常是模拟信号,该模拟信号通过数字到模拟转换器(DAC)从数字信号生成。图3示出针对一个像素列的这样的转换的示例。数字缓冲器302驱动30位的信息(10位的红色信息、10位的绿色信息和10位的蓝色信息),并且将该30位提供到三通
道DAC 304。三通道DAC 304内的每个通道将10位的信息转换为模拟信号;换句话说,三通道DAC 304包括10位红色DAC 306、10位绿色DAC 308和10位蓝色DAC 310。
[0037]因为列驱动器104在典型的像素阵列中驱动大量的列(例如,多达1024或以上),因此驱动DAC的列驱动器的数字部分可本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种微型显示设备,包括:像素阵列;与所述像素阵列相关联的列驱动器,包括:两个或更多个可控总线缓冲器,串联连接以形成两个或更多个可控总线缓冲器的串联连接的串,每个可控总线缓冲器具有驱动相关联的节点的输出;两个或更多个可控本地输出缓冲器,每个可控本地输出缓冲器具有电耦合到所述相关联的节点中的一个节点的输入,并且具有驱动所述像素阵列的一个或多个列的输出;以及使能控制器,其驱动两个或更多个可控总线缓冲器的所述串联连接的串的一个或多个总线使能输入,并且驱动所述两个或更多个可控本地输出缓冲器的一个或多个本地输出使能输入;其中所述使能控制器顺序地使能两个或更多个可控总线缓冲器的所述串联连接的串中的每个可控总线缓冲器,使得每个节点根据总线序列被驱动;其中所述可控总线缓冲器和所述可控本地输出缓冲器仅在其被需要时被使能,以降低所述列驱动器的电容。2.根据权利要求1所述的微型显示设备,其中所述使能控制器被配置为在下一个随后的可控总线缓冲器被使能时,将每个可控总线缓...

【专利技术属性】
技术研发人员:金振国徐用锡金长湖
申请(专利权)人:寇平公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1