本发明专利技术提供一种放电装置。放电装置对电子装置的内部电力进行放电。放电装置包括电压调节电路、电荷存储电路、控制信号产生器以及放电路径。电压调节电路将内部电力调节为经调节电力。电荷存储电路存储经调节电力。控制信号产生器接收经调节电力以及外部电力,依据经调节电力被致能,并反应于外部电力的电压电平产生控制信号。放电路径接收内部电力,并依据控制信号被导通,以对内部电力进行放电。以对内部电力进行放电。以对内部电力进行放电。
【技术实现步骤摘要】
放电装置
[0001]本专利技术涉及一种放电装置,尤其涉及一种依据外部电力对电子装置进行放电的放电装置。
技术介绍
[0002]一般来说,电子装置会基于特定的断电(power off)程序被禁能。然而,外部电力是由客户端控制,制造端无法预期客户端如何使用。一旦客户违反断电程序,可能会造成内部电力在某个无法预期的电压电平。
[0003]举例来说,请参考图1,图1是违反断电程序的一实施范例的电力时序图。外部电力VDD是由客户端控制。在外部电力VDD的时序不符合断电程序的时序的情况下,当外部电力VDD降低到低电压电平时,电子装置的内部电力VPP的电压电平并没有及时下降到低电压电平。一旦内部电压无法如预期的放电到低电压电平,就有可能造成电子装置的内部电路发生无法预期的错误。
技术实现思路
[0004]本专利技术提供一种能够将电子装置的内部电力放电至低电压电平的放电装置。
[0005]本专利技术的放电装置用于对电子装置的内部电力进行放电。放电装置包括电压调节电路、电荷存储电路、控制信号产生器以及放电路径。电压调节电路经配置以接收内部电力,并将内部电力调节为经调节电力。电荷存储电路耦接于电压调节电路。电荷存储电路经配置以存储经调节电力。控制信号产生器耦接于电压调节电路以及电荷存储电路。控制信号产生器经配置以接收经调节电力以及外部电力,依据经调节电力被致能,并反应于外部电力的电压电平产生控制信号。放电路径耦接于控制信号产生器。放电路径经配置以接收内部电力,并依据控制信号被导通,以对内部电力进行放电。
[0006]基于上述,本专利技术的放电装置反应于外部电力的电压电平产生控制信号,并依据控制信号导通放电路径,以对内部电力进行放电。如此一来,通过外部电力,本专利技术的放电装置能够将电子装置的内部电力有效地放电至低电压电平。
[0007]为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
[0008]包含附图以便进一步理解本专利技术,且附图并入本说明书中并构成本说明书的一部分。附图说明本专利技术的实施例,并与描述一起用于解释本专利技术的原理。
[0009]图1是违反断电程序的一实施范例的电力时序图;
[0010]图2是依据本专利技术一实施例所示出的电子装置与放电装置配置示意图;
[0011]图3是依据本专利技术一实施例所示出的放电装置的装置示意图;
[0012]图4是依据本专利技术一实施例所示出的放电装置的电路示意图;
[0013]图5是依据本专利技术一实施例所示出的电力时序图;
[0014]图6是依据本专利技术另一实施例所示出的电力时序图。
[0015]附图标号说明
[0016]100:放电装置;
[0017]110:电压调节电路;
[0018]120:电荷存储电路;
[0019]130:控制信号产生器;
[0020]CC:电容器;
[0021]CS:控制信号;
[0022]DMN:放电晶体管;
[0023]DP:放电路径;
[0024]DR:放电电阻;
[0025]EE:电子装置;
[0026]MN1:N型场效晶体管;
[0027]MP1:调节晶体管;
[0028]MP2:P型场效晶体管;
[0029]R:限流电阻;
[0030]t:时间;
[0031]T1:时间点;
[0032]V:电压值;
[0033]VDD:外部电力;
[0034]VPP:内部电力;
[0035]VRG:经调节电力。
具体实施方式
[0036]现将详细地参考本专利技术的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同组件符号在附图和描述中用来表示相同或相似部分。
[0037]请参考图2,图2是依据本专利技术一实施例所示出的电子装置与放电装置配置示意图。在本实施例中,电子装置EE可依据外部电力VDD被致能,以产生内部电力VPP。放电装置100对电子装置EE的内部电力VPP进行放电。进一步地,放电装置100与电子装置EE会共同地接收外部电力VDD。放电装置100依据外部电力VDD的电压电平对对电子装置EE的内部电力VPP进行放电。在本实施例中,电子装置EE可以是内存装置、手机、平板计算机、笔记本电脑与台式计算机等。在本实施例中,放电装置100被设置于电子装置EE内,然本专利技术并不以次为限。在一些实施例中,放电装置100可被设置于电子装置EE的外部。
[0038]请同时参考图2以及图3,图3是依据本专利技术一实施例所示出的放电装置的装置示意图。在本实施例中,放电装置100包括电压调节电路110、电荷存储电路120、控制信号产生器130以及放电路径DP。电压调节电路110接收内部电力VPP,并且将内部电力VPP调节为经调节电力VRG。电荷存储电路120耦接于电压调节电路110。电荷存储电路120存储来自于电压调节电路110的经调节电力VRG。控制信号产生器130耦接于电压调节电路110以及电荷存
储电路120。控制信号产生器130接收经调节电力VRG以及外部电力VDD。控制信号产生器130依据经调节电力VRG被致能,并且反应于外部电力VDD的电压电平产生控制信号CS。放电路径DP耦接于控制信号产生器130。放电路径DP接收内部电力VPP,并依据来自于控制信号产生器130的控制信号CS被导通,以对内部电力VPP进行放电。
[0039]举例来说,当外部电力VDD的电压电平为高电压电平时,控制信号产生器130产生具有低电压电平的控制信号CS。放电路径DP会依据低电压电平的控制信号CS被断开。因此,放电装置100不会对内部电力VPP进行放电。在另一方面,当外部电力VDD的电压电平为低电压电平时,控制信号产生器130产生具有高电压电平的控制信号CS。放电路径DP会依据高电压电平的控制信号CS被导通。因此,放电装置100会对内部电力VPP进行放电。
[0040]在此值得一提的是,放电装置100反应于外部电力VDD的电压电平产生控制信号CS,并依据控制信号CS导通放电路径DP,以对内部电力VPP进行放电。如此一来,放电装置100能够通过将外部电力VDD将电子装置EE的内部电力VPP的电压电平有效地放电至低电压电平(例如是0伏特)。
[0041]在本实施例中,内部电力VPP会因为被放电而使内部电力VPP的电压电平下降。当内部电力VPP的电压电平低于经调节电力VRG的电压电平时,电压调节电路110则无法提供经调节电力VRG。控制信号产生器130则可通过电荷存储电路120所存储的经调节电力VRG被致能。如此一来,控制信号产生器130的致能时间能够被延长,从而确保内部电力VPP的电压电平有效地放电至低电压电平。
[0042]请参考图4,图4是依据本专利技术一实施例所示出的放电装置的电路示意图。在本实施例中,电压调节电路110包括调节晶体管MP1以及限流电阻R。调节晶体管MP1的第一端经配置本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种放电装置,用于对电子装置的内部电力进行放电,其特征在于,所述放电装置包括:电压调节电路,经配置以接收所述内部电力,并将所述内部电力调节为一经调节电力;电荷存储电路,耦接于所述电压调节电路,经配置以存储所述经调节电力;控制信号产生器,耦接于所述电压调节电路以及所述电荷存储电路,经配置以接收所述经调节电力以及外部电力,依据所述经调节电力被致能,并反应于所述外部电力的电压电平产生控制信号;以及放电路径,耦接于所述控制信号产生器,经配置以接收所述内部电力,并依据所述控制信号被导通,以对所述内部电力进行放电。2.根据权利要求1所述的放电装置,其特征在于:当所述外部电力的电压电平为高电压电平时,所述控制信号产生器产生具有低电压电平的所述控制信号,并且当所述外部电力的电压电平为低电压电平时,所述控制信号产生器产生具有高电压电平的所述控制信号。3.根据权利要求1所述的放电装置,其特征在于,当所述内部电力的电压电平低于所述经调节电力的电压电平时,所述控制信号产生器依据所述电荷存储电路所存储的所述经调节电力被致能。4.根据权利要求1所述的放电装置,其特征在于,所述电压调节电路包括:调节晶体管,所述调节晶体管的第一端经配置以接收所述内部电力,所述调节晶体管的控制端耦接于所述调节晶体管的第二端,所述调节晶体管的第二端经配置以提供所述经调节电力。5.根据权利要求4所述的放电装置,其特征在于,所...
【专利技术属性】
技术研发人员:马英庭,
申请(专利权)人:华邦电子股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。