STI结构及其形成方法技术

技术编号:32006201 阅读:20 留言:0更新日期:2022-01-22 18:22
本申请公开了一种STI结构及其形成方法,该方法包括:在衬底中形成沟槽,衬底上依次形成有衬垫氧化层和硬掩模层;通过ISSG工艺形成致密氧化层,致密氧化层覆盖硬掩模层和沟槽的表面;在致密氧化层上形成线性氮化层;进行氧化处理;在线性氧化层上形成缓冲层;在缓冲层上形成氧化层,氧化层填充沟槽;去除沟槽外的氧化层、缓冲层、线性氮化层以及致密氧化层。本申请通过在STI结构的形成过程中,在依次形成致密氧化层和线性氮化层后,通过进行氧化处理,沉积缓冲层,从而降低了后续形成的氧化层的膜内应压力对线性氮化层的破坏,提高了器件的可靠性和良率。的可靠性和良率。的可靠性和良率。

【技术实现步骤摘要】
STI结构及其形成方法


[0001]本申请涉及半导体制造
,具体涉及一种STI结构及其形成方法。

技术介绍

[0002]浅槽隔离(shallow trench isolation,STI)结构作为半导体器件的有源区(activearea,AA)之间的绝缘结构被广泛应用于半导体制造业中。
[0003]相关技术提供了一种STI结构的形成方法,包括:在衬底中形成沟槽;通过现场水汽生成(in

situ steam generation,ISSG)工艺在沟槽的表面形成致密氧化层;在致密氧化层上形成线性氮化层;在沟槽中填充氧化层。
[0004]然而,相关技术中提供的STI结构的形成方法,在填充氧化层后,氧化层产生的压应力会造成线性氮化层的畸变(distortion),从而影响器件的形貌,降低了器件的可靠性。

技术实现思路

[0005]本申请提供了一种STI结构及其形成方法,可以解决相关技术中提供的STI结构的形成方法容易导致线性氮化层畸变的问题。
[0006]一方面,本申请实施例提供了一种STI结构的形成方法,包括:
[0007]在衬底中形成沟槽,所述衬底上依次形成有衬垫氧化层和硬掩模层;
[0008]通过ISSG工艺形成致密氧化层,所述致密氧化层覆盖所述硬掩模层和所述沟槽的表面;
[0009]在所述致密氧化层上形成线性氮化层;
[0010]进行氧化处理;
[0011]在所述线性氧化层上形成缓冲层;
[0012]在所述缓冲层上形成氧化层,所述氧化层填充所述沟槽;
[0013]去除所述沟槽外的氧化层、缓冲层、线性氮化层以及致密氧化层。
[0014]可选的,所述进行氧化处理,包括:
[0015]通入氧气,使所述线性氮化层的表面被氧化。
[0016]可选的,所述缓冲层包括硅氧化物;
[0017]所述在所述线性氧化层上形成缓冲层,包括:
[0018]在所述线性氧化层上沉积硅氧化物,形成所述缓冲层。
[0019]可选的,所述在所述缓冲层上形成氧化层,包括:
[0020]通过HDP CVD工艺在所述缓冲层上沉积硅氧化物,形成所述氧化层。
[0021]可选的,所述去除所述沟槽外的氧化层、缓冲层、线性氮化层以及致密氧化层,包括:
[0022]进行平坦化处理,直至所述沟槽外的线性氮化层暴露;
[0023]刻蚀去除所述沟槽外的线性氮化层;
[0024]进行刻蚀,去除所述沟槽外的致密氧化层,使所述沟槽内的缓冲层和氧化层的高
度降低;
[0025]去除所述硬掩模层,使剩余的缓冲层和氧化层高于所述沟槽;
[0026]进行APC处理。
[0027]可选的,所述硬掩模层包括氮化层。
[0028]可选的,所述进行平坦化处理,包括:
[0029]通过CMP工艺进行所述平坦化处理。
[0030]可选的,所述衬底用于形成CIS。
[0031]另一方面,本申请实施例提供了一种包含STI结构的器件,包括:
[0032]衬底,所述衬底中形成有所述STI结构,所述STI结构从外向内依次包括致密氧化层、线性氮化层、缓冲层和氧化层;
[0033]其中,在所述STI结构的形成过程中,在形成所述线性氮化层后,进行氧化处理。
[0034]可选的,所述缓冲层包括硅氧化物。
[0035]本申请技术方案,至少包括如下优点:
[0036]通过在STI结构的形成过程中,在依次形成致密氧化层和线性氮化层后,通过进行氧化处理,沉积缓冲层,从而降低了后续形成的氧化层的膜内应压力对线性氮化层的破坏,提高了器件的可靠性和良率。
附图说明
[0037]为了更清楚地说明本申请具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0038]图1是本申请一个示例性实施例提供的STI结构的形成方法的流程图;
[0039]图2至图11是是本申请一个示例性实施例提供的STI结构的形成示意图;
[0040]图12是本申请一个示例性实施例提供的STI结构的形成方法的流程图。
具体实施方式
[0041]下面将结合附图,对本申请中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在不做出创造性劳动的前提下所获得的所有其它实施例,都属于本申请保护的范围。
[0042]在本申请的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
[0043]在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电气连接;可以是直接相连,也可以通过中间媒介间接相连,还可
以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
[0044]此外,下面所描述的本申请不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
[0045]参考图1,其示出了本申请一个示例性实施例提供的STI结构的形成方法的流程图,该方法包括:
[0046]步骤101,在衬底中形成沟槽,衬底上依次形成有衬垫氧化层和硬掩模层。
[0047]参考图2,其示出了在衬底中形成沟槽的剖面示意图。如图2所示,衬底210上依次形成有衬垫氧化层220和硬掩模层230。示例性的,步骤101包括但不限于:通过光刻工艺在硬掩模层230上覆盖光阻,暴露出目标区域(沟槽300对应的区域),进行刻蚀,刻蚀至衬底210中的预定深度,形成沟槽300,去除光阻。其中,该衬底210可以是用于形成互补金属氧化物半导体图像传感器(complementary metal oxidesemiconductor contact image sensor,CIS)。
[0048]可选的,硬掩模层230可包括氮化层,可通过热氧化(thermal oxidation)工艺在衬底210上形成衬垫氧化层220,可通过化学气相沉积(chemical vapor deposition, CVD)工艺在衬垫氧化层220上本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种STI结构的形成方法,其特征在于,包括:在衬底中形成沟槽,所述衬底上依次形成有衬垫氧化层和硬掩模层;通过ISSG工艺形成致密氧化层,所述致密氧化层覆盖所述硬掩模层和所述沟槽的表面;在所述致密氧化层上形成线性氮化层;进行氧化处理;在所述线性氧化层上形成缓冲层;在所述缓冲层上形成氧化层,所述氧化层填充所述沟槽;去除所述沟槽外的氧化层、缓冲层、线性氮化层以及致密氧化层。2.根据权利要求1所述的方法,其特征在于,所述进行氧化处理,包括:通入氧气,使所述线性氮化层的表面被氧化。3.根据权利要求2所述的方法,其特征在于,所述缓冲层包括硅氧化物;所述在所述线性氧化层上形成缓冲层,包括:在所述线性氧化层上沉积硅氧化物,形成所述缓冲层。4.根据权利要求3所述的方法,其特征在于,所述在所述缓冲层上形成氧化层,包括:通过HDP CVD工艺在所述缓冲层上沉积硅氧化物,形成所述氧化层。5.根据权利要求1至4任一所述的方法,其特征在于,所述去...

【专利技术属性】
技术研发人员:王晨旭张栋肖敬才邱元元郑晓辉范晓黄鹏
申请(专利权)人:华虹半导体无锡有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1