本实用新型专利技术公开了一种栅极驱动电路、显示面板及显示设备,其中栅极驱动电路,包括:第一触发信号线、第二触发信号线和多个GOA组;多个GOA组依次顺序排列;每个GOA组中包含顺序排列的m行GOA单元,m为偶数;在第一组GOA组中,第一触发信号线连接奇数行GOA单元的触发端口,第二触发信号线连接偶数行GOA单元的触发端口;针对任一GOA组,该GOA组中的GOA单元的输出端口与后一GOA组中的对应位置的GOA单元的触发端口级联;针对任一个GOA单元,该GOA单元的第一复位端口与对应n个之后的GOA单元的输出端口级联,n为偶数。本实用新型专利技术能够有效控制高分辨产品成本,并兼容显示面板的多种高刷新率模式。式。式。
【技术实现步骤摘要】
一种栅极驱动电路、显示面板及显示设备
[0001]本技术涉及显示
,尤其涉及一种栅极驱动电路、显示面板及显示设备。
技术介绍
[0002]随着5G(5th Generation Mobile Communication Technology,第五代移动通信技术)技术的发展,数据传输的上限得到了极大的提高;因此,高分辨率显示器已逐渐开始流行,各个电视厂商也开始上市高分辨产品,面板厂也快速响应市场需求,快速投入人力进行高分辨率产品的研发,例如8K分辨率产品。高分辨率产品除了PPI(Pixels Per Inch,像素密度)高以外,还需刷新率高。但是,目前由于高分辨率产品的电路资材费用高,实现高刷新率时,会导致产品的成本快速上升。
[0003]因此,目前亟需一种能够有效控制高分辨产品成本,并兼容高刷新率的解决方案。
技术实现思路
[0004]鉴于上述问题,本技术提出了一种栅极驱动电路、显示面板及显示设备,能够有效控制高分辨产品成本,并兼容显示面板的多种高刷新率模式。
[0005]第一方面,本申请通过一实施例提供如下技术方案:
[0006]一种栅极驱动电路,包括:第一触发信号线、第二触发信号线和多个GOA组;所述多个GOA组依次顺序排列;每个所述GOA组中包含顺序排列的m行GOA单元,m为偶数;在第一组GOA组中,所述第一触发信号线连接奇数行GOA单元的触发端口,所述第二触发信号线连接偶数行GOA单元的触发端口;针对任一GOA组,该GOA组中的GOA单元的输出端口与后一GOA组中的对应位置的GOA单元的触发端口级联;针对任一个GOA单元,该GOA单元的第一复位端口与对应n个之后的GOA单元的输出端口级联,n为偶数。
[0007]可选的,还包括:复位信号线;所述复位信号线与每个所述GOA单元的第二复位端口连接。
[0008]可选的,还包括多个时钟信号线,所述多个时钟信号线依次循环连接所述GOA单元。
[0009]可选的,所述时钟信号线的数量为偶数,且不小于16。
[0010]可选的,所述时钟信号线的数量为16,m为8,n为12。
[0011]可选的,还包括n个虚拟GOA单元;所述n个虚拟GOA单元依次顺序排列;末尾的n个所述GOA单元的第一复位端口分别对应连接所述n个虚拟GOA单元的输出端口。
[0012]可选的,还包括:复位信号线;所述复位信号线与每个所述虚拟GOA单元的第一复位端口及第二复位端口连接。
[0013]可选的,一个所述GOA单元为一行。
[0014]第二方面,基于同一专利技术构思,本申请通过一实施例提供如下技术方案:
[0015]一种显示面板,包括上述第一方面中任一所述的栅极驱动电路。
[0016]第三方面,基于同一专利技术构思,本申请通过一实施例提供如下技术方案:
[0017]一种显示设备,包括显示面板和驱动所述显示面板的驱动电路,所述驱动电路包括上述第一方面中任一所述的栅极驱动电路。
[0018]本技术实施例提供的一种栅极驱动电路,包括:第一触发信号线、第二触发信号线和多个GOA(Gate driver On Array,阵列栅极驱动)组;多个GOA组依次顺序排列;每个GOA组中包含顺序排列的m行GOA单元,m为偶数;在第一组GOA组中,第一触发信号线连接奇数行GOA单元的触发端口,第二触发信号线连接偶数行GOA单元的触发端口;针对任一GOA组,该GOA组中的GOA单元的输出端口与后一GOA组中的对应位置的GOA单元的触发端口级联;针对任一个GOA单元,该GOA单元的第一复位端口与对应n个之后的GOA单元的输出端口级联,n为偶数。上述栅极驱动电路能够很好的兼容双栅线驱动(Dual Gate)设计,有效的降低了制造成本。同时,通过对GOA单元的奇数行和偶数行独立控制,通过脉冲信号的时序调整能够使得显示面板兼容更高的刷新率。
[0019]上述说明仅是本技术技术方案的概述,为了能够更清楚了解本技术的技术手段,而可依照说明书的内容予以实施,并且为了让本技术的上述和其它目的、特征和优点能够更明显易懂,以下特举本技术的具体实施方式。
附图说明
[0020]为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
[0021]图1示出了本技术实施例提供的一种栅极驱动电路的一部分电路结构示意图;
[0022]图2示出了图1中A区域的放大结构示意图;
[0023]图3示出了本技术实施例提供的一种栅极驱动电路的另一部分电路结构示意图;
[0024]图4示出了本技术实施例提供的一种栅极驱动方法的流程图;
[0025]图5示出了本技术实施例中栅极驱动电路工作时的一种信号时序图;
[0026]图6示出了本技术实施例中栅极驱动电路工作时的另一种信号时序图;
[0027]图7示出了本技术实施例中栅极驱动电路工作时的又一种信号时序图。
[0028]附图标记:11
‑
第一触发信号线;12
‑
第二触发信号线;20
‑
GOA组;21
‑
GOA组;22
‑
GOA组;31
‑
时钟信号线;51
‑
复位信号线。
具体实施方式
[0029]下面将参照附图更详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
[0030]第一实施例
[0031]请参阅图1,本技术实施例中提供的一种栅极驱动电路,该栅极驱动电路工作时,能够很好的兼容双栅线驱动(Dual Gate)设计,Dual Gate设计是一种现有的像素连接架构。该栅极驱动电路包括:第一触发信号线11、第二触发信号线12、多个GOA(Gate driver On Array,阵列栅极驱动)组20、多个时钟信号线31和复位信号线51。
[0032]具体的,多个GOA组20依次顺序排列;每个GOA组20中包含顺序排列的m行GOA单元,m为偶数,且一个GOA单元为一行。在第一组GOA组21中,第一触发信号线11连接的奇数行GOA单元的触发端口,第二触发信号线12连接的偶数行GOA单元的触发端口;针对任一GOA组20,该GOA组21中的GOA单元的输出端口与后一GOA组22中对应位置的GOA单元的触发端口依次级联。进一步的,针对任一个GOA单元,该GOA单元的第一复位端口与对应n个之后的GOA单元的输出端口级联,n为偶数;多个本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括:第一触发信号线、第二触发信号线和多个GOA组;所述多个GOA组依次顺序排列;每个所述GOA组中包含顺序排列的m行GOA单元,m为偶数;在第一组GOA组中,所述第一触发信号线连接奇数行GOA单元的触发端口,所述第二触发信号线连接偶数行GOA单元的触发端口;针对任一GOA组,该GOA组中的GOA单元的输出端口与后一GOA组中的对应位置的GOA单元的触发端口级联;针对任一个GOA单元,该GOA单元的第一复位端口与对应n个之后的GOA单元的输出端口级联,n为偶数。2.根据权利要求1所述的栅极驱动电路,其特征在于,还包括:复位信号线;所述复位信号线与每个所述GOA单元的第二复位端口连接。3.根据权利要求1所述的栅极驱动电路,其特征在于,还包括多个时钟信号线,所述多个时钟信号线依次循环连接所述GOA单元。4.根据权利要求3所述的栅极驱动电路,其特征在于,所述时钟信号线的...
【专利技术属性】
技术研发人员:王聪,缪应蒙,陈东川,廖燕平,李承珉,邵喜斌,
申请(专利权)人:北京京东方显示技术有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。