【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及互补金属氧化物半导体(CMOS)器件的领域,尤其涉及电隔离中压CMOS器件。附图说明图1示出包括两个相邻p沟道金属氧化物半导体(PMOS)晶体管110的半导体器件10的截面图,所述晶体管110具有设置在半导体衬底100的相邻N阱区105中的沟道区115。每个晶体管110包括源极112、漏极114、以及栅电极116,该栅电极116在源极112和漏极114之间延伸且设置在半导体衬底100上的氧化层118上。晶体管110通过场氧化区120相互分开并隔离,该场氧化区120通常由硅的局部氧化(LOCOS)形成,且因此有时还称作LOCOS氧化膜120。当半导体器件10是体硅互补MOS(CMOS)半导体器件时,这些PMOS晶体管110中的每一个都与相应的n沟道MOS(NMOS)器件(未示出)有关且与其连接。晶体管110是“中压晶体管”,在这里其是指设计成对于双电源操作工作在±3.5V和±20V之间的最大电压下的晶体管,或者是指设计成对于单电源操作工作在+7V到+40V之间的最大电压下的晶体管。场氧化区120使晶体管110相互分开并隔离。因此,必须将场氧化区120设计成当晶体管110处在其最大工作电压下时,晶体管110的耗尽区不会相互“接触”。对于具有15伏特的最大工作电压范围(和30伏特的击穿电压)的中压CMOS晶体管110,耗尽区从源极114横向和垂直地延伸到半导体衬底100中约2.75μm。因此,在这种情况下,场氧化区120必须具有至少5.5μm的宽度。因此,在相邻晶体管110的漏极114之间的距离必须大于5.5μm。由于要求场氧化区120具有足 ...
【技术保护点】
一种半导体器件,包括:具有第一杂质类型的半导体衬底(200);第一和第二阱区(205),其设置在所述半导体衬底(200)中且彼此相邻,并且各自具有第二杂质类型; 在所述第一阱区(205)中的其间具有第一沟道区(215 )的第一源极区(212)和第一漏极区(214),各自具有所述第一杂质类型;在所述第二阱区(205)中的其间具有第二沟道区(215)的第二源极区(212)和第二漏极区(214),各自具有所述第一杂质类型;第一栅极(216),其 设置在所述第一沟道区(215)上方的所述半导体衬底(200)上;第二栅极(216),其设置在所述第二沟道区(215)上方的所述半导体衬底(200)上;所述半导体衬底(200)上的场氧化区(220),其在所述第一和第二漏极区( 214)之间延伸并将二者分开;沟槽(230),其从所述场氧化区(220)向下延伸至大于所述第一和第二沟道(215)的空间电荷区深度的深度;以及设置在所述沟槽(230)中的电介质材料。
【技术特征摘要】
【国外来华专利技术】US 2004-9-30 60/614,7231.一种半导体器件,包括具有第一杂质类型的半导体衬底(200);第一和第二阱区(205),其设置在所述半导体衬底(200)中且彼此相邻,并且各自具有第二杂质类型;在所述第一阱区(205)中的其间具有第一沟道区(215)的第一源极区(212)和第一漏极区(214),各自具有所述第一杂质类型;在所述第二阱区(205)中的其间具有第二沟道区(215)的第二源极区(212)和第二漏极区(214),各自具有所述第一杂质类型;第一栅极(216),其设置在所述第一沟道区(215)上方的所述半导体衬底(200)上;第二栅极(216),其设置在所述第二沟道区(215)上方的所述半导体衬底(200)上;所述半导体衬底(200)上的场氧化区(220),其在所述第一和第二漏极区(214)之间延伸并将二者分开;沟槽(230),其从所述场氧化区(220)向下延伸至大于所述第一和第二沟道(215)的空间电荷区深度的深度;以及设置在所述沟槽(230)中的电介质材料。2.如权利要求1所述的器件,其中所述电介质材料是热氧化物。3.如权利要求2所述的器件,还包括所述沟槽中的四乙氧基甲硅烷(TEOS)材料和掺杂多晶硅材料。4.如权利要求1所述的器件,其中所述第一和第二漏极区(214)各自偏置在大约15伏特下,并且其中所述场氧化区(220)的宽度小于5μm。5.如权利要求4所述的器件,其中所述场氧化区(220)的宽度小于2μm。6.一种半导体器件,包括半导体衬底(200);第一和第二中压MOS晶体管(210),各自在所述半导体衬底(200)中具有沟道区(215);所述半导体衬底(200)上的场氧化区(22),其在所述第一和第二中压MOS晶体管(210)之间延伸并将二者分开;沟槽(230),其从所述场氧化区(220)向下延伸至大于所述第一和第二中压MOS晶体管(210)的空间电荷区深度的深度;以及设置在所述沟槽(230)中的电介质材料。7.如权利要求6所述的器件,其中所述电介质材料是热氧化物。8.如权利要求7所述的器件,还包括所述沟槽(230)中的四乙氧基甲硅烷(TEOS)材料和掺杂多晶硅材料。9.如权利要求6所述的器件,还包括第一和第二阱区(205),其中所述半导体衬底(200)具有第一导电类型,所述第一和第二阱区(205)具有第二导电类型,所述第一中压MOS晶体管(210)形成...
【专利技术属性】
技术研发人员:卢西恩雷穆斯阿尔布,斯特凡豪塞尔,沃尔夫冈奥恩,霍尔格施利格坦恩霍斯特,
申请(专利权)人:皇家飞利浦电子股份有限公司,
类型:发明
国别省市:NL[荷兰]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。