应答机内外时钟自主检测和切换的方法及系统技术方案

技术编号:31375565 阅读:19 留言:0更新日期:2021-12-15 11:10
本发明专利技术提供了一种应答机内外时钟自主检测和切换的方法及系统,涉及航天测控通信技术领域,该方法包括:步骤S1:启动检波电路,检测外源输入的晶振信号,输出控制信号电平;步骤S2:根据所述控制信号电平,完成内外源晶振电源切换,监控FPGA重新加载基带FPGA复位。本发明专利技术能够实现深空应答机内外双晶振的自主检测和切换,解决了火星探测器干涉测量时下行信号频率稳定度要求较高的难题,通过双晶振的备份,提高了系统的可靠性。提高了系统的可靠性。提高了系统的可靠性。

【技术实现步骤摘要】
应答机内外时钟自主检测和切换的方法及系统


[0001]本专利技术涉及航天测控通信
,具体地,涉及一种应答机内外时钟自主检测和切换的方法及系统。

技术介绍

[0002]现有技术中应答机仅配备一个稳定度低、体积小的内部时钟晶振作为时钟源,而火星探测器在深空VLBI干涉测量时需要的下行频率短期稳定度高达1
×
10

12
/s(阿伦方差),原有的应答机晶振能满足常规的深空上下行通信的需求,而无法满足深空VLBI干涉测量的需求。
[0003]公开号为CN106921406B的专利技术专利,公开了一种双晶振切换测控应答机及其切换方法,该测控应答机包括:接收前端、鉴相器、环路滤波器、压控晶振、移相器、乘法器、比较器、隔离开关、切换开关、温补晶振、稳压器、发射前端。该切换方法包括:使用其中一个晶振信号作为发射激励时关闭另一个晶振信号;在相干模式下,关闭温补晶振的供电电源,压控晶振提供激励;在非相干模式下,压控晶振与温补晶振均工作,但来自压控晶振的激励信号被切断,仅温补晶振提供激励。两路晶振信号之间的切换通过锁相环锁定指示电压来控制。其中晶振切换的方法采用应答机的相干和非相干状态作为判断标准,不涉及对输入的晶振信号进行自主判断、自主切换。
[0004]公开号为CN107422029B的专利技术专利,公开了一种精确检测金属板缺陷的装置和方法,包括信号源、桥式激励模块、激励线圈、接收线圈、信号处理模块以及电源。依次切换信号源中各晶振,对应的固定频率脉冲控制信号通过桥式激励模块使激励线圈产生多频激励信号,此时激励线圈接近被测金属板时,多频激励信号会在金属板不同深度产生涡流,使接收线圈产生感应电流。信号处理模块对接收线圈中的信号进行采集、频域转换及数值对比,最终检测出金属板缺陷的位置、形状等信息。具体涉及到晶振切换的操作,但不涉及到晶振自主切换的方法。
[0005]公开号为CN211349395U的技术专利,公开了一种新型轨道交通专用兼容阅读身份证信息的读写器,包括与CPU模块分别连接的RF模块、SAM模块,SAM模块包括CD4051、SAM卡槽、晶振切换控制电路,RF模块包括RF接口电路、RC663的13.56MHz射频电路,还包括与CPU模块连接的身份证密钥安全模块,身份证密钥安全模块包括SAM_V接口通讯电路和UART接口通讯电路;CPU模块通过UART接口通讯电路发送身份证安全模块指令,然后CPU模块通过SAM_V接口通讯电路将SAM_V接口通讯电路发出的指令与RF模块上的身份证进行交互,直到交互完成后,从UART接口通讯电路获取到身份证的照片和指纹等信息。读写器包含了晶振切换控制电路,但不涉及具体的内外晶振切换方法。

技术实现思路

[0006]针对现有技术中的缺陷,本专利技术提供一种应答机内外时钟自主检测和切换的方法及系统。
[0007]根据本专利技术提供的一种应答机内外时钟自主检测和切换的方法及系统,所述方案如下:
[0008]第一方面,提供了一种应答机内外时钟自主检测和切换的方法,所述方法包括:
[0009]步骤S1:启动检波电路,检测外源输入的晶振信号,输出控制信号电平;
[0010]步骤S2:根据所述控制信号电平,完成内外源晶振电源切换,监控FPGA重新加载基带FPGA复位。
[0011]优选的,所述步骤S1包括:深空应答机输入两路晶振信号,一路由外部高稳频率源输入,一路由单机内部嵌入的晶振模块输入,内部时钟晶振供电由应答机供电模块进行控制切换。
[0012]优选的,所述步骤S2包括:通过检波电路检测到外部高稳时钟时送出高电平控制信号,将射频开关切换到外部高稳时钟端,同时将内部时钟晶振供电关闭;
[0013]检波电路若未检测到外部高稳时钟则送出低电平,将射频开关切换到与内部时钟相连,同时开启内部时钟的供电电源,内部时钟工作。
[0014]优选的,综合电子采集检波开关遥测,控制信号输出高电平,遥测为1,输出低电平,遥测为0。
[0015]优选的,进行内外源切换的同时,对基带FPGA程序做重新加载的复位。
[0016]优选的,应答机监控FPGA对基带FPGA软件复位由控制信号上升沿或下降沿触发。
[0017]第二方面,提供了一种应答机内外时钟自主检测和切换的系统,所述系统包括:
[0018]模块M1:启动检波电路,检测外源输入的晶振信号,输出控制信号电平;
[0019]模块M2:根据所述控制信号电平,完成内外源晶振电源切换,监控FPGA重新加载基带FPGA复位。
[0020]优选的,所述模块M1包括:深空应答机输入两路晶振信号,一路由外部高稳频率源输入,一路由单机内部嵌入的晶振模块输入,内部时钟晶振供电由应答机供电模块进行控制切换。
[0021]优选的,所述模块M2包括:通过检波电路检测到外部高稳时钟时送出高电平控制信号,将射频开关切换到外部高稳时钟端,同时将内部时钟晶振供电关闭;
[0022]检波电路若未检测到外部高稳时钟则送出低电平,将射频开关切换到与内部时钟相连,同时开启内部时钟的供电电源,内部时钟工作。
[0023]优选的,综合电子采集检波开关遥测,控制信号输出高电平,遥测为1,输出低电平,遥测为0。
[0024]与现有技术相比,本专利技术具有如下的有益效果:
[0025]1、在深空VLBI干涉测量时将高稳频率源打开,实现深空应答机内部的内外时钟自主检测和切换电路完成晶振的自主检测和切换,解决了火星探测器在深空VLBI干涉测量时,下行信号频率短期稳定度高达1
×
10

12
/s的难题;
[0026]2、本专利技术通过双晶振的备份,提高了系统的可靠性。
附图说明
[0027]通过阅读参照以下附图对非限制性实施例所作的详细描述,本专利技术的其它特征、目的和优点将会变得更明显:
[0028]图1为内外源时钟自主切换流程图;
[0029]图2为内外源时钟自主切换示意图;
[0030]图3为内外源切换电路。
具体实施方式
[0031]下面结合具体实施例对本专利技术进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本专利技术,但不以任何形式限制本专利技术。应当指出的是,对本领域的普通技术人员来说,在不脱离本专利技术构思的前提下,还可以做出若干变化和改进。这些都属于本专利技术的保护范围。
[0032]本专利技术实施例提供了一种应答机内外时钟自主检测和切换的方法,参照图1所示,应答机内部检波模块对外源时钟信号进行监测,输出控制信号电平,通过控制信号完成内外源的切换和基带FPGA的复位,该方法具体步骤如下:
[0033]步骤S1:启动检波电路,检测外源输入的晶振信号,输出控制信号电平;
[0034]深空应答机输入两路晶振信号,一路由外部高稳频率源输入,一路由单机内部嵌入的晶振模块输入,内部时钟晶振供电由应答机供电模块进行控制切换。
[本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种应答机内外时钟自主检测和切换的方法,其特征在于,包括:步骤S1:启动检波电路,检测外源输入的晶振信号,输出控制信号电平;步骤S2:根据所述控制信号电平,完成内外源晶振电源切换,监控FPGA重新加载基带FPGA复位。2.根据权利要求1所述的应答机内外时钟自主检测和切换的方法,其特征在于,所述步骤S1包括:深空应答机输入两路晶振信号,一路由外部高稳频率源输入,一路由单机内部嵌入的晶振模块输入,内部时钟晶振供电由应答机供电模块进行控制切换。3.根据权利要求1所述的应答机内外时钟自主检测和切换的方法,其特征在于,所述步骤S2包括:通过检波电路检测到外部高稳时钟时送出高电平控制信号,将射频开关切换到外部高稳时钟端,同时将内部时钟晶振供电关闭;检波电路若未检测到外部高稳时钟则送出低电平,将射频开关切换到与内部时钟相连,同时开启内部时钟的供电电源,内部时钟工作。4.根据权利要求1所述的应答机内外时钟自主检测和切换的方法,其特征在于,综合电子采集检波开关遥测,控制信号输出高电平,遥测为1,输出低电平,遥测为0。5.根据权利要求1所述的应答机内外时钟自主检测和切换的方法,其特征在于,进行内外源切换的同时,对基带FPGA程序做重新加载的复位。6.根据权利要...

【专利技术属性】
技术研发人员:王民建朱新波张玉花何春黎李青牛俊坡杜洋谢攀
申请(专利权)人:上海卫星工程研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1