信号处理方法和装置制造方法及图纸

技术编号:31164749 阅读:46 留言:0更新日期:2021-12-04 10:39
本申请公开了一种信号处理方法和装置,涉及信号处理技术领域,所述方法包括:获取零中频正交模拟信号的采样数据;对所述采样数据进行数字内插,并对内插后的所述采样数据进行滤波;对滤波后的采样数据进行复数混频,并对Q支路信号进行希尔伯特滤波,I支路进行同阶数的延迟滤波;根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,输出所述实信号。解决了现有技术中无法在射频新平中集成模拟帯通滤波器而导致诸多场景无法使用的问题,达到了无需集成帯通滤波器即可输出相应的实信号的效果。果。果。

【技术实现步骤摘要】
信号处理方法和装置


[0001]本专利技术涉及信号处理方法和装置,属于信号处理


技术介绍

[0002]现有的集成了模数转换的高集成度射频芯片,通常采用零中频正交采样方案。在其对接的基带处理单元采用可编程逻辑门阵列器件(FPGA,Field Programmable Gate Array)时优势明显。但在对接已有的基于实信号采样方案的基带专用处理芯片时,由于接口信号定义不匹配,无法直接使用。并且在采用低中频采样方案时,又存在射频芯片内难以集成模拟带通滤波器的问题。

技术实现思路

[0003]本专利技术的目的在于提供一种信号处理方法和装置,用于解决现有技术中存在的问题。
[0004]为达到上述目的,本专利技术提供如下技术方案:
[0005]根据第一方面,本专利技术实施例提供了一种信号处理方法,所述方法包括:
[0006]获取零中频正交模拟信号的采样数据;
[0007]对所述采样数据进行数字内插,并对内插后的所述采样数据进行滤波;
[0008]对滤波后的采样数据进行复数混频,并对Q支路信号进行希尔伯特滤波,I支路进行同阶数的延迟滤波;
[0009]根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,输出所述实信号。
[0010]可选的,对所述采样数据进行数字内插的内插率由实信号采样速率与复信号采样速率的比值确定。
[0011]可选的,内插后的所述采样数据包括:
[0012][0013][0014]其中,x
I
>(k),k=0,1,2,
……
为获取到的采样数据中的同相支路数据,x
Q
(k),k=0,1,2,
……
为获取到的采样数据中的正交支路数据,L为实信号采样速率与复信号采样速率的比值。
[0015]可选的,所述对内插后的所述采样数据进行滤波,包括:
[0016]将内插后的所述采样数据中的同相支路和正交支路通过同一滤波器进行滤波。
[0017]可选的,所述将内插后的所述采样数据中的同相支路和正交支路通过同一滤波器进行滤波,包括:
[0018][0019][0020]其中,h(k)为所述滤波器的系数。
[0021]可选的,所述滤波器为N阶有限冲激响应FIR滤波器,N大于预设阈值。
[0022]可选的,所述滤波器包括乘法器和加法器。
[0023]可选的,所述根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,包括:
[0024]将滤波后的Q支路信号和延迟后的I支路信号的和确定为所述实信号。
[0025]第二方面,提供了一种信号处理装置,所述装置包括存储器和处理器,所述存储器中存储有至少一条程序指令,所述处理器通过加载并执行所述至少一条程序指令以实现如第一方面所述的方法。
[0026]第三方面,提供了一种信号处理装置,所述装置包括:
[0027]数据获取子模块,用于获取零中频正交模拟信号的采样数据;
[0028]数字内插子模块,用于对所述采样数据进行数字内插;
[0029]数字滤波子模块,用于对内插后的所述采样数据进行滤波;
[0030]复数混频子模块,用于对滤波后的采样数据进行复数混频;
[0031]相位旋转子模块,用于对Q支路信号进行希尔伯特滤波,I支路进行同阶数的延迟滤波;
[0032]数据叠加子模块,用于根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,输出所述实信号。
[0033]通过获取零中频正交模拟信号的采样数据;对所述采样数据进行数字内插,并对内插后的所述采样数据进行滤波;对滤波后的采样数据进行复数混频,并对Q支路信号进行希尔伯特滤波,I支路进行同阶数的延迟滤波;根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,输出所述实信号。经过上述处理后的信号的信号特性与现有方案中采用体积较大的模拟帯通滤波器后的实信号采样得到的信号的信号特性相同,解决了现有技术中无法在射频新平中集成模拟帯通滤波器而导致诸多场景无法使用的问题,达到了无需集成帯通滤波器即可输出相应的实信号的效果。
[0034]上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段,并可依照说明书的内容予以实施,以下以本专利技术的较佳实施例并配合附图详细说明如后。
附图说明
[0035]图1为本专利技术一个实施例提供的信号处理方法的方法流程图;
[0036]图2为本专利技术一个实施例提供的零中频正交采样的一种可能的实现示意图;
[0037]图3为本专利技术一个实施例提供的一种可能的工作流程的流程图;
[0038]图4为本专利技术一个实施例提供的一种信号处理装置的结构示意图。
具体实施方式
[0039]下面将结合附图对本专利技术的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术
人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0040]在本专利技术的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本专利技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利技术的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
[0041]在本专利技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本专利技术中的具体含义。
[0042]此外,下面所描述的本专利技术不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
[0043]请参考图1,其示出了本申请一个实施例提供的信号处理方法的方法流程图,如图1所示,所述方法包括:
[0044]步骤101,获取零中频正交模拟信号的采样数据;
[0045]请参考图2,其示出了零中频正交采样的一种可能的实现示意图。由图2可知,可以得到采样数据同相支路x
I
(k),k=0,1,2,
……
,采样数据正交支路x
Q
(k),k=0,1,2,
……

[0046]步骤102,对所述采样数据进行数字内插,并对内插后的所述采样数据进行滤波;
[0047]对所述采样数据进行数字内插的内插率由实信号采样速率与复信号采样速率的比值确定,并且,实际实现时,上述比值通常为整数,也即对采样数据进行整数倍内插。
[0048本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种信号处理方法,其特征在于,所述方法包括:获取零中频正交模拟信号的采样数据;对所述采样数据进行数字内插,并对内插后的所述采样数据进行滤波;对滤波后的采样数据进行复数混频,并对Q支路信号进行希尔伯特滤波,I支路进行同阶数的延迟滤波;根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,输出所述实信号。2.根据权利要求1所述的方法,其特征在于,对所述采样数据进行数字内插的内插率由实信号采样速率与复信号采样速率的比值确定。3.根据权利要求2所述的方法,其特征在于,内插后的所述采样数据包括:征在于,内插后的所述采样数据包括:其中,x
I
(k),k=0,1,2,
……
为获取到的采样数据中的同相支路数据,x
Q
(k),k=0,1,2,
……
为获取到的采样数据中的正交支路数据,L为实信号采样速率与复信号采样速率的比值。4.根据权利要求3所述的方法,其特征在于,所述对内插后的所述采样数据进行滤波,包括:将内插后的所述采样数据中的同相支路和正交支路通过同一滤波器进行滤波。5.根据权利要求4所述的方法,其特征在于,所述将内插后的所述采样数据中的同相支路和正...

【专利技术属性】
技术研发人员:田惠芳郑子栋师雪瑞冯强杨俊彪
申请(专利权)人:山西宇翔信息技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1