【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及例如在上电或启动时以及在装置工作的其它时间监测集成电路中的信号完整性,具体涉及一种用于校验数据存储单元的有效加载并检测这类加载中的任何错误和故障。
技术介绍
许多集成电路包括双稳态触发器或其它数据存储单元以利于实现多种顺序逻辑功能。对适当加载这些存储单元的电路的正确的功能性操作是很重要的。低劣的信号完整性会影响存储单元的加载并可能存储不正确的数据。因此对任何问题而言,都要求监测信号完整性。当监测信号的完整性变得重要的一个时间段内,例如当首次接通集成电路的电源时,由于对电路的正当运行而言关键点在于存储单元被正确地加载以表现出一种指定的初始状态。如果在启动状态下出现问题,则可能会存储不正确的数据并使双稳态触发器开始于错误状态,这将导致装置操作中的错误。这经常发生于特别的上电期间,由于信号线不一定已达到正常的电压电平,这时信号完整性最容易受到这些问题的影响。当然在装置工作的其它时间,信号完整性同样很重要以确保电路存储单元的正确加载。可能产生错误的信号状况包括时钟和复位信号线的任何一种上的、数据输入线上的或电源电压线上的噪声或抖动。这类状况将造成在数据输入达到其正确的电压电平之前,存储单元过早地加载,例如当电源线仍处于上电阶段。有噪声的复位信号线将造成当假设加载已完成而数据输入表现出不同的信号电平之后,存储单元再次加载。将要对双稳态触发器进行加载的数据输入线上的抖动会产生正确逻辑状态不明确的信号。由于在装置工作中的功能错误有时是非常难以捉摸的,通常难以知道是否数据已被正确地加载。因此要求能检测与信号完整性相关的问题,由此如果发生低劣的加载状况,则 ...
【技术保护点】
一种信号完整性检查电路,包括:多个彼此相邻地定位在集成电路基板上的多个存储单元,每个所述存储单元具有时钟输入、数据输入和数据输出,所有所述存储单元的时钟输入端连接于共同的复位信号线,所有所述存储单元的数据输入端连接于共同的数据输入线以接收将要装载于其内的数据;以及逻辑门,所述逻辑门具有连接于每个所述存储单元的数据输出端的一组输入以及具有提供标志信号作为信号完整性检查电路输出的输出。
【技术特征摘要】
【国外来华专利技术】US 2003-5-30 10/452,5621.一种信号完整性检查电路,包括多个彼此相邻地定位在集成电路基板上的多个存储单元,每个所述存储单元具有时钟输入、数据输入和数据输出,所有所述存储单元的时钟输入端连接于共同的复位信号线,所有所述存储单元的数据输入端连接于共同的数据输入线以接收将要装载于其内的数据;以及逻辑门,所述逻辑门具有连接于每个所述存储单元的数据输出端的一组输入以及具有提供标志信号作为信号完整性检查电路输出的输出。2.如权利要求1所述电路,其特征在于,所述存储单...
【专利技术属性】
技术研发人员:陈毓明,孙人舟,KK叶,黄天为,
申请(专利权)人:爱特梅尔股份有限公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。