具有多功能选通端子的存储设备制造技术

技术编号:3083110 阅读:209 留言:0更新日期:2012-04-11 18:40
一种存储设备具有数据收发器、写选通收发器和读选通收发器。数据收发器将输入数据输入存储设备,以及从存储设备接收输出数据。写选通收发器传输输入数据的定时信息。读选通收发器传输输出数据的定时信息。该存储设备也具有用于生成辅助信息的辅助电路。该辅助信息包括与输入数据和输出数据的定时信息不同的信息。该辅助电路使用写和读收发器来向存储设备发送辅助信息和从该设备接收辅助信息。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术一般涉及半导体设备。
技术介绍
许多计算机和电子产品中均存在诸如存储设备的半导体设备。存储设备存储数据。在写操作中,将输入数据存储到存储设备中。在读操作中,从存储设备输出输出数据。大多数存储设备具有数据(输入/输出)引脚和数据选通引脚。数据引脚运载送往和来自存储设备的输入和输出数据。数据选通引脚运载数据的定时信息。一些存储设备具有两组独立的数据选通引脚写数据选通引脚和读数据选通引脚。写数据选通引脚运载输入数据的定时信息。读数据选通引脚运载输出数据的定时信息。在大多数情况下,在读操作期间不使用写数据选通引脚;在写操作期间不使用读数据选通引脚。在某些操作中不使用某些引脚造成了资源的浪费。
技术实现思路
本专利技术提出了使用存储设备的数据选通引脚来执行各种功能的电路和方法。一方面,本专利技术包括具有一些用于传输输入数据和输出输出数据的数据收发器的存储设备。一些写选通收发器传输输入数据的定时信息。一些读选通收发器传输输出数据的定时信息。而辅助电路通过读选通收发器和写选通收发器传输辅助信息。该辅助信息是输入和输出数据的非定时信息。辅助信息的例子包括反相(inverting)码、奇偶校验码、温度码和定时校准码。另一方面,本专利技术包括在存储设备中传输数据的方法。该方法通过数据收发器向存储设备发送数据和接收来自该设备的数据。该方法通过写选通收发器传输输入数据的定时信息。该方法通过读选通收发器传输输出数据的定时信息。该方法使用读选通收发器来在写选通收发器传输输入数据的定时信息期间传输辅助信息。该方法使用写选通收发器来在读选通收发器传输输出数据的定时信息期间传输辅助信息。附图说明图1示出了根据本专利技术的实施例的存储设备。图2是图1的存储设备的示范定时图。图3是图1的存储设备的辅助电路和收发器电路的电路图。图4是图3的反相控制器的电路图。图5示出了具有反相信息的示范数据。图6是图4的存储设备的示范定时图。图7是图3的奇偶校验控制器的电路图。图8示出了具有奇偶校验信息的示范数据。图9是图7的存储设备的示范定时图。图10是图3的温度报告器的电路图。图11示出了示范的温度信息。图12是图10的存储设备的示范定时图。图13是图3的校准器的电路图。图14示出了示范的校准定时信息。图15是图13的存储设备的示范定时图。图16示出了图3的辅助电路和收发器电路的备选实施例。图17示出了根据本专利技术的实施例的系统。具体实施例方式以下描述和附图充分地说明了本专利技术的一些特定实施例,以便使本领域技术人员可以实施本专利技术。其他实施例可以引入结构的、逻辑的、电的、过程的和其他方面的更改。在这些附图中,多个视图中相似的附图标记表示基本相似的组件。实例仅仅代表可能的变化。某些实施例的一些部分和特征可包含在另一些实施例中,或是被后者的一些部分和特征代替。本专利技术的范围涵盖了权利要求和所有可用等价物的整个范围。图1示出了根据本专利技术的实施例的存储设备。存储设备100包括存储器阵列102,它具有以行和列形式设置的多个存储器单元103。响应地址线(地址总线)108上提供的地址信号A0至AX(A0-AX),行解码器104和列解码器106对存储器单元103进行存取。根据线144上的信号,行地址缓冲器134将线108上的行地址传输到行解码器104。根据线146上的信号,列地址缓冲器136将线108上的列地址传输到列解码器106。根据控制输入线120上的控制信号,控制电路118对存储设备100的操作进行控制。存储设备100的操作的例子包括读操作、写操作和刷新操作。线120上的控制信号的实例包括时钟信号CLK、行存取选通信号RAS*、列存取选通信号CAS*、写使能信号WE*和芯片选择信号CS*。刷新控制器145对存储设备100的刷新操作进行控制,以刷新存储器单元103的内容。写操作将来自数据线194的数据写入存储器单元103。读操作将来自存储器单元103的数据读至数据线194。通过地址信号A0-AX的组合提供了正在被读或写的存储器单元103的行或列的地址。刷新操作对存储器单元103的内容进行刷新。在存储设备100的各种操作期间,控制电路118激活某些使能信号。这些使能信号的例子包括写数据使能信号WDEN0-WDENn、数据读使能信号RDEN0-RDENn、写选通使能信号WSEN0至WSENm以及读选通使能信号RSEN0至RSENm。下面,结合后续附图描述了这些使能信号的功能。存储设备100还包括输入数据路径111、输出数据路径122、选通收发器电路170以及数据收发器电路190。数据收发器电路190将数据送往存储设备100和从该设备接收数据。传输到存储设备100的数据是输入数据。存储设备100输出的数据是输出数据。选通收发器电路170传输输入数据和输出数据的定时信息。选通收发器电路170包括具有写选通收发器(WST TX)172(172-0至172-M)的写选通单元171和具有读选通收发器(RST TX)174(174-0至174-M)的读选通单元173。写选通单元171传输输入数据的定时信息。线182上的写选通信号WDQS(0-M)表示输入数据的定时信息。读选通单元173传输输出数据的定时信息。线184上的读选通信号RDQS(0-M)表示输出数据的定时信息。数据收发器电路190包括数据收发器(D TX)192(192-0至192-N)。数据收发器192是双向电路;它们在两个方向上传输数据。数据收发器192既传输输入数据和也传输输出数据。线194上的数据信号或数据DQ(0-N)既表示输入数据也表示输出数据。DQ(0-N)表示存储设备100在写操作期间接收数据时的输入数据。DQ(0-N)表示存储设备100在读操作期间输出数据时的输出数据。在写操作期间,数据路径111在数据收发器电路190与存储器阵列102之间传输数据。在读操作期间,数据路径122在数据收发器电路190与存储器阵列102之间传输数据。存储设备100还包括辅助电路195,用于执行各种功能和用于向存储设备100传输辅助信息以及从该设备接收辅助信息。在一些实施例中,辅助电路195使用选通收发器电路170来传输辅助信息。辅助信息不是输入数据和输出数据的定时信息。辅助信息的例子包括反相码、奇偶校验码、温度码和定时校准码。反相码运载了与送往和来自存储设备100的输入和输出数据的反相相关的信息。奇偶校验码运载了送往和来自存储设备100的输入和输出数据的奇偶校验信息。温度码运载了存储设备100的温度信息。定时校准码运载了用于校准从存储设备100输出的输出数据的定时的校准信息。图1包括了连接于各元件之间的的多条线,如线185、187、189、191、193、196和198。线185、187、189、191、193、196和198中的每一条线又包含了多条线。为简明期间,图1将线185、187、189、191、193、196和198的每条线表示为单条线。线182、184和194与存储设备100的外部端子或连接对应。在一些实施例中,线182、184和194与存储设备100的封装的集成电路上的引脚或焊球对应。在其他实施例中,线182、184和194与存储设备100的电路管芯上的焊盘对应。存储设备100可以是动态随机存取存储(DRAM)本文档来自技高网...

【技术保护点】
一种设备,包括:多个数据收发器,用以传送输入数据和输出数据;多个写选通收发器,用以传送所述输入数据的定时信息和传送第一组辅助信息;多个读选通收发器,用以传送所述输出数据的定时信息和传送第二组辅助信息;以及连接到所述数据收发器和所述写和读选通收发器的辅助电路,用以生成所述第一组辅助信息。

【技术特征摘要】
【国外来华专利技术】US 2004-1-27 10/765,3101.一种设备,包括多个数据收发器,用以传送输入数据和输出数据;多个写选通收发器,用以传送所述输入数据的定时信息和传送第一组辅助信息;多个读选通收发器,用以传送所述输出数据的定时信息和传送第二组辅助信息;以及连接到所述数据收发器和所述写和读选通收发器的辅助电路,用以生成所述第一组辅助信息。2.如权利要求1所述的设备,其特征在于,所述辅助电路包括奇偶校验控制器,用以生成所述输出数据的奇偶校验码。3.如权利要求1所述的设备,其特征在于,所述辅助电路包括温度报告器,用以生成所述设备的温度信息。4.如权利要求1所述的设备,其特征在于,所述辅助电路包括校准器,用以校准所述输出数据的传送定时。5.如权利要求1所述的设备,其特征在于,所述辅助电路包括反相控制器,用以有条件地将所述输入和输出反相。6.如权利要求5所述的设备,其特征在于,所述辅助电路还包括奇偶校验控制器,用以生成所述输出数据的奇偶校验码。7.如权利要求6所述的设备,其特征在于,所述辅助电路还包括温度报告器,用以生成所述设备的温度信息。8.如权利要求7所述的设备,其特征在于,所述辅助电路还包括校准器,用以校准所述输出数据的传送定时。9.如权利要求1所述的设备,其特征在于,所述写选通收发器包括至少一个连接到所述辅助电路的写选通接收器,用以将所述第二组辅助信息传送到所述辅助电路。10.如权利要求9所述的设备,其特征在于,所述读选通收发器包括至少一个连接到所述辅助电路的读选通发射器,用以从所述辅助电路传送所述第一组辅助信息。11.一种设备,包括存储器阵列,用以接收入站数据和输出出站数据;输入数据路径,用以将所述入站数据传送到所述存储器阵列;输出数据路径,用以从所述存储器阵列传送所述出站数据;多个数据收发器,用以将输入数据作为所述入站数据传送到所述输入路径和从所述输出路径传送作为输出数据的所述出站数据;多个写选通收发器,用以传送所述输入数据的定时信息和传送第一组辅助信息;多个读选通收发器,用以传送所述输出数据的定时信息和传送第二组辅助信息;以及连接到所述数据收发器和所述写和读选通收发器的辅助电路,用以生成所述第一组辅助信息。12.如权利要求11所述的设备,其特征在于,所述辅助电路包括奇偶校验控制器,用以生成所述输出数据的奇偶校验码。13.如权利要求11所述的设备,其特征在于,所述辅助电路包括温度报告器,用以生成所述存储设备的温度信息。14.如权利要求11所述的设备,其特征在于,所述辅助电路包括校准器,用以校准所述输出数据的传送定时。15.如权利要求11所述的设备,其特征在于,所述辅助电路包括反相控制器,用以有条件地将所述输入和输出数据反相。16.如权利要求15所述的设备,其特征在于,所述辅助电路还包括奇偶校验控制器,用以生成所述输出数据的奇偶校验码。17.如权利要求16所述的设备,其特征在于,所述辅助电路还包括温度报告器,用以生成所述存储设备的温度信息。18.如权利要求17所述的设备,其特征在于,所述辅助电路还包括校准器,用以校准所述输出数据的传送定时。19.如权利要求11所述的设备,其特征在于,所述写选通收发器包括至少一个连接到所述辅助电路的写选通接...

【专利技术属性】
技术研发人员:JS蔡TA曼宁
申请(专利权)人:微米技术有限公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1