EFM信号帧周期检测电路及用于控制重放EFM信号的系统技术方案

技术编号:3070887 阅读:318 留言:0更新日期:2012-04-11 18:40
用于控制重放EFM信号的位同步时钟信号的频率的系统,包括用于将EFM信号分频为117分之一以输出一个1/117分频信号作为一个帧周期信号的EFM信号帧周期检测电路。一个控制装置利用位同步时钟信号计数EFM信号的电平转换间隔,在一个由每个帧周期信号所定义的检测持续时间内选择一个最大计数值,并将该最大计数值与一个预定值(其对应于包含在EFM信号中的一个帧同步信号的位长度)进行比较。(*该技术在2018年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种用于获取重放EFM(八到十四调制)信号的位同步时钟信号的电路。更具体地说,本专利技术涉及一种EFM信号帧周期检测电路及一种用于控制重放EFM信号所采用的位同步时钟信号的频率的系统。在诸如IEC908的国际标准及诸如JIS8605(1993)的日本国内标准中,EFM信号被描述为一种用于将数字信号记录在光盘上的标准信号调制系统。在EFM系统中,一个信源信号被分成多个8位的单元,每个8位单元被称作一个“码元”。一个码元(由8位组成)被转换为一个由14位组成的信号,如附图说明图1所示。此时,每个14位的码元被称作一个“信道位”。由14信道位组成的信号以如下的方式构成两个相邻的位反相间的最小间隔为3位,而相邻的位反相间的最大间隔为11位。此外,如图1所示,一个帧由588个信道位构成,而一个帧同步信号被分别插入每个帧中。帧同步信号由一个脉冲信号构成,其具有彼此相邻的一个11位宽的持续时间的高电平及一个11位宽的持续时间的低电平。在重放EFM信号时,为了控制重放速度需对帧同步信号进行检测。在现有技术中,在重放记录在一个光盘上的EFM信号或EFM制式下中所调制的形式的另一种EFM信号时要对重放EFM所用的位同步时钟信号之频率加以控制,如日本专利申请初审公开号No.JP-A-58-056258及对应的美国专利4,532,5611所提供的,该美国专利要求了四个日本专利申请作为优先权,其中包括日本专利申请56-153707,公开号为JP-A-58-056258,该美国专利在此引用作为参考。即,为了检测被定义为具有EFM信号中所包括的不同分量的一个最大脉冲宽度的帧同步信号,将用于检测帧同步信号的持续时间设置为对应于一个预定帧周期的四倍,且在每个持续时间内对最大脉冲宽度进行检测。随后,根据所检测的最大脉冲宽度推算出帧周期,由此控制磁盘的旋转速度以将该推算值处于一个预定的范围内,从而将信号的线性速度保持为一个常值(通常称其为一个“恒定线性速度系统(CLV)”)。由此,EFM信号被重放。如上所述,当在现有技术中重放EFM信号时,保持重放速度为一个预定的速度。然而,为了这个目的,由于用于检测帧同步信号的持续时间被设置为预定帧周期的几倍,所以将需要一个较长的时间才可重放完EFM信号。因此,本专利技术的目的之一是提供一种用于获得重放EFM信号所用的位同步时钟信号的电路,其克服了常规电路的上述缺陷。本专利技术的另一个目的是提供一种能够在短于现有技术所需的持续时间内检测出EFM信号帧周期的EFM信号帧周期检测电路。本专利技术的还有一个目的是提供一种用于控制以任何速度重放EFM信号所用的位同步时钟信号的系统。通过一种EFM信号帧周期检测装置实现了本专利技术上述及其它目的,所述装置包括一个接收EFM信号而输出一个分频信号作为帧周期信号的分频装置,所述帧周期信号具有表征所接收的EFM信号的帧周期的周期。在优选实施例中,分频装置是一个1/117分频器。根据本专利技术的另一个方面,其提供了一种用于控制重放EFM信号所用的位同步时钟信号的频率的系统,其包括一个EFM信号帧周期检测装置,它带一个接收EFM信号而输出一个分频信号作为帧周期信号(其具有一个代表了所接收的EFM信号的帧周期的周期)的分频装置;一个用于产生一个位同步时钟信号的位同步时钟信号发生装置;及一个控制装置,它接收EFM信号,帧周期信号,及位同步时钟信号,并在由帧周期信号所定义的每个帧周期内利用位同步时钟信号计数包含在EFM信号中的帧同步信号的脉冲宽度,以控制位同步时钟信号发生装置调节位同步时钟信号的频率,从而使所计数的帧同步信号的脉冲宽度等于对应于位同步时钟信号的一个预定值的长度。在一个实施例中,上述控制装置包括一个脉冲宽度计数装置,用于接收EFM信号及位同步时钟信号并利用位同步时钟信号计数EFM信号的低电平的宽度及高电平的宽度;一个帧内最大计数值保存装置,其接收从脉冲宽度计数装置输出的帧周期信号及计数值,并选择及保存在每个对应于由帧周期信号所代表的一个帧周期的检测持续时间内获得的计数值的最大计数值;一个用于将保存在帧内最大计数值保存装置中的最大计数值与一个预定值进行比较的比较装置,以产生一个比较结果信号;及一个接收该比较结果信号而输出一个频率控制信号到位同步时钟信号发生装置的控制装置,当最大计数值大于预定值时,频率上升-下降控制信号指示位同步时钟信号发生装置降低位同步时钟信号的频率,而当最大计数值小于预定值时,频率上升-下降控制信号指示位同步时钟信号发生装置提高位同步时钟信号的频率。在另一个实施例中,该控制装置包括一个脉冲宽度计数装置,其接收EFM信号及位同步时钟信号并利用位同步时钟信号计数EFM信号的低电平的宽度及高电平的宽度;一个帧内最大计数值保存装置,其接收从脉冲宽度计数装置输出的帧周期信号及计数值,并选择及保存在每个对应于由帧周期信号所代表的一个帧周期的检测持续时间内获得的计数值的最大计数值;一个N帧内最小值保存装置,其针对每一帧均接收从帧内最大计数值保存装置输出的帧周期信号及最大计数值,并选择及保存对每一个采样持续时间(其对应于由帧周期信号所代表的帧周期的N倍)所输出的最大计数值的最小计数值;一个用于将保存在N帧内最小计数值保存装置中的最小计数值与一个预定值进行比较的比较装置,以产生一个比较结果信号;及一个接收该比较结果信号并输出一个频率控制信号到位同步时钟信号发生装置的控制装置,当最小计数值大于预定值时,频率上升-下降控制信号指示位同步时钟信号发生装置降低位同步时钟信号的频率,而当最小计数值小于预定值时,频率的上升-下降控制信号指示位同步时钟信号发生装置提高位同步时钟信号的频率。本专利技术的上述及其它的目的,特点及优点将从接下来参照附图对优选实施例所作的说明中变得显而易见。图1所示为EFM信号的构成;图2所示为根据本专利技术的用于控制重放EFM信号所用的位同步时钟信号的频率的系统的第一实施例的方框图;图3所示为包括在根据本专利技术的用于控制重放EFM信号所用的位同步时钟信号的频率的系统的第一实施例中的频率控制装置的方框图;及图4所示为包括在根据本专利技术的用于控制重放EFM信号所用的位同步时钟信号的频率的系统的第二实施例中的频率控制装置的方框图。现在将参照附图对根据本专利技术的用于控制重放EFM信号所用的位同步时钟信号的频率的系统的实施例进行说明。参照图2,根据本专利技术的用于控制重放EFM信号所用的位同步时钟信号的频率的系统的第一实施例包括一个EFM信号帧周期检测装置1,它接收一个EFM信号10以产生一个帧周期信号11;一个用于产生一个位同步时钟信号21的位同步时钟信号发生装置2;一个频率控制装置3,用于接收EFM信号10,从EFM信号帧周期检测装置1输出的帧周期信号11,及在位同步时钟信号发生装置2中所产生的位同步时钟信号21,并输出一个频率上升-下降控制信号31到位同步时钟信号发生装置2;及一个接收EFM信号10及位同步时钟信号21以产生一个被重放的及纠错的数字信号的EFM信号重放装置4。EFM信号帧周期检测装置1例如可由一个接收EFM信号10并将EFM信号分频为117分之一以输出一个1/117分频信号作为帧周期信号11的分频装置100构成。这里,该1/117分频信号的周期被认本文档来自技高网...

【技术保护点】
一种EFM帧周期检测电路,其特征在于包括:一个分频装置,其接收一个EFM信号并输出一个分频信号作为一个帧周期信号,该帧周期信号具有一个代表了所接收的EFM信号的帧周期的周期。

【技术特征摘要】
JP 1997-6-20 164203/971.一种EFM帧周期检测电路,其特征在于包括一个分频装置,其接收一个EFM信号并输出一个分频信号作为一个帧周期信号,该帧周期信号具有一个代表了所接收的EFM信号的帧周期的周期。2.一种如权利要求1所述的EFM帧周期检测装置,其特征在于所述分频装置是一个1/117的分频器。3.一种用于控制重放EFM信号所用的位同步时钟信号的频率的系统,其特征在于包括一个EFM信号帧周期检测装置,其包括一个接收EFM信号并输出一个分频信号作为帧周期信号的分频装置,所述帧周期信号具有一个代表了所接收的EFM信号的帧周期的周期;一个用于产生一个位同步时钟信号的位同步时钟信号发生装置;及一个控制装置,其接收所述EFM信号,所述帧周期信号,及所述位同步时钟信号并在由所述帧周期信号所定义的每个帧周期内利用所述位同步时钟信号计数包含在EFM信号中的一个帧同步信号的脉冲宽度,以控制所述位同步时钟信号发生装置调节所述位同步时钟信号的频率,从而使所计数的所述帧同步信号的脉冲宽度等于对应于所述位同步时钟信号的一个预定值的长度。4.如权利要求3所述的系统,其特征在于所述控制装置包括一个脉冲宽度计数装置,其接收所述EFM信号及所述位同步时钟信号并通过所述位同步时钟信号计数所述EFM信号的低电平的宽度及高电平的宽度;一个帧内最大值计数值保存装置,其接收从脉冲宽度计数装置输出的所述帧周期信号及计数值,以选择及保存在每个对应于由所述帧周期信号所代表的一个帧周期的检测持续时间内获得的计数值的最大计数值;一个用于对保存在所述帧内最大计数值保存装置中的最大计数值与一个预定值进行比较的比较装置,以产生一个比较结果信号;及一个接收所述比较结果信号而输出一个频率控制信号到所述位同步时钟信号发...

【专利技术属性】
技术研发人员:千叶敏成野川浩道
申请(专利权)人:日本电气株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1