一种数字总线电磁环境效应模拟装置及方法制造方法及图纸

技术编号:30406171 阅读:18 留言:0更新日期:2021-10-20 11:11
本发明专利技术属于电磁兼容特性技术领域,公开了一种数字总线电磁环境效应模拟装置及方法,本装置包括用于发送数字总线信息的A板、用于接收数字总线信息的B板、激励信号注入模块、信号发生模块、总线信号控制分析模块和电源模块;总线信号控制分析模块向A板发送信息,A板将接收的信息利用总线传输至B板,同时信号发生模块产生激励信号,通过激励信号注入模块注入总线;B板对接收到的数字总线信号进行解调,并将解调后的信息传输至总线信号控制分析模块;总线信号控制分析模块对比发送的信息和接收的信息,计算误码率,根据所述激励信号的形式、幅度和误码率之间的关系,实现对数字总线电磁环境效应的摸边探界。境效应的摸边探界。境效应的摸边探界。

【技术实现步骤摘要】
一种数字总线电磁环境效应模拟装置及方法


[0001]本专利技术属于电磁兼容特性
,特别涉及一种数字总线电磁环境效应模拟装置及方法。

技术介绍

[0002]数字总线是一种常见的复杂电子系统控制器和各种类型传感器之间传递信息和能量的载体,是电子设备电磁环境效应研究的重点研究对象之一。
[0003]随着信息化技术的发展和电子设备集成度的提升,数字总线所面临的电磁环境日益复杂,数字总线耦合复杂电磁环境所引发的电磁兼容问题是电子设备研制过程中经常面临的问题之一。此外,复杂电子系统往往集成多种类型的数字总线,在复杂电子系统电磁兼容性设计阶段不易分析和预测数字总线所引发的电磁兼容问题。

技术实现思路

[0004]为了分析和模拟真实情况下复杂电子系统数字总线电磁环境效应,本专利技术提供了一种常用数字总线电磁环境效应模拟装置,可以对常见的多种数字总线的电磁环境效应进行模拟,而且数字总线所面临的电磁环境可以根据实际情况进行信号形式、幅度、周期等参数的调整,便于更好地模拟复杂电子系统中数字总线所面临的真实电磁环境,同时完成对数字总线电磁环境效应的摸边探界,为复杂电子系统数字总线的防护提供参考。
[0005]为实现上述目的,本专利技术提供了一种数字总线电磁环境效应模拟装置,包括用于发送数字总线信息的A板、用于接收数字总线信息的B板、激励信号注入模块、信号发生模块、总线信号控制分析模块和电源模块;所述电源模块分别与所述A板、所述B板、所述信号发生模块和所述总线信号控制分析模块电性连接;所述A板和所述B板通过总线电性连接,所述总线信号控制分析模块分别与所述A板和所述B板电性连接;所述信号发生模块与所述激励信号注入模块电性连接,所述总线穿过所述激励信号注入模块;
[0006]所述总线信号控制分析模块向所述A板发送信息,所述A板将接收的信息利用所述总线传输至所述B板,同时所述信号发生模块产生激励信号,通过所述激励信号注入模块注入所述总线;所述B板对接收到的数字总线信号进行解调,并将解调后的信息传输至所述总线信号控制分析模块,所述总线信号控制分析模块对比发送的信息和接收的信息,计算误码率,根据所述激励信号的形式、幅度和误码率之间的关系,为电磁兼容研究、试验提供数据支撑。
[0007]进一步,所述A板和所述B板各自包括中央处理器、与所述中央处理器电性连接的总线编解码器模块、以及与所述总线编解码器模块电性连接的总线接口模块;所述总线编解码器模块包括至少一个ETH总线编解码器以及一种或多种其他总线编解码器,所述总线接口模块包括与所述至少一个ETH总线编解码器电性连接的至少一个ETH总线接口以及分别与所述一种或多种其他总线编解码器对应电性连接的一种或多种其他总线接口;所述A板的一种或多种其他总线接口与所述B板的一种或多种其他总线接口通过对应的总线电性
连接;所述A板与所述B板通过各自的至少一个ETH总线接口与所述总线信号控制分析模块连接。
[0008]进一步,所述总线编解码器模块包括ARINC429总线编解码器、RS485总线编解码器、RS232总线编解码器、RS422总线编解码器、CAN总线编解码器、RapidIO总线编解码器、1394B总线编解码器和MIL

1553B总线编解码器中的一种或多种;所述总线接口模块包括ARINC429总线接口、RS485总线接口、RS232总线接口、RS422总线接口、CAN总线接口、RapidIO总线接口、1394B总线接口和MIL

1553B总线接口中的一种或多种。
[0009]进一步,所述总线信号控制分析模块包括处理器和显示器,所述处理器分别与所述A板和所述B板各自的ETH总线接口连接;所述显示器所显示的界面中包括本地地址栏、待测总线栏、总线参数配置栏、数据输入栏、发送数据栏、测试结果栏、状态栏、运行日志栏;所述本地地址栏包括本地地址框和开启服务按钮,用于将所述总线信号控制分析模块与所述A板和所述B板连接;所述待测总线栏包括一个或多个总线选择按钮,用于在一种或多种其他总线中选择一种总线类型进行模拟;所述总线参数配置栏用于配置所选总线参数以及将总线参数发送至所述A板和所述B板,配置所述A板和所述B板的板卡参数;所述数据输入栏包括文件数据按钮和自定义数据按钮;所述发送数据栏包括发送间隔输入框、发送次数输入框和发送数据按钮;所述测试结果栏包括测试结果显示框和清空显示按钮;所述状态栏包括系统状态、A板状态和B板状态,三种状态各自包括正常状态和离线状态;所述运行日志栏包括运行日志框和清空显示按钮,所述运行日志框用于显示运行日志和现实误码率。
[0010]进一步,所述信号发送模块包括信号发送器,所述激励信号注入模块包括电流注入探头,所述电流注入探头与所述信号发生器通过同轴电性连接,同时所述电流注入探头卡在所述总线上。
[0011]进一步,所述A板和所述B板各自包括选择开关,所述A板通过所述选择开关能够转换为所述B板,所述B板通过所述选择开关能够转换为所述A板。
[0012]本专利技术还提供了一种上述数字总线电磁环境效应模拟装置的数字总线电磁环境效应模拟方法,包括如下步骤:
[0013]1)搭建根据权利要求1

6之一所述装置,开启电源给所述装置上电;
[0014]2)打开总线信号控制分析模块,点击本地地址栏的本地地址框,选择IP地址,点击开启服务按钮,此时状态栏中的系统状态、A板状态和B板状态均显示为正常状态;
[0015]3)在待测总线栏点击所选的数字总线选择按钮;
[0016]4)在总线参数配置栏选择总线参数值,点击设置按钮,完成总线参数配置;
[0017]5)在数据输入栏点击自定义数据按钮,点击十六进制按钮,在数据区域框中输入待发送数据;
[0018]6)在发送数据栏的发送间隔框和发送次数框分别输入发送间隔和发送次数设定值,点击发送数据按钮,完成数据发送;
[0019]7)在测试结果栏显示接收结果;
[0020]8)当运行日志框中显示接收误码率为0时,完成所述装置的校准;
[0021]9)开启信号发生模块,发送激励信号,点击输出;
[0022]10)在测试结果栏显示接收结果;
[0023]11)运行日志框中显示所接收的误码率。
[0024]本专利技术的有益效果:
[0025]本专利技术集成多种常用数字总线,可以以较小的代价完成对复杂电子系统中所用数字总线电磁环境效应的模拟,为复杂系统数字总线电磁环境效应的研究提供硬件支撑;同时本专利技术可以作为特定数字总线传输介质性能的鉴定装置,为数字总线传输介质的选取提供参考;此外,本专利技术也可以在电磁兼容性标准试验中作为数字总线模拟器使用。
附图说明
[0026]图1为本专利技术实施例的数字总线电磁环境效应模拟装置连接框图;
[0027]图2为本专利技术实施例的A板或B板组成框图;
[0028]图3为本专利技术实施例的A板或B板结构图,其中(a)为前视图,(b)为后视图本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数字总线电磁环境效应模拟装置,其特征在于,包括用于发送数字总线信息的A板、用于接收数字总线信息的B板、激励信号注入模块、信号发生模块、总线信号控制分析模块和电源模块;所述电源模块分别与所述A板、所述B板、所述信号发生模块和所述总线信号控制分析模块电性连接;所述A板和所述B板通过总线电性连接,所述总线信号控制分析模块分别与所述A板和所述B板电性连接;所述信号发生模块与所述激励信号注入模块电性连接,所述总线穿过所述激励信号注入模块;所述总线信号控制分析模块向所述A板发送信息,所述A板将接收的信息利用所述总线传输至所述B板,同时所述信号发生模块产生激励信号,通过所述激励信号注入模块注入所述总线;所述B板对接收到的数字总线信号进行解调,并将解调后的信息传输至所述总线信号控制分析模块,所述总线信号控制分析模块对比发送的信息和接收的信息,计算误码率,根据所述激励信号的形式、幅度和误码率之间的关系,为电磁兼容研究、试验提供数据支撑。2.根据权利要求1所述的装置,其特征在于,所述A板和所述B板各自包括中央处理器、与所述中央处理器电性连接的总线编解码器模块、以及与所述总线编解码器模块电性连接的总线接口模块;所述总线编解码器模块包括至少一个ETH总线编解码器以及一种或多种其他总线编解码器,所述总线接口模块包括与所述至少一个ETH总线编解码器电性连接的至少一个ETH总线接口以及分别与所述一种或多种其他总线编解码器对应电性连接的一种或多种其他总线接口;所述A板的一种或多种其他总线接口与所述B板的一种或多种其他总线接口通过对应的总线电性连接;所述A板与所述B板通过各自的至少一个ETH总线接口与所述总线信号控制分析模块连接。3.根据权利要求2所述的装置,其特征在于,所述总线编解码器模块包括ARINC429总线编解码器、RS485总线编解码器、RS232总线编解码器、RS422总线编解码器、CAN总线编解码器、RapidIO总线编解码器、1394B总线编解码器和MIL

1553B总线编解码器中的一种或多种;所述总线接口模块包括ARINC429总线接口、RS485总线接口、RS232总线接口、RS422总线接口、CAN总线接口、RapidIO总线接口、1394B总线接口和MIL

1553B总线接口中的一种或多种。4.根据权利要求2或3所述的装置,其特征在于,所述总线信号控制分析模块包括处理器和显示器,所述处理器分别与所述A板和所述B板各自的至少一个ETH总线接口连接;所述显示器所显示的界面中包括本地地址栏、待测总线栏、总线参数配置栏、数据输...

【专利技术属性】
技术研发人员:李冰苏东林周宗飞李尧尧
申请(专利权)人:北京航空航天大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1