本公开公开了一种包括电平偏移电路的源极驱动器。该源极驱动器可包括通过偏移第一逻辑信号的电平来输出第二逻辑信号和第三逻辑信号的电平偏移电路,以及响应于第二逻辑信号和第三逻辑信号而将第一源信号或第二源信号传送至第一焊盘或第二焊盘的多路复用器。电平偏移电路可包括通过偏移第一逻辑信号的电平来输出第一输入信号和第二输入信号的第一电平偏移器、通过偏移第一逻辑信号的电平来输出第三输入信号和第四输入信号的第二电平偏移器,以及响应于第二输入信号和第四输入信号输出第二逻辑信号,并响应于第一输入信号和第三输入信号输出第三逻辑信号的输出电路。输入信号输出第三逻辑信号的输出电路。输入信号输出第三逻辑信号的输出电路。
【技术实现步骤摘要】
电平偏移电路及包括其的源极驱动器
[0001]本公开涉及一种显示设备,并且更具体地,涉及一种电平偏移电路及包括其的源极驱动器。
技术介绍
[0002]通常,要求显示设备的源极驱动器在其源输出级中具有低电阻,以便以高速显示具有高分辨率的图像。为此,已知的源极驱动器包括使用多路复用器的输出电路,该多路复用器由在高电压范围内操作的高压元件组成。
[0003]从源极驱动器的芯片尺寸的观点来看,由高压元件组成的多路复用器成为负担。为此,源极驱动器通过采用由在中间电压范围内操作的中间电压元件组成的多路复用器将源输出级保持在低电阻,以减小芯片尺寸。
[0004]多路复用器需要在高电压范围内摆动的逻辑信号,以减小源输出级的电阻。可以使用带高压元件的电平偏移电路将在高电压范围内摆动的逻辑信号提供给多路复用器。
[0005]此外,从多路复用器输出至源输出级的源信号也在高电压范围内摆动。因此,可以使用带在高电压范围内操作的高压元件的输入箝位电路和输出箝位电路来输出源信号,并且将源信号的摆动范围箝位至高电压范围。
[0006]因此,由于使用高压元件来配置电路,所以常规的源极驱动器具有增加芯片尺寸的问题。
技术实现思路
[0007]各种实施方式旨在提供一种能够通过仅使用在中间电压范围内操作的中间电压元件来处理具有高电压范围的逻辑信号的电平偏移电路,以及包括其的源极驱动器。
[0008]在实施方式中,源极驱动器可包括:电平偏移电路,配置为通过偏移第一逻辑信号的电平来输出第二逻辑信号和第三逻辑信号;以及多路复用器,配置为响应于第二逻辑信号和第三逻辑信号将第一源信号或第二源信号传送至第一焊盘或第二焊盘。电平偏移电路可包括:第一电平偏移器,配置为通过偏移第一逻辑信号的电平来输出第一输入信号和第二输入信号;第二电平偏移器,配置为通过偏移第一逻辑信号的电平来输出第三输入信号和第四输入信号;以及输出电路,配置为响应于第二输入信号和第四输入信号输出第二逻辑信号,并响应于第一输入信号和第三输入信号输出第三逻辑信号。
[0009]在实施方式中,电平偏移电路可包括:第一电平偏移器,配置为通过偏移第一逻辑信号的电平来输出第一输入信号和第二输入信号;第二电平偏移器,配置为通过偏移第一逻辑信号的电平来输出第三输入信号和第四输入信号;以及输出电路,配置为响应于第二输入信号和第四输入信号输出第二逻辑信号,并响应于第一输入信号和第三输入信号输出第三逻辑信号。输出电路可以通过使用在第一电压范围内操作的上拉元件和在第二电压范围内操作的下拉元件来输出各自具有包括第一电压范围和第二电压范围的第三电压范围的第二逻辑信号和第三逻辑信号。
[0010]根据实施方式,由于仅使用在中间电压范围内操作的中间电压元件来配置能够处理具有高电压范围的逻辑信号的电路,所以可以减小芯片尺寸。
[0011]此外,由于在工艺中可以省略高电压掩膜层,因此可以降低生产成本。
附图说明
[0012]图1是根据实施方式的源极驱动器的框图。
[0013]图2示出根据实施方式的包括电平偏移电路的源极驱动器。
[0014]图3示出根据实施方式的电平偏移电路的输出电路。
[0015]图4是示出根据实施方式的电平偏移电路的操作的图。
具体实施方式
[0016]实施方式旨在提供一种能够通过仅使用在中间电压范围内操作的中间电压元件来处理具有高电压范围的信号的电平偏移电路以及包括其的源极驱动器。
[0017]在实施方式中,中间电压范围可以定义为由正放大器输出的第一源信号的摆动范围,或者可以定义为由负放大器输出的第二源信号的摆动范围。在这种情况下,第一源信号的摆动范围可以命名为第一电压范围,并且第二源信号的摆动范围可以命名为第二电压范围。
[0018]在实施方式中,高电压范围可以定义为从第一电压范围的最高电压到第二电压范围的最低电压的电压范围。在这种情况下,高电压范围可以命名为第三电压范围。
[0019]在实施方式中,中间电压元件可以定义为在第一电压范围或在第二电压范围中操作的元件。
[0020]图1是根据实施方式的源极驱动器100的框图。在这种情况下,仅示出其中通过一对通道将一对源信号S1和源信号S2提供至显示面板(未示出)的示例,但是这是为了方便描述,并且本公开不限于此。
[0021]参照图1,源极驱动器100可包括正放大器PAMP、负放大器NAMP、多路复用器MV_MUX、电平偏移电路10,以及箝位电路20a和箝位电路20b。
[0022]正放大器PAMP可以放大正数据PDATA并将放大的数据输出为第一源信号S1。负放大器NAMP可以放大负数据NDATA并将放大的数据输出为第二源信号S2。在这种情况下,正放大器PAMP可以在第一电压范围内操作。负放大器NAMP可以在第二电压范围内操作。
[0023]尽管未示出,源极驱动器100还可包括锁存图像数据的锁存电路和通过使用灰度电压将图像数据转换为正数据PDATA和负数据NDATA的数字模拟转换器。
[0024]多路复用器MV_MUX可以将第一源信号S1输出为第一输出信号OUT1,并且可以将第二源信号S2输出为第二输出信号OUT2。可选地,多路复用器MV_MUX可将第一源信号S1输出为第二输出信号OUT2,并且可将第二源信号S2输出为第一输出信号OUT1。
[0025]路复用器MV_MUX可以基于由电平偏移电路10提供的逻辑信号CS2和逻辑信号CS2B的逻辑电平,分别将第一源信号S1和第二源信号S2输出为第一输出信号OUT1和第二输出信号OUT2,或者分别将第一源信号S1和第二源信号S2输出为第二输出信号OUT2和第一输出信号OUT1。
[0026]可以使用在第一电压范围内操作的中间电压元件或在第二电压范围内操作的中
间电压元件来配置多路复用器MV_MUX。例如,多路复用器MV_MUX可包括将第一源信号S1转换为第一输出信号OUT1的第一正开关电路、将第一源信号S1转换为第二输出信号OUT2的第二正开关电路、将第二源信号S2转换为第二输出信号OUT2的第一负开关电路,以及将第二源信号S2转换为第一输出信号OUT1的第二负开关电路。
[0027]此外,多路复用器MV_MUX的每个开关电路可包括在中间电压范围内操作并且串联联接的开关。每个开关可以响应于逻辑信号CS2和逻辑信号CS2B而接通或关断。
[0028]电平偏移电路10可以通过偏移具有低电压电平的第一逻辑信号CS1的电平来向多路复用器MV_MUX输出第二逻辑信号CS2和第三逻辑信号CS2B。在这种情况下,第三逻辑信号CS2B可以是第二逻辑信号CS2的反相信号。
[0029]箝位电路20a和箝位电路20b可以将第一输出信号OUT1和第二输出信号OUT2箝位至第一电压范围或第二电压范围。例如,箝位电路20a和箝位电路20b中的每个可包括串联联接的二极管。可以使用在中间电压范围内操作的元件来配置每个二极管。
[0030]本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.源极驱动器,包括:电平偏移电路,配置为通过偏移第一逻辑信号的电平来输出第二逻辑信号和第三逻辑信号;以及多路复用器,配置为响应于所述第二逻辑信号和所述第三逻辑信号将第一源信号或第二源信号传送至第一焊盘或第二焊盘;其中,所述电平偏移电路包括:第一电平偏移器,配置为通过偏移所述第一逻辑信号的电平来输出第一输入信号和第二输入信号;第二电平偏移器,配置为通过偏移所述第一逻辑信号的电平来输出第三输入信号和第四输入信号;以及输出电路,配置为响应于所述第二输入信号和所述第四输入信号输出所述第二逻辑信号,以及响应于所述第一输入信号和所述第三输入信号输出所述第三逻辑信号。2.根据权利要求1所述的源极驱动器,其中,所述输出电路通过使用在第一电压范围内操作的上拉元件和在第二电压范围内操作的下拉元件来输出所述第二逻辑信号和所述第三逻辑信号,所述第二逻辑信号和第三逻辑信号各自具有包括所述第一电压范围和所述第二电压范围的第三电压范围,所述第一电压范围是所述第一源信号的摆动范围,所述第二电压范围是所述第二源信号的摆动范围。3.根据权利要求2所述的源极驱动器,其中:所述第一电平偏移器在所述第一电压范围内操作,所述第二电平偏移器在所述第二电压范围内操作,以及所述输出电路在所述第三电压范围内操作。4.根据权利要求1所述的源极驱动器,其中,所述输出电路包括:第一输出电路,配置为通过基于所述第二输入信号和所述第四输入信号的逻辑电平的上拉操作或下拉操作来输出所述第二逻辑信号;以及第二输出电路,配置为通过基于所述第一输入信号和所述第三输入信号的逻辑电平的上拉操作或下拉操作来输出所述第三逻辑信号。5.根据权利要求4所述的源极驱动器,其中,所述第一输出电路包括:第一上拉电路,配置为响应于所述第二输入信号上拉驱动所述第二逻辑信号;第一分压电路,联接在所述第一上拉电路和第一输出级之间,所述第二逻辑信号从所述第一输出级输出;第一下拉电路,配置为响应于所述第四输入信号下拉驱动所述第二逻辑信号;以及第二分压电路,联接在所述第一下拉电路和所述第一输出级之间。6.根据权利要求5所述的源极驱动器,其中:所述第一上拉电路包括串联联接的第一PMOS元件和第二PMOS元件,以及所述第一PMOS元件和所述第二PMOS元件具有联接的源极端子和体端子,并且具有栅极端子,其中,所述第二输入信号施加于所述栅极端子。7.根据权利要求5所述的源极驱动器,其中:所述第一下拉电路包括串联联接的第一NMOS元件和第二NMOS元件,以及所述第一NMOS元件和所述第二NMOS元件具有联接的源极端子和体端子,并且具有栅极
端子,其中,所述第四输入信号施加于所述栅极端子。8.根据权利要求5所述的源极驱动器,其中:所述第一分压电路包括串联联接的第三PMOS元件和第四PMOS元件,以及所述第三PMOS元件和所述第四PMOS元件中的每个具有联接的源极端子和体端子,并且具有栅极端子,其中,接地电压施加于所述栅极端子。9.根据权利要求5所述的源极驱动器,其中:所述第二分压电路包括串联联接的第三NMOS元件和第四NMOS元件,以及所述第三NMOS元件和所述第四NMOS元件中的每个具有联接的源极端子和体端子,并且具有栅极端子,其中,接地电压施加于所述栅极端子。10.根据权利要求4所述的源极驱动器,其中,所述第二输出电路包括:第二上拉电路,配置为响应于所述第一输入信号上拉驱动所述第三逻辑信号;第三分压电路,联接在所述第二上拉电路和第...
【专利技术属性】
技术研发人员:吴君锡,金孝重,
申请(专利权)人:硅工厂股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。