信号调制器、集成电路、无线电器件和电子设备制造技术

技术编号:30334134 阅读:30 留言:0更新日期:2021-10-10 00:58
本申请涉及信号调制技术领域,尤其涉及一种信号调制器、集成电路、无线电器件和电子设备。信号调制器可包括第一调制模块、第二调制模块、一阶微分模块以及输出模块等,一阶微分模块用于对第二调制模块的输出信号进行一阶整形,得到第一信号,将第一信号发送至第一调制模块和输出模块,以及对第二信号进行补偿,第二信号由第一调制模块对第一信号和待调制信号处理得到。本申请通过一阶微分模块对第二调制模块的输出信号进行一阶整形并针对一阶整形的结果进行补偿,能够消减因第二调制模块DAC失配导致的调制器线性度恶化。DAC失配导致的调制器线性度恶化。DAC失配导致的调制器线性度恶化。

【技术实现步骤摘要】
信号调制器、集成电路、无线电器件和电子设备


[0001]本申请涉及信号调制
,尤其涉及一种信号调制器、集成电路、无线电器件和电子设备。

技术介绍

[0002]图1为Sigma

Delta调制器(Sigma

Delta Modulator,SDM)的原理示意图,其中,1为滤波器(Loop Filter,LF),2为量化器(Quantizer,Q),3隐含了数字信号V转换为模拟信号的数模转换器(Digital

to

Analog Converter,DAC),L0为输入信号U到滤波器输出Y的传输函数,L1为SDM输出的数字信号V到滤波器输出Y的传输函数,量化器Q量化滤波器输出Y,量化过程中引入量化噪声E
q

[0003]为了提高SDM的信号量化噪声比(Signal

to

Quantization Noise Ratio,SQNR),使用多比特量化器为有效的手段之一。而使用多比特量化器,容易导致DAC(Digital to analog converter,数字模拟转换器)失配带来的线性度恶化的问题。
[0004]可见,如何在提高SQNR的情况下避免DAC失配带来的线性度恶化,成为目前需要解决的问题。

技术实现思路

[0005]本申请提供了一种调制架构,目的在于避免DAC失配带来的线性度恶化。为了实现上述目的,本申请提供了以下技术方案:
[0006]一种信号调制器,包括:第一调制模块、第二调制模块、一阶微分模块以及输出模块;
[0007]所述第一调制模块用于接收待调制信号;所述第二调制模块用于将第一模拟信号转换为数字信号,所述第一模拟信号为所述第二调制模块接收的信号;
[0008]所述一阶微分模块用于对所述第二调制模块的输出信号进行一阶整形,得到第一信号,将所述第一信号发送至所述第一调制模块和所述输出模块,以及对第二信号进行补偿;所述第二信号由所述第一调制模块对所述第一信号和所述待调制信号处理得到。
[0009]可选地,一阶微分模块包括第一一阶微分单元、第二一阶微分单元和补偿单元;
[0010]所述一阶微分模块用于对所述第二调制模块的输出信号进行一阶整形,得到第一信号,将所述第一信号发送至所述第一调制模块和所述输出模块,以及对第二信号进行补偿,包括:
[0011]所述第一一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,将所述第一信号发送至所述第一调制模块;
[0012]所述第二一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,将所述第一信号发送至所述输出模块;
[0013]所述补偿单元用于接收所述第二调制模块的输出信号和所述第二信号,并对所述
第二信号进行补偿,得到补偿信号,将所述补偿信号发送至所述第一调制模块。
[0014]可选地,第一调制模块包括第一滤波器、第一量化器、和反馈运算器;
[0015]所述第一滤波器的输出端与所述补偿单元的输入端连接,所述第一量化器的输入端与所述补偿单元的输出端连接;
[0016]所述第二信号由所述第一调制模块对所述第一信号处理得到,包括:
[0017]所述第一滤波器用于接收所述待调制信号和第三信号的取反信号,并对所述第三信号的取反信号和所述待调制信号进行滤波处理得到所述第二信号;所述第三信号由所述反馈运算器将所述第一信号和所述第一量化器的输出信号进行第一预设运算得到。
[0018]可选地,第一一阶微分单元包括:第一延时器和第一微分运算器;
[0019]所述第一一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,包括:
[0020]所述第一延时器用于将所述第二调制模块的输出信号延迟至少一个单位,得到第一延迟信号;
[0021]所述第一微分运算器用于对所述第一延迟信号和所述第二调制模块的输出信号进行第二预设运算,得到所述第一信号。
[0022]可选地,补偿单元包括第二延时器和第二微分运算器;
[0023]所述补偿单元用于接收所述第二调制模块的输出信号和所述第二信号,并对所述第二信号进行补偿,得到补偿信号,包括:
[0024]所述第二延时器用于将所述第二调制模块的输出信号延迟至少一个单位,得到第二延迟信号;
[0025]所述第二微分运算器用于对所述第二延迟信号和所述第二调制模块的输出信号进行第三预设运算,得到所述补偿信号。
[0026]可选地,第二一阶微分单元包括第三延时器和第三微分运算器;
[0027]所述第二一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,包括:
[0028]所述第三延时器用于将所述第二调制模块的输出信号延迟至少一个单位,得到第三延迟信号;
[0029]所述第一微分运算器用于对所述第三延迟信号和所述第二调制模块的输出信号进行第四预设运算,得到所述第一信号。
[0030]可选地,输出模块包括结果运算器,所述结果运算器用于对所述第一信号和所述第一量化器的输出信号进行第五预设运算,得到所述待调制信号的信号调制结果。
[0031]可选地,信号调制器还包括:信号传递模块;
[0032]所述信号传递模块包括传递运算器;
[0033]所述传递运算器用于对所述第一量化器的输出信号和所述补偿信号进行第六预设运算,得到所述第一模拟信号。
[0034]可选地,目标运算器由加法器和取反器构成,所述目标运算器包括所述反馈运算器、所述第一微分运算器、所述第二微分运算器、所述第三微分运算器、所述结果运算器、和所述传递运算器;
[0035]所述第一预设运算包括:将所述第一量化器的输出信号减去所述第一信号;所述
第二预设运算包括:将所述第二调制模块的输出信号减去所述第一延迟信号;所述第三预设运算包括:将所述第二调制模块的输出信号减去所述第二延迟信号;所述第四预设运算包括:将所述第二调制模块的输出信号减去所述第三延迟信号;所述第五预设运算包括:将所述第一量化器的输出信号减去所述第一信号;所述第六预设运算包括:将所述第一量化器的输出信号减去所述补偿信号。
[0036]可选地,第一目标运算器由加法器和取反器构成,第二目标运算器由加法器构成,所述第一目标运算器包括所述第一微分运算器、所述第三微分运算器、和所述传递运算器;所述第二目标运算器包括所述第二微分运算器、所述反馈运算器、和所述结果运算器;
[0037]所述第一预设运算包括:将所述第一量化器的输出信号与所述第一信号相加;所述第二预设运算包括:将所述第二调制模块的输出信号减去所述第一延迟信号;所述第三预设运算包括:将所述第二调制模块本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种信号调制器,其特征在于,包括:第一调制模块、第二调制模块、一阶微分模块以及输出模块;所述第一调制模块用于接收待调制信号;所述第二调制模块用于将第一模拟信号转换为数字信号,所述第一模拟信号为所述第二调制模块接收的信号;所述一阶微分模块用于对所述第二调制模块的输出信号进行一阶整形,得到第一信号,将所述第一信号发送至所述第一调制模块和所述输出模块,以及对第二信号进行补偿;所述第二信号由所述第一调制模块对所述第一信号和所述待调制信号处理得到。2.根据权利要求1所述的信号调制器,其特征在于,所述一阶微分模块包括第一一阶微分单元、第二一阶微分单元和补偿单元;所述一阶微分模块用于对所述第二调制模块的输出信号进行一阶整形,得到第一信号,将所述第一信号发送至所述第一调制模块和所述输出模块,以及对第二信号进行补偿,包括:所述第一一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,将所述第一信号发送至所述第一调制模块;所述第二一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,将所述第一信号发送至所述输出模块;所述补偿单元用于接收所述第二调制模块的输出信号和所述第二信号,并对所述第二信号进行补偿,得到补偿信号,将所述补偿信号发送至所述第一调制模块。3.根据权利要求2所述的信号调制器,其特征在于,所述第一调制模块包括第一滤波器、第一量化器、和反馈运算器;所述第一滤波器的输出端与所述补偿单元的输入端连接,所述第一量化器的输入端与所述补偿单元的输出端连接;所述第二信号由所述第一调制模块对所述第一信号处理得到,包括:所述第一滤波器用于接收所述待调制信号和第三信号的取反信号,并对所述第三信号的取反信号和所述待调制信号进行滤波处理得到所述第二信号;所述第三信号由所述反馈运算器将所述第一信号和所述第一量化器的输出信号进行第一预设运算得到。4.根据权利要求3所述的信号调制器,其特征在于,所述第一一阶微分单元包括:第一延时器和第一微分运算器;所述第一一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,包括:所述第一延时器用于将所述第二调制模块的输出信号延迟至少一个单位,得到第一延迟信号;所述第一微分运算器用于对所述第一延迟信号和所述第二调制模块的输出信号进行第二预设运算,得到所述第一信号。5.根据权利要求4所述的信号调制器,其特征在于,所述补偿单元包括第二延时器和第二微分运算器;所述补偿单元用于接收所述第二调制模块的输出信号和所述第二信号,并对所述第二信号进行补偿,得到补偿信号,包括:所述第二延时器用于将所述第二调制模块的输出信号延迟至少一个单位,得到第二延
迟信号;所述第二微分运算器用于对所述第二延迟信号和所述第二调制模块的输出信号进行第三预设运算,得到所述补偿信号。6.根据权利要求5所述的信号调制器,其特征在于,所述第二一阶微分单元包括第三延时器和第三微分运算器;所述第二一阶微分单元用于接收所述第二调制模块的输出信号,对所述第二调制模块的输出信号进行一阶整形得到所述第一信号,包括:所述第三延时器用于将所述第二调制模块的输出信号延迟至少一个单位,得到第三延迟信号;所述第一微分运算器用于对所述第三延迟信号和所述第二调制模块的输出信号进行第四预设运算,得到所述第一信号。7.根据权利要求6所述的信号调制器,其特征在于,所述输出模块包括结果运算器,所述结果运算器用于对所述第一信号和所述第一量化器的输出信号进行第五预设运算,得到所述待调制信号的信号调制结果。8.根据权利要求7所述的信号调制器,其特征在于,还包括:信号传递模块;所述信号传递模块包括传递运算器;所述传递运算器用于对所述第一量化器的输出信号和所述补偿信号进行第六预设运算,得到所述第一模拟信号。9.根据权利要求8所述的信号调制器,其特征在于,目标运算器由加法器和取反器构成,所述目标运算器包括所述反馈运算器、所述第一微分运算器、所述第二微分运算器、所述第三微分运算器、所述结果运算器、和所述传递运算器;所述第一预设运算包括:将所述第一量化器的输出信号减去所述第一信号;所述第二预设运算包括:将所述第二调制模块的输出信号减去所述第一延迟信号;所述第三预设运算包括:将所述第二调制模块的输出信号减去所述第二延迟信号;所述第四预设运算包括:将所述第二调制模块的输出信号减去所述第三延迟信号;所述第五预设运算包括:将所述第一量化器的输出信号减去所述第一信号;所述第六预设运算包括:将所述第一量化器的输出信号减去所述补偿信号。10.根据权利要求8所述的信号调制器,其特征在于,第一目标运算器由加法器和取反器构成,第二目标运算器由加法器构成,所述第一目标运算器包括所述第...

【专利技术属性】
技术研发人员:张新龙周文婷
申请(专利权)人:加特兰微电子科技上海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1