一种用于提高PCB电测效率的方法技术

技术编号:30326908 阅读:15 留言:0更新日期:2021-10-10 00:12
本发明专利技术提供一种用于提高PCB电测效率的方法,包括测试机构,包括以下步骤:S1.测试准备,操作员将待测板放入上料台,按照测试模具的方向将两SET或多SET线路板拼在一起;S2.测试进行,送料机构吸取多两SET线路板放入测试模具;S3.重复下一次测试。本发明专利技术通过增加一组或多组收料吸嘴,单独电磁阀控制,当测试时,其中有好有坏,则控制器单独开关其中一组电磁阀,将好板吸取入PASS收料区,将坏板根据测试情况吸取入SHORT收料区或OPEN收料区。同时,本发明专利技术结合视觉识别,不同颜色的下料车载代表合格或不合格品,不同位置的下料台代表合格或不合格品较易实现,且只需在天花上固定视觉识别模块,不影响现有的设备布局,便于实施,可以有效防止混板。止混板。止混板。

【技术实现步骤摘要】
一种用于提高PCB电测效率的方法


[0001]本专利技术属于PCB
,具体涉及一种用于提高PCB电测效率的方法。

技术介绍

[0002]在印制线路板行业的测试工序,一般是对分割成出货尺寸(SET)的线路板,各个线路上用测试探针通电,以测试其线路是否有无开短路等问题。行业上使用的测试原理基本一致,要提高其测试效率现目前一般使用一次测试多SET的方式,即原有的测试方法一次测试1SET,现有一次测试2SET,效率就可以提高一倍。此种方法直接提高了测试效率,但是多SET测试无法将未通过测试的良品挑出来,无形中降低了一次PASS率,比如:有100SET板,其中真实有开短路5SET,假点率5%,则用单SET测试方法一次PASS率为(100

(100SET*5%+5SET))/100SET=90%,则用多SET测试方法一次PASS率分为两种情况:第一种为恰好每次测试两块都有问题,其余全部合格,为(100

(100SET*5%+5SET))/100SET=90%;第二种为恰好每次测试两块其中一块有问题,其余全部合格,为(100

(100SET*5%+5SET)*2)/100SET=80%。
[0003]两SET测试一次PASS率变为80%~90%,实际一次测试PASS率接近80%左右。因此,采用此种方式,多SET测试一次PASS率会降低,即在测试结果不合格的情况下会将两块板(其中混入PASS板)一起放入不合格品区。现有的多SET测试方法存在以下问题:无法在测试不合格的情况下,将其中SET合格品吸取到合格品区,将其中SET不合格品吸取到不合格品区,同时混入其中的PASS板还需要复测,多一次重复测试还可能会造成焊盘针印过深的品质问题。

技术实现思路

[0004]有鉴于此,本专利技术提供一种用于提高PCB电测效率的方法。
[0005]本专利技术的技术方案为:一种用于提高PCB电测效率的方法,其特征在于,包括测试机构,包括以下步骤:S1.测试准备,操作员将待测板放入上料台,按照测试模具的方向将两SET或多SET线路板拼在一起;S2.测试进行,送料机构吸取多两SET线路板放入测试模具;所述步骤S2包括S21或S22两种方式:S21.多SET测试全部PASS,则测试模块内的控制器发信号给所有收料吸嘴,收料机构将所有SET板吸取放入PASS区;S22.多SET测试部分PASS,则测试模块内的控制器发信号给相应收料吸嘴,收料机构将其中的PASS板吸取放入PASS区,将其中的SHORT板或OPEN板吸取放入对应收料区;S3.重复下一次测试。
[0006]进一步的,所述测试机构包括上料台,所述上料台后方设有测试主机,所述测试主机设有收料台;
所述收料台分别设有SHORT收料区、OPEN收料区、PASS收料区;还包括送料机构,所述送料结构依次穿过上料台、测试主机、收料台,所述送料结构连接有吸盘支架,所述吸盘支架上对称设有吸嘴。
[0007]进一步的,所述吸嘴连接有电磁阀。
[0008]进一步的,所述电磁阀连接有中控模块。
[0009]进一步的,所述送料机构为伸臂式送料机构。
[0010]进一步的,所述出料台上方设有视觉识别模块。
[0011]进一步的,所述视觉识别模块设有声光报警元件。
[0012]进一步的,所述出料台的一侧设有下料车载。
[0013]进一步的,所述SHORT收料区、OPEN收料区、PASS收料区对应不同颜色的下料车载。
[0014]进一步的,所述视觉识别模块连接有回放录像功能的显示模块。
[0015]本专利技术方法将混入的PASS板直接放入了PASS区,减少了重复测试,进而提高了测试效率。
[0016]本专利技术的优点是通过增加一组或多组收料吸嘴,单独电磁阀控制,当测试时,其中有好有坏,则控制器单独开关其中一组电磁阀,将好板吸取入PASS收料区,将坏板根据测试情况吸取入SHORT收料区或OPEN收料区,能将测试NG情况下混入的测试PASS收料区分吸取入PASS收料区,避免二次测试的问题,提高效率;本专利技术的优点是成本低,只需调整内部控制逻辑,并将收料区的吸嘴分为几组,每组吸嘴单独电磁阀控制。
[0017]现有技术中,多SET测试技术本身对设备硬件方面只是单纯增加了入料和收料机构的吸嘴,原本每台设备入料和收料只有四个吸嘴,即每SET板四个角各一个吸嘴就可以稳定吸取线路板运作,但是并没有逻辑控制方面的变更,所以入料和收料的吸嘴只能同时开关,在其中一个SET测试不通过的情况下,控制器即认定整体不合格,将好坏线路板一起吸取入不合格品区。
[0018]因线路板本身单个SET内有多个PCS单元拼版的情况,因此测试模块可对每个PCS出独立的测试结果。
[0019]本专利技术通过增加一组或多组收料吸嘴,单独电磁阀控制,当测试时,其中有好有坏,则控制器单独开关其中一组电磁阀,将好板吸取入PASS收料区,将坏板根据测试情况吸取入SHORT收料区或OPEN收料区。
[0020]另外,本专利技术可针对不同的测试机通过现有技术编写特定的视觉识别程序,识别人,机,车载,PCB,灵活性强;结合视觉识别,不同颜色的下料车载代表合格或不合格品,不同位置的下料台代表合格或不合格品较易实现,且只需在天花上固定视觉识别模块,不影响现有的设备布局,便于实施,可以有效防止混板。
[0021]本专利技术中,通过大量的数据学习使得视觉识别区分人,不同位置代表的异常和合格板,不同颜色代表的合格与不合格转料车载;如果合格板由人放入指定颜色的合格品车载,则判断无异常,无提示;如果不合格板由人放入指定颜色的不合格品车载,则判断异常,声光报警提示并在监控台显示异常画面,提醒操作人员和管理人员处理。
[0022]本专利技术中,涉及的专有名词分别指代:1)PCB

线路板,2)PCS

线路板最小单位,每SET线路板可能有多个PCS拼版成一个整体,3)SET

线路板出货单位,不可分割,4)PASS


试合格,5)NG

测试不合格,6)SHORT

测试短路,7)OPEN

测试开路,8)假数

线路板本身合格,当测试过程中由于测试探针接触不良导致出线开路。
附图说明
[0023]图1为本专利技术测试机构的结构示意图;图2为本专利技术测试机构的另一结构示意图。
具体实施方式
[0024]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
实施例
[0025]一种用于提高PCB电测效率的方法,其特征在于,包括测试机构10,包括以下本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用于提高PCB电测效率的方法,其特征在于,包括测试机构,包括以下步骤:S1.测试准备,操作员将待测板放入上料台,按照测试模具的方向将两SET或多SET线路板拼在一起;S2.测试进行,送料机构吸取多两SET线路板放入测试模具;所述步骤S2包括S21或S22两种方式:S21.多SET测试全部PASS,则测试模块内的控制器发信号给所有收料吸嘴,收料机构将所有SET板吸取放入PASS区;S22.多SET测试部分PASS,则测试模块内的控制器发信号给相应收料吸嘴,收料机构将其中的PASS板吸取放入PASS区,将其中的SHORT板或OPEN板吸取放入对应收料区;S3.重复下一次测试。2.根据权利要求1所述的用于提高PCB电测效率的方法,其特征在于,所述测试机构包括上料台,所述上料台后方设有测试主机,所述测试主机设有收料台;所述收料台分别设有SHORT收料区、OPEN收料区、PASS收料区;还包括送料机构,所述送料结构依次穿过上料台、测试主机、收料台,所述送料结构连接有...

【专利技术属性】
技术研发人员:程文君刘露易磊
申请(专利权)人:广东喜珍电路科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1