一种显示装置用电源电路,对具有因与电源电压的通电而变为接通状态或因非通电而变为断开状态的象素的显示板供给上述电源电压,该电源电路的特征在于,备有:计算电路,计算上述显示板上变为接通状态的象素的总和;电压生成电路,以输出阻抗可变的方式对上述显示板供给上述电源电压;控制电路,进行控制以使上述电压生成电路的输出阻抗随着由上述计算电路计算出的象素总和的增大而减小。(*该技术在2022年保护过期,可自由使用*)
Power supply circuit for display device, control method thereof, display device, and electronic apparatus
A display device of power supply circuit, with electricity and the power supply voltage and on state or electricity and become disconnected due to non display board supplies the power supply voltage state of the pixel, characteristics of the power supply circuit is equipped with: calculation circuit, the calculation of the display panel into a sum connected pixels; voltage generating circuit to output variable impedance on the display panel of the power supply voltage; the control circuit, in order to control the output impedance of the voltage generating circuit decreases with increasing the pixel sum calculated by the above calculation circuit.
【技术实现步骤摘要】
本专利技术涉及对各象素供给电源电压的显示装置用电源电路、其控制方法、及采用了该电源电路的显示装置和电子机器。但是,当显示在较大的面积上使象素为接通状态的画面时,存在着因负载增大而使电源电压降低从而将使接通状态下的象素的亮度变得比原来的亮度暗的问题(接通状态相当于点亮状态)。为达到上述目的,本专利技术的电源电路,对具有因与电源电压通电而变为接通状态或因非通电而变为断开状态的象素的显示板供给上述电源电压,该电源电路的特征在于,备有计算电路,计算上述显示板上变为接通状态的象素的总和;电压生成电路,以输出阻抗可变的方式对上述显示板供给上述电源电压;控制电路,进行控制以使上述电压生成电路的输出阻抗随着由上述计算电路计算出的象素总和的增大而减小。按照这种结构,计算接通象素的总和,并进行控制以使输出电源电压的电压生成电路的输出阻抗随计算出的象素总和的增大而减小,所以,可以抑制电源电压随接通象素的总和而发生的变化。图2是表示该显示装置中的显示板的象素结构的电路图。图3是表示该象素的电压/亮度特性的图。图4是表示该显示装置中的Y驱动器的结构的框图。图5是用于说明该Y驱动器的动作的时序图。图6是表示该显示装置中的X驱动器的结构的框图。图7是用于说明该X驱动器的动作的时序图。图8是表示该显示装置中的电源电路的结构的框图。图9是表示该电源电路的时钟控制电路中加法运算结果与时钟信号的输出内容的关系的表。图10是表示该电源电路中的电荷泵电路群的结构的电路图。图11是用于说明该电源电路的动作的时序图。图12是用于说明该电源电路的动作的时序图。图13是用于说明该显示装置的色调显示的图。图14是表示该电源电路中可置换电荷泵电路的电路的结构的框图。图15是表示该电路中的缓冲器的结构例的图。图16(a)和(b)是用于说明虽然分别为相同色调的显示但由该色调的显示面积产生的亮度的不同的图。专利技术的具体实施形态以下,参照附图说明本专利技术的实施形态。图1是表示采用了本专利技术实施形态的电源电路的显示装置的总体结构的框图。如该图所示,显示装置100,包含显示存储器110、显示控制器120、电源电路130、显示板140、Y驱动器150、X驱动器160。在这些部件中,显示存储器110,是具有至少比显示板140的析像度多的存储容量的画面显示专用存储器,其存储地址,与显示板140的象素一一对应,在各地址上存储用于规定对应象素的接通状态(点亮状态)或断开状态(非点亮状态)的通断数据(位)。显示控制器120,当从图中省略的上位控制电路接收到包含着指示已供给了规定显示内容的通断数据WD的信息及与该通断数据WD的写入地址有关的信息等的命令WCM时,对该命令WCM进行解释并生成通断数据WD的写入地址Wad,另一方面,按照与垂直扫描及水平扫描对应的顺序对用于从显示存储器110读出通断数据的读出地址Rad进行步进操作,同时生成与该步进操作同步的时钟信号等。按照这种方式,在显示存储器110的写入侧,将从上位控制电路供给的通断数据WD写入该写入地址Wad,另一方面,在读出侧,按照与对显示板140的垂直扫描及水平扫描对应的顺序读出所存储的通断数据RD。另外,关于由显示控制器120生成的时钟信号等,将在后文中详细说明。显示板140,在本实施形态中是按纵120行×横160列配置象素1400的有机EL装置。详细地说,在显示板140中,象素1400,分别设在以相互交叉的方式设置的120条扫描线1410及160条数据线1420的各交叉部分。作为本专利技术的特征的电源电路130,计算由从显示存储器110读出的通断数据RD规定为点亮状态的象素的总和,并根据该计算结果生成显示板140的电源电压Vdd。此外,关于电源电路130,将在后文中详细说明。Y驱动器150,将扫描信号Y1、Y2、Y3、…、Y120按顺序分别供给从第1行到第120行的各条扫描线1410。X驱动器160,按顺序锁定从显示存储器110读出的通断数据RD,并将其作为数据信号X1、X2、X3、…、X160同时供给从第1列到第160列的各条数据线1420。<象素的结构> 以下,详细说明上述的象素1400。图2是表示与相互邻接的第i行及第(i+1)行扫描线1410和相互邻接的第j列及第(j+1)列数据线1420的交叉部分对应设置的共计4个象素的结构的电路图。这里,i为用于一般性地说明扫描线1410的符号,同样,j为用于一般性地说明数据线1420的符号。如图2所示,各象素1400,分别具有薄膜晶体管(Thin FilmTransistor,以下,简称为「TFT」)1432、1434及EL元件1450。为简化起见,当着眼于与第i行扫描线1410和第j列数据线1420的交叉部分对应地位于i行j列的象素1400时,该象素1400的TFT1432,插接在第j列数据线1420与TFT1434的栅极g之间。由于TFT1432的栅极与第i行扫描线1410连接,所以该TFT1432起着当扫描信号Yi变为H(高)电平时接通的开关、即将数据线1420与TFT1434的栅极g连接的开关的作用。另外,在TFT1434的栅极g(TFT1432的漏极)上寄生着电容1440。在本实施形态中,将TFT1434的寄生电容用作电容1440,但也可以在TFT1434的栅极g与一定电位的供电线(例如接地线)之间设置电容器,并将该电容器用作电容1440。EL元件1450,按正向插接在电源电压Vdd的供电线与TFT1434的漏极之间。详细地说,将EL元件1450的阳极与电源电压Vdd的供电线连接,另一方面,将EL元件1450的阴极与TFT1434的漏极连接。此外,TFT1434的源极,按基准电压Gnd接地。这里,EL元件1450,具有将发光(EL)层夹持在作为公用电极的阳极与作为象素电极的阴极之间的结构,因其详细内容与本专利技术并无直接关系,所以将其说明省略。在该象素1400中,当扫描信号Yi变为H电平时,使TFT1432导通,所以,TFT1434的栅极g变为施加于第j列数据线1420的数据信号Xj的逻辑电平,同时将与该电压对应的电荷蓄存在电容1440内。这里,当扫描信号Yi变为H电平时,如数据信号Xj为H电平,则使TFT1434导通,所以施加电源电压Vdd,结果使EL元件1450变为接通状态并发出亮度与该电压对应的光,另一方面,当扫描信号Yi变为H电平时,如数据信号Xj为L(低)电平,则使TFT1434截止,所以不施加电压,结果使EL元件1450变为断开状态,因而变为非点亮状态(熄灭状态)。接着,当扫描信号Yi变为L电平时,使TFT1432截止,但可以由电容1440将TFT1434的栅极g保持在TFT1432截止前的数据信号Xj的逻辑电平。因此,即使扫描信号Yi从H电平迁移到L电平,TFT1434的导通截止状态也不发生变化,所以能够保持EL元件1450的点亮或熄灭状态。在本实施形态中,EL元件1450,只能是发光状态或熄灭状态中的一种状态,如图3所示,其电流电压特性,为当沿正向施加的电压超过阈值时电流立即开始流过的二极管特性。因此,相对于电源电压Vdd的变化幅度ΔV,电流变化幅度Δid有增大的倾向。EL元件1450的发光亮度,大体上与电流量成比例,本文档来自技高网...
【技术保护点】
【技术特征摘要】
【专利技术属性】
技术研发人员:胡桃泽孝,
申请(专利权)人:精工爱普生株式会社,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。